Устройство для контроля синхронизаторов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСНИХСОЦИАЛИСТИЧЕСКИХРЕС ПУБЛИИ 6872(51)4 С 0 0 УДАРСТВЕННЫЙ НО ДЕЛАМ ИЗОБРЕТЕН ССС НРЬ П ИДЕТ ЕЛЬСТ ХОМ А не.ности лока хронизатор неисправно равного си ия характе опре него вве пы из 61 ны пер-.-4) тригая г ва те ертыи групп и, трети ой элеме ентов И,е ы третин элемен а задержки, (п первые выходы л(и -4) элемен гера, причем руемых синхр вого, соедин тролиизаторов, кр ы.с входами лей первой г ответс вующих усили прямые и инв уппы,оторыхвходаминтов И,е выходы третьего и твертого элеме ой входы перво динены соответ етьего и четве й и е мента ИЛИ со с выходами т о о орыезатор лементов И, в уемых синхрон ого, соединен нтрол кроме пер- соответстй группы,которых с входами в,в ей усил ующих рямые оро ы инверсн оединены соо н етс емент с выСАНИЕ ИЗОБ(56) Устройство для контроля синхронизаторов. Техническое описание процессора ЕС .2060. Ц 53.057.006 Т 04,И., 1977,Авторское свидетельство СССРУ 730133, кл. С 06 Р 11/00, 1978.(54)(57) УСТРОЙСТВО ДЛЯ КОНТРОЛЯСИНХРОНИЗАТОРОВ, содержащее первыйи второй элементы И, первый и второй элементы ИЛИ, дешифратор,группу из И -1 сумматоров по модулюдва, где И - количество контролируемых синхронизаторов, четыре элемента задержки и четыре триггера, причемпрямой выход первого элемента И соединен спервым входом второго элемента И, первый, второй, третий и четвертый входы дешифратора соединенысоответственно с первым и вторым выходами первого контролируемого синхронизатора и выходами первого и второго элементов. ИЛИ, выходы элементов задержки соединены с входамиустановки соответствующих триггеров,выходы которых являются выходамиустройства, первые вьходы первых(й /2-1) контролируемых синхронизаторов соединены с первыми входами.Н /2сумматоров по модулю два группы,выходы остальных й /2 контролируемыхсинхронизаторов соединены.с вторымивходами И /2 сумматоров по модулюдва группы, о т л и ч а ю щ е е с ятем, что, с целью повышения информативности контроля за счет возможединены соответстве пятого и шестого элементов вый и второй входы второго ИЛИ соединены соответствен ходами пятого и шестого элементовИ, выходы первого и второго элементов ИЛИ соединены соответственно спервым и вторым входами первого элемента И, инверсный выход которогосоединен с первыми входами элементовИ группы, вторые входы которых соединены с выходами соответствующихсумматоров по модулю два группы и ссоответствующими входами третьегоэлемента ИЛИ, выход которого соединен с вторым входом второго элементаИ, выход которого соединен с входом1196872 первого элемента задержки и информационным входом первого триггера,выходы элементов И группы соединеныс вхоцами элементов задержки с второго по Я -й и с информационными входами соответствующих триггеров,выходы элементов задержки с пятого поН-й соединены с установочными входами соответствующих триггеров, выходыкоторых являются выходами устройства,вторые выходы первых (й/2-1) контролируемых синхронизаторов соединеныс вторыми входами первых И /2 суммаИзобретение относится к вычислительной технике и может быть.использовано для контроля синхронных последовательностей импульсов.Цель изобретения - повышение информативности контроля за счет возможности локализации неисправного синхронизатора и определения характера неисправности.На фиг. 1 изображена структурная О схема устройства; на фиг. 2 - временная диаграмма работы устройства при правильной работе контролируемых синхронизаторов; на фиг.3 - то же,/при неисправности в одном из конт ролируемых синхронизаторов.Устройство для контроля синхронизаторов (фиг. 1) состоит из первой группы 1-2 из и -1 усилителей, второй группы 3-4 из б -1 усилителей, 2 О первого - шестого элементов И 5-10, группы 11-12 иэ и -1 элементов И, первого в . третьего элементов ИЛИ .13-15, дешифратора 16, группы 17-18, из и -1 сумматоров по модулю два, 2 первого элемента 19 задержки, группы 20-21 из и -1 элементов задержки, первого. триггера 22, группы из и -1 триггеров 23 и 24, входа 25 в устройство, группы из и входов 26-28, в устройство, соединенных с первыми выходами соответствующих контролируемых синхронизаторов, группы из н входов 29-31 в устройство, соединенных с вторыми выходами соответствующих контролируемых синхронизаторов по модулю два группы, первыевыходы остальных И /2 контролируемыхсинхронизаторов соединены с соответствующими первыми входами остальных/2 сумматоров по модулю два группы,первый и второй выходы первого контролируемого синхронизатора соединенысоответственно с третьими и четвертыми входами . сумматоров по модулюдва группы, выходы дешифратораявляются выходами устройства, вход "Сброс"устройства соединенс входамиустановки в нулевое состояние всех триггеров. 2торов, первой группы выходов 32-35 устройства, второй группы из и выходов 36-38 устройства;Устройство работает следующим образом.На входы 26-28 с выходов контролируемых синхронизаторов поступают сигналы Х 1 (фиг. 2), на входы 29-31 сигналы Х 2. Сигналы Х 1 с первых выходов группы 1-2 усилителей поступают на входы элемента И 7, а с вторых (инвертированньи) - на входы элемента И 8. Сигналы Х 2 с первых выходов группы 3-4 усилителей поступают на входы элемента И 9, а с вторых (инвертированных) - на входы элемента И 10. Поэтому при правильной работе контролируемых синхронизаторов с выходов элементов ИЛИ 13 и 14 постоянно поступают сигналы, разрешающие работу дешифратора. В этом случае в зависимости от сигналов, поступающих от первого контролируемого синхронизатора на входы 26 и 29, на выходах 32-35 дешифратора 16 формируются поочередно сигналы В 1-В 4, соответствующие последовательности синхросигналов 00; 10; 11 и 01. При этом отсутствуют сигналы на выходах группы 17-18 сумматоров по модулю два (на фиг. 2 показан сигнал И 2, на выходе одного из сумматоров по модулю два) и на втором (инвертированном) выходе элемента И 5 (на фиг 2 показан сигнал И 5 на первом выходе элемента И 5), что не позво872 4 3 1196 ляет установить в единичное значение какой-нибудь из триггеров 22-24 (на фиг. 2 показан сигнал Т на выходе одного из триггеров). Таким образом, правильная работа контролируе,5 мых синхронизаторов характеризуется последовательным появлением сигналов на выходах 32-35 и отсутствием. сигналов на выходах 36-38 устройства.В общем неисправность синхронизатора может быть типа ОБРЫВ (Х 1 Г 1 и (или) Х 2 Ь 1) или ЗАМЫКАНИЕ (Х 1 =. О и (или) Х 2 ь 0), и при неверной работе контролируемых синхронизаторов возможны следующие случаи: неисправен один или более синхронизаторов (кроме первого), неисправен только первый синхронизатор, неисправны два и более синхронизаторов,в том числе и первый.В первом случае в то время, когда состояние на выходах контролируемых синхронизаторов отлично отправильного, с элементов ИЛИ 13 или (и) 14 не поступают сигналы на входы элемен та И 5 и дешифратора 16, запрещая тем самым появление сигналов нанекоторых. его выходах. В это же время с инвертированного выхода элемента И 5 поступает сигнал на первые входы группы 11-12 элементов И, и в момент отличия состояния на выходах неисправных контролируемых синхронизаторов от состояния на вы-. ходах первого контролируемого синхронизатора с выходов соответствую щих неисправным синхронизатором сумматоров по модулю два из группы/ 17-18 поступают сигналы на вторые входы соответствующих элементов И из. группы 11-12, с выходов которыХ 4 О поступают сигналы установкй соответствующих триггеров из группы 23-24 (группа 20-21 элементов задержки введена для надежной установки тригге- ров) . 45На фиг. 3 приведена временная диаграмма работы устройства, когда у-го синхронизатора постоянно отсутствует сигнал на первом его выходе (сигнал Х 1; - неисправность типа 50 ЗАМЫКАНИЕ). Из-за этого на выходах дешифратора 16 появляются только сигналы В 1 и В 4, на выходе-го сумматора по модулю два появляется сигнал М 2, по которому при наличии 55сигнала с. инвертированного выхода элемента И 5 производится (после задержки) установка-го триггера из/ группы 23-24 (на фиг. 3 показан сигнал Т; на выходе-го триггера)Во втором случае с выходов элементов ИЛИ 13 и 14 постоянно поступают сигналы на входы элемента И 5 и .дешифратора 16, поэтому всегда есть сигнал на одном из выходов дешифратора 16, но только на тех выходах, для которых есть соответствующие комбинации сигналов на выходах первого контролируемого синхронизатора, поступающие на входы 26 и 29. При этом на первый вход элемента И 6 всегда поступает сигнал с выхода элемента И 5 и, во время, когда сигналы на выходах первого контролируемого синхронизатора отличаются от сигналов на выходах остальных синхронизаторов, с выходов сумматоров по модулю два из группы 17-18 через элемент ИЛИ 15 на второй вход элемента И 6 поступает сигнал, по которому с выхода эле- . мента И 6 поступает сигнал установки триггера 22 через элемент 19 задержки.В третьем случае получается результат, являющийся сочетанием результатов первого и второго случаев,Таким образом, при неправильной работе контролируемых синхронизаторов о характере неисправностей можно судить,по сигналам на выходах 32-35 устройства, при этом неисправный синхронизатор отмечается установкой соответствующего ему триггера. Выходы 32-38 устройства соединяются с входами ламп накаливания, которые располагаются на пульте управления. По сигналу, поступающему на вход 25 устройства, происходит сброс триггеров 22-24 в нулевое состояние.Предлагаемое устройство, также как и известные, при осуществлении контроля. группы синхронизаторов позволяет обнаружить наличие неисправностей и определить их характер. Кроме того, предлагаемое устройство установкой соответствующего синхронизатору триггера позволяет автоматически определить неисправный синхронизатор и характер неисправности (ОБРЫВ или ЗАМЫКАНИЕ), Это повышает информативность контроля и позволяетполучить положительный эффект приприменении в сложных цифровых устройствах, так как оно позволяет ускорить процесс наладки схем синхронизации и оперативно локализовать неисправность при их эксплуатации,
СмотретьЗаявка
3724723, 10.04.1984
ПРЕДПРИЯТИЕ ПЯ В-2129
ВЕЛИКАН ВАЛЕРИЙ ДМИТРИЕВИЧ, ЯЗНЕВИЧ ВИКТОР ИОСИФОВИЧ
МПК / Метки
МПК: G06F 11/30
Метки: синхронизаторов
Опубликовано: 07.12.1985
Код ссылки
<a href="https://patents.su/4-1196872-ustrojjstvo-dlya-kontrolya-sinkhronizatorov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля синхронизаторов</a>
Предыдущий патент: Устройство для цифровой двумерной свертки
Следующий патент: Устройство для контроля дискретных блоков
Случайный патент: 413480