Устройство для контроля дискретных блоков
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(19) (11) сЮ 4 С 06 Р 11/00 вич мен УДАРСТВЕННЫЙ КОМИТЕТ СССРДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЦТИЙ(56) Авторское свидетельство СССР В 913385, кл. С 06 Р 11/16, 1979,Авторское свидетельство СССР У 548860, кл. С 06 Р 11/00, 1977. (54)(57) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ДИСКРЕТНЫХ БЛОКОВ, содержащее задающий генератор импульсов, элемент ИЛИ-НЕ, блок контроля, блок анализа из ения контролируемых сигналов, включающий две группы элементов НЕ, две группы элементов задержки, две группы элементов И, элемент ИЛИ-НЕ .и элемент ИЛИ,причем выход задающего генератора импульсов соединен с первым входом элемента ИЛИ-НЕ, выход которого соединен с входом контролируемого блока, в блоке анализа изменения контролируемых сигналов вход каждого элемента НЕ пер. - вой группы соединен с первым входом соответствующего элемента И первой группы и соответствующим выходом контролируемого блока, выход каждого элемента НЕ первой. группы соединен с первым входом соответствующего элемента И второй группы, входом соответствующего элемента НЕ второй группы и входом соответствующего .элемента задержки первой группы, выход которого соединен с вторым входом соответствующего элемента И первой группы, выход каждого элемента НЕ второй группы через соответствующий элемент задержки второй группы соединен с вторым входом соот. ветствующего элемента И второй группы, выходы всех элементов И первой и второй групп подключены к соответствующим входам элемента ИЛИ-НЕ, выход которого соединен с первым входом элемента ИЛИ, второй вход которого является входом запуска устройства, о т л и ч а ю щ е е - с я тем, что, с. целью повышения быстродействия устройства, в него введены реверсивный счетчик, блок стековой памяти и элемент ИЛИ, а блок контроля содержит узел свертки по модулю два, триггер, два элемента И, индикаторный элемент, делитель частоты, формирователь импульсов и переключатель, причем в блоке контроля выход делителя частоты соединен с входом формирователя импульсов, выход которого. соединен с первым входом первого элемента И, выход которого соединен с первым входом второго элемента И и входом синхронизации триггера, инверсный выход которого соединен с входом индикаторного элемента, выход узла свертки по модулю два блока контроля соединен с вторым входом второго элемента И и информационным входом триггера, нулевой вход которого через перключатель соединен с шиной нулевого потенциала, выход элемента ИЛИ блока анализа изменения контролируемых сигналов соединен с .суммирующим входом реверсивного счетчика, выходы, которого соединены с соответствующими адресными входами блока стековой памяти и соответствующими входами элемента ИЛИ, выход которого соединен с вторым вхо1196873дом первого элемента И блока конт- стековой памяти, вход записи которо- роля, информационные выходы блока го соединен с выходом элемента ИЛИ стековой памяти соединены с информа- блока анализа изменения контролируеционными входами узла свертки по мо- мых сигналов, установочный вход ре. дулю два блока контроля, вход дели- - версивного счетчика и второй вход теля частоты блока контроля соединен элемента ИЛИ-НЕ объединены и подклюс выходом элемента ИЛИ-НЕ, выход вто- чены к входу запуска устройства, инрого элемента И блока контроля соеди- формационные входы блока стековой нен с вычитающим входом реверсивного памяти соединены с соответствующими счетчика и входом считывания блока выходами контролируемого блока.1 2Изобретение относится к вычисли- генератора на контролируемый блок 9 тельной технике и может быть исполь- и блок 3 контроля. Этот же сигнал зовано для контроля дискретных блоков. запрещает работу блока 6 и устанавЦель изобретения - повышение быст- ливает в исходное состояние реверсивный счетчик 7. В этом случае на выНа фиг. 1 изображена функциональ- ходах реверсивного счетчика 7 все ная схема устройства для контроля нули, и на выходе элемента ИЛИ 4 дискретных блоков; на фиг. 2 функ- поддерживается уровень логического циональная схемаблока анализа изме- нуля, запрещающий работу, блока 3Окения контролируемых сигналов; на контроля. При подаче на вход 8 устфиг. 3 .- функциональная схема блока ройства уровня логического нуля частота задающего генератора 1 постуПредлагаемое устройство (фиг.1) пает через элемент ИЛИ-НЕ 2 иа вход содержит задающий генератор 1 импуль- блока 3 контроля и вход контролируес в элемент ИЛИ-НЕ 2 блок 3 конт- мого блока 9, а также разрешается15сов, элементЭроля элемент ИЛИ 4 блок 5 стековой , работа блока 6, который выделяетЭ Фпамяти, блок 6 анализа изменения каждое изменение состояния выходов контролируемых сигналов, реверсивный контролируемого блока 9 и прибавлясчетчик 7, вход 8 запуска устройства, ет после каждого изменения к содерконтролируемый блок 9.20жимому счетчика 7 единицу. ПрибавлеБлок 6 анализа изменения .контроли- ние первой единицы переводит счетруемых сигналов (фиг. 2) содержит пер- чик 7 в такое состояние, которое вую,группу 10 элементов НЕ, первую разрешает запись кода с выходов конт- группу 11 элементов И, первую группу Ролируемого блока 9 в ячейку блока255 стековой памяти, соответствующе- : ИЛИ-НЕ 13, элемент ИЛИ 14, вторую го коду реверсивного счетчика 7. группу 15 элементов НЕ,. вторую группу Блок 5 стековой памяти построен16 элементов задержки, вторую группу таким образом, что к информационным 17 нтов И выходам блока всегда подключены7 элементовБлок 3 контроля (фиг. 3) содержит зо выходы нулевой ячейки, а при поступ- узел 18 свертки по модулю два, эле- лении сигнала на вход считывания про. менты И 19 и 20, триггер 21, индика- исходит перенос содержимого каждойторный элемент 22, переключатель 23, ячейки с адресом (и +1), в ячейку сформирователь 24 импульсов, делитель адресом и . Блок 3 контроля начинает 25 частоты. 35 работать, если с выхода элемента ИЛИУстройство работает следующим об поступит сигнал логической единиразом. цы. Это соответствует тому, что счетВ исходном состоянии на входе 8 чик 7 находится не в исходном состоя.запуска устройства поддерживается нии, т.е. пришел сигнал об изменеуровень логической единицы, блокирую- Ю нии выходов контролируемого блокащий поступление частоты с задающего 9. Делитель 25 частоты блока 3 контПосле анализа на выходе элемента И 20 блока 3 контроля, в случае положительного анализа, появляется импульс, вычитающий единицу из содер-. жимого счетчика 7. Если изменение состояния выходов контролируемого блока 9 не проанализировано, а при-. шел сигнал о новом изменении выходов контролируемого блока 9, то этот новый код записывается в следующую роля вырабатывает такую частоту,период которой соответствует времени срабатывания блока 3 контроля. 1196873 4ячейку блока 5. После анализа предыдущего кода сигналом с выхода блока3 содержимое каждой (о+1)-й ячейкипереписывается в и -ю ячейку блока 5.5 После отработки определенного времени, если не было сигнала на индикаторном элементе 22, устройствовыключается и принимается решениеоб исправности контролируемого бло 1 О ка 9. Если в процессе контроля загорался индикаторный элемент 22, тоблок 9 неисправен. Переключатель 23необходим для проведения повторных1196873 ставитель В. Гречихред Т.Дубинчак и актор ПодписноеР акаэ 75 Б 5/48ВН, д. 4/5 илиад ППП "Патент", г, Ужгород, ул. Проектная.,Ти ИИПИ Государ по делам изо 13035, Москва, аж 709твенного комитетаретений и открыти-35, Раушская наб Корректор М.Максимишинец
СмотретьЗаявка
3763994, 28.06.1984
ОРГАНИЗАЦИЯ ПЯ Г-4515
БУЧНЕВ АЛЕКСАНДР НИКОЛАЕВИЧ, ЗИМНОВИЧ ОЛЬГА АЛЕКСЕЕВНА, КАРПУНИН ЕВГЕНИЙ ИВАНОВИЧ
МПК / Метки
МПК: G06F 11/30
Метки: блоков, дискретных
Опубликовано: 07.12.1985
Код ссылки
<a href="https://patents.su/4-1196873-ustrojjstvo-dlya-kontrolya-diskretnykh-blokov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля дискретных блоков</a>
Предыдущий патент: Устройство для контроля синхронизаторов
Следующий патент: Контролируемое устройство для двоично-десятичного суммирования
Случайный патент: Устройство для измерения температурной зависимости удельного сопротивления полупроводниковых пластин