Запоминающее устройство

Номер патента: 1124380

Авторы: Клепиков, Петровский, Шастин

ZIP архив

Текст

СОКИ СОВЕТСКИХссввэаиипцкРЕСПУБЛИК ИСАНИЕ ИЗОБРЕТЕНИЯ ДЕТЕЛЬСТ ВТОРСН ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЬПЪЙ(56) 1, Авторское свидетельство СССР В 953669, кл. С 11 С 29/00, 1981,2, Авторское свидетельство СССР В 936034, кл. С 11 С 29/00, 1980 (прототип).(54)(57) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО, содержащее рабочие и вспомогательный блоки памяти, элементы И, первую группу коммутаторов, сумматор, причем выходы рабочих блоков памяти соединены с входами первой группы входов коммутаторов первой группы, о тл и ч а ю щ е е с я тем, что, с целью повьпнения быстродействия устройства, оно содержит вторую группу коммутаторов и схему сравнения, первый вход которого соединен с управляющими входами коммутаторов и является первым управляющим входом устройства, второй вход схемы сравнения является- вторым управляющим входом устройства, выходы одних коммутаторов первой груп 801124380 А д С 11 С 11/00 С 11 С 29/00 пы являются числовыми выходами первой группы входов устройства, а выходы других коммутаторов первой группы соединены с входами первой группы входов сумматора, входы второй группы входов которого соединены с выходами элементов И, выходы сумматора являются числовыми выходами второй группы выходов устройства, входы первой группы входов элементов И соединены с выходами вспомогательного блока памяти, а входы второй группы входов - с выходом схемы сравнения,. выходы коммутаторов второй группы соединены с входами соответ" ствущцих рабочих блоков памяти, входывторой группы входов коммутаторов первой группы соединены с соответствующими выходами рабочих блоков памяти, входы первой группы входов коммутаторов второй группы являются соответствующими адресными входами уст-ройства, входы второй группы входов Ввел коммутаторов второй группы соединены вам с соответствующими ацресными входами Я устройства, входы вспомогательного , блока памяти соединены с входами вто-р рой группы входов коммутаторов вто- р рой группы.СР1 11243Изобретение относьтся к вычислипельной технике и может бить использовано в многопрофессорных вычислительных системах в качестве постоянной памяти.5Известно запоминающее устройство, содержащее блоки памяти, коммутаторы, группы элементов И, схемы сравненияГ 1),Недостаток известного устройства обусловлен низким быстродействием, 1 О обусловленным наличием конфликтов при одновременном обращении нескольких процессоров к одному блоку памяти.Наиболее близким к изобретению является запоминающее устройство, содержащее рабочие и вспомогательный блоки памяти, сумматоры,. коммутаторы, элементы И Г 2.Однако и данное устройство характеризуется низким быстродействием, обусловленным наличием конфликтов при одновременном обращении к одному блоку памяти нескольких процессоров.5Цель изобретения - повышение быстродействия.Поставленная цель достигается тем, что запоминающее устройство, содержа- щее рабочие и вспомогательный блоки30 памяти, элементы И, пеРвую группу коммутаторов, сумматор, причем выходы рабочих блоков памяти соединены с входами первой группы входов коммутаторов первой группы, дополнительно содержит вторую группу коммутато- З 5 ров и схему сравнения, первый вход которой соединен с удравляющими входами коммутаторов и является первым управляющим входом устройства, второй вход схемы сравнения является вторым управляющим входом устройства, выходы одних коммутаторов первой группы являются числовыми выходами первой группы входов устройства, а выходы других коммутаторов первой группы соединены с входами первой группы входов сумматора входы второй группы входов которого соединены с выходами элементов И, выходы сумматора являются числовыми выхода О ми второй группы выходов устройства, входы первой группы входов элементов И соединены с выходами вспомогательного блока памяти, а входы второй группы входов -с выходом схемы срав" 5 нения, выходы коммутаторов второй группы соединены с входами соответствулцих рабочих блоков памяти, вхо 80 2ды второй группы входов коммутаторов первой группы соединены с соответствующими выходами рабочих блоков памяти, входы первой группы входов коммутаторов второй группы являютс, соответствующими адресными входами устройства, входы второй группы входовкоммутаторов второй группы соединеныс соответствующими адресными входами устройства, входы вспомогательногоблока памяти соединены с входамивторой группы входов коммутаторов второй группыНа чертеже представлена блок-схема предлагаемого устройства.Запоминающее устройство подключается к регистрам 1 и 2 адреса, которые имеют дополнительные разряды 3 и 4, выходы которых подключаются соответственно к,первому и второму входам схем 5 сравнения и являются соответственно первым и вторым управляющим.входом устронства, коммутаторы 6 и 7 второй группы, входы первой и второй групп которых соединены с соответствунзцими выходами регистров 1 и 2 адреса и являются адресными входами устройства, вспомогательный блок 8 памяти, входы которого соединены с выходом регистра 2 адреса, рабочие блоки 9 и 10 и.;мяти, входы которых соединены с выходами соответствукицих коммутаторов 6 и 7, коммутаторы 11 и 12 первой группы, входы первой и второй группы которых соединены с соответствующими выходами рабочих блоков 9 и 10 памяти, элементы И 13, входы первой и второй групп которых соединены соответственно с выходами вспомогательного блока 8 памяти и схемы 5 сравнения, входы сумматора 14 соединены с соответствующими выходами коммутаторов 11 и элементов И 13, выходы коммутаторов12 и сумматора 14 являются соответственно первыми и вторыми выходамиустройства, управляющие входы коммутаторов 6,7, 11 и 12 соединены с дополнительным 3 разрядом регистра 1 адреса.Устройство работает следующим образом,При одновременном обращении кустройству ло двум каналам адреса требуемых ячеек записываются в соответствующие регистры 1 и 2 адреса.В разряды 3 и 4 заносятся признаки обращения к первому 9 или второму 10 блокам памяти.3 1124Если обращение по первому регистру 1 адреса производится к первому блоку 9 памяти, а по второму регистру 2 адреса - к второму блоку 1 О памяти "0" в разряде 3 регистра. 1 адреса и "1" в разряде 4 регистра 2 адреса, то через первые входы коммутатора 6 на адресные входы первого блока 9 памяти поступает информация первого регистра 1 адреса, а на ад ресные входы второго блока 10 памяти поступает через первые входы коммута-. тора 7 информация второго регистра 2 адреса. На адресные входы вспомогательного блока 8 памяти поступает ин формация с второго регистра 2 адреса. Информация из первого блока 9 памяти через первые входы .коммутатора 12 поступает на первые выходы устройства.20Одновременно информация, считанная из второго блока 10 памяти, через первые входы коммутатора 11 поступает на первые входы сумматора 14.25Вследствие подачи на входы схемы 5 сравнения различной информации на ее выходе формируется сигнал, запрещающий прохождение через группу элементов И 13 на вторые входы сумматора 14 информации вспомогательного блока 8 памяти. При этом с выхода сумматора 14 на вторые выходы устройства выдается информация второго рабочего, блока 10 памяти.Еслипроиэводится одновременное об-З 5 ращение к второму блоку 10 памяти,380 . 4го на выходе разряда 3 регистра 1адреса появляется сигнал, вызывающий переключение коммутаторов 6, 1, 11 и 12; При этом на выходы данных коммутаторов поступает информация с вторых входов, а на выходе схемы 5 сравнения сформируется сигнал "Совпадение", разрешающий прохвкдение информации.с выходов вспомогательного блока 8 памяти на вторые входы сумматора 14. На первые выходы устройства с вторых входов коммутатора 12 посту пает информация, считанная из второго блока 1 О памяти. Одновременно на вторые выходы устройства с выходов сумматора 14 поступает информация, рав ная поразрядной сумме информации. соответствующих ячеек первого 9 и вспомогательного 8 блоков памяти которая равна требуемой информации (информации соответствующей ячейки второго блока 10 памяти), при,этом кон-. фликт.при обращении к устройству невозникает. Аналогичным образом устройство работает и при других сочетаниях сигналов на разрядах 3 и 4 регистров 1 и 2 адреса,. а такке при обращении к устройству только по одному из регистров адреса (1 или 2).Таким образом, использование изобретения.поволяет по сравнению с известными исключить возникновение конфликтных ситуаций при обращении к устройству и повысить его быстродействие;.Келемеш Техред С.Мигунова Корректор А.Обручар Редак Зак но лиал ППП"Патент", г. Ужгород, ул. Проектная 8290/42ВНИИПИпо д113035,Тираж сударствен ам изобретосква Ж 3 4 Подписо комитета СССРй и открытийРаушская наб., д.4/5

Смотреть

Заявка

3630074, 28.07.1983

ПРЕДПРИЯТИЕ ПЯ В-2969

ШАСТИН ВАДИМ АЛЕКСАНДРОВИЧ, ПЕТРОВСКИЙ ВАЛЕРИЙ ПЕТРОВИЧ, КЛЕПИКОВ ИГОРЬ ИВАНОВИЧ

МПК / Метки

МПК: G11C 11/00

Метки: запоминающее

Опубликовано: 15.11.1984

Код ссылки

<a href="https://patents.su/4-1124380-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Запоминающее устройство</a>

Похожие патенты