Устройство для контроля последовательностей импульсов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(51) 5 ПИСАНИЕ ИЗОБРЕТ Я ОМУ ДЕТЕЛЬСТВУ 8 онькин,Могутин и ПОСЛЕ- матике и изации, ции, . исх систеГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИПРИ ГКНТ СССР(56) Авторское свидетельство СССРЯ 125930, кл. Н 03 К 5/13, 1985.Авторское свидетельство СССРМ 1501064, кл, 6 06 Г 11/16. 1987,(54)УСТРОЙСТВО ДЛЯ КОНТРОЛЯДОВАТЕЛЬНОСТЕЙ ИМПУЛЬСОВ(57) Изобретение относится к автоцифровой технике и предназначпроверки сложных блоков синхронконтроллеров. датчиков информапользуемых в автоматизированны мах управления, обработки информации, связи. Отличительной особенностью устройства является то, что оно позволяет обеспечить контроль многоальтернативного поступления импульса за счет записи в блоке памяти всех входов, по которым может поступить очередной импульс, и формирование очередного адреса обращения к памяти с учетом номера входа, по которому поступил импульс, Целью изобретения является расширение функциональных возможностей путем обеспечения контроля последовательностей в произвольном порядке. Поставленная цель достигается за счет введения регистров 4 и 5, шифратора 7, группы 8 элементов И, элементов И 9 и 10, элемента ИЛИ 11, блока 12 элементов ИЛИ Я и одновибратора 13. 2 ил.Изобретение относится к автоматике ицифровой технике и предназначено дляпроверки сложных блоков синхронизации,контроллеров, датчиков информации, используемых в автоматизированных системах управления, обработки информации,связи,Целью изобретения является расшире, ние функциональных возможностей путем, обеспечения контроля последовательно ,стей в произвольном порядке.На фиг,1 приведена функциональнаясхема предлагаемого устройства; на фиг.2 -временная диаграмма его работы.Устройство содержит блок 1 памяти,сумматор 2, первый 3 второй 4 и третий 5регистры, коммутатор 6, шиФратор 7, группу8 элементов И, элемент И 9, первый 10 и, второй 11, элементы ИЛИ, блок 12 элементов ИЛИ, одновибратор 13, элемент 14 задержки, входы 15 контролируемыхпоследовательностей, входы 16 кода номера последовательности, такта й вход 17,выход 18 ошибки устройства, выходы 19, 20и 21 блока 1 памяти и выходы 13.1 и 13.2одновибратора 13,Устройство работает следующим образом,Перед началом функционирования элементы памяти устройства устанавливаютсяв "0",В регистр 3 с входов 16 записываютсястаршие (код Ао) и через элемент ИЛИ 11младшие (код Ао ) разряды адреса первойячейки соответствующей контролируемойпоследовательности по синхроимпульсу,поступающему на вход 17.По адресу, поступающему с выхода регистра 3, сумматор 2 формирует адрес(АОАс ) ячейки памяти блока 1, из которойсчитывается на выходе 19 код М 1, которыйпоступает на управляющие входы блока 8элементов И и инверсные управляющиевходы коммутатора 6. Единицы в разрядахэтого кода соответствуют номерам входов(например, 15.1, 15.) и 15.К), по которым могут поступать импульсы, В результате 1-й, /-йи К-й элементы И группы 8 открываются, асоответствующие информационные входыкоммутатора б оказываются закрытыми, Свыхода 20 блока 1 считывается код смещения а 1, который поступает на группу информационных входов регистра 4.С выхода 21 блока 1 считывается сигналметки (например, единичный), который открывает элемент И 9.При поступлении импульса на вход, 15.устройста (т.е, при правильной реализацииконтролируемой последовательности) он через элемент И 8.) подается на вход установки в "1" регистра 5, в )-м разряде которого записывается единица, и через элементИЛИ 10 поступает на вход одновибратора5 13, который формирует на своих выходах13.1 и 13.2 импульсы т 1 и г 2 . По унитарному коду, поступающему с выхода регистра 5, шифратор 7 формирует двоичный кодсмещения Р 1, который через блок элемен 10 тов ИЛИ 12 поступает на вторую группу информационных входов регистра 3,По заднему фронту импульса, проходящего с выхода 13,1 одновибратора 13 черезэлементы И 9 и ИЛИ 11 на вход разрешения15 регистра 3, в последний записывается Ао(Ао ф ), а по заднему фронту того же импульса с выхода 13.1 одновибратора 13, задержанного элементом 14 задержки, в20 регистр 4 записывается код смещения а 1После записи информации в регистр 3 появляется задний фронт импульса на выходе13.2 одновибратора 13, по которому регистр5 обнуляется,Сумматор 2 формирует адрес Ао (Ао/31) + а 1 очередной ячейки блока 1, из которой с выхода 19 считывается код М 2 (например, для входов 15 15.) и 15.К), с выхода20 - код смещения а 2, с выхода 21 - сигналметки (например, нулевой)В результате ,), К-е элементы И группы8 остаются открытыми, а, ). К-е информационные входы коммутатора б - закрытыми,Элемент И 9 закрывается нулевым сигналомметки.При поступлении импульса на вход 15.устройство работает аналогично предыдущему случаю с той лишь разницей, что информация в регистре 3 не изменяется(фиг.2 а),Если контролируемая последовательность искажена и очередной импульс поступает на другой вход (например, вход 15,щ),то этот импульс не проходит через группуэлементов И 8, Однако он проходит черезкоммутатор б на выход 18 устройства и формирует сигнал ошибки (фиг.2 б).Аналогично, если одновременно с импульсом по входу 15,) (соответствующимвходной последовательности) поступает импульс на любой другой вход(например, вход15.щ), по которому не ожидается поступления импульса, этот импульс также проходитна выход коммутатора б и формирует навыходе 18 сигнал ошибки (фиг.2 б).По окончании контролируемой последовательности из блока 1 считывается содержимое ячейки, содержащей нулевой код, Врезультате блок 8 элементов И закрывается,а коммутатор 6 открывается по всем входам, 1667080Поэтому любой импульс, поступающий на входы 15.1 - 15.п устройства, формирует сигнал ошибки на выходе 18 устройства,Формула изобретенияУстройство для контроля последовательностей импульсов, содержащее. блок памяти, сумматор, первый регистр и коммутатор, причем информационные входы коммутатора являются входами контролируемых последовательностей устройства, выход коммутатора является выхо.дом ошибки контролируемой последовательности устройства, первая группа информационных .входов первого регистра является группой входов старших разрядов кода номера контролируемой.последовательности устройства, группа выходов первого регистра соединена с первой группой информационных входов сумматора, о т л и ч а ю щ е е с я тем, что, с целью расширения функциональных возможностей устройства путем обеспечения контроля последовательностей в произвольном порядке, в него введены второй и третий регистры, шифратор, группа элементов И, элемент И, первый и второй элементы ИЛИ, блок элементов ИЛИ и одновибратор, причем информационные входы коммутатора соединены с первыми входами элементов И группы, выходы которых соединены с входами первого элемента ИЛИ и входами установки в "1" третьего регистра, группа выходов которого соединена с группой входов шифратора, выход первого элемента ИЛИ соединен с входом одновибратора, первый 5 выход которого соединен с С- и К-входамитретьего регистра, первый вход второго элемента ИЛИ является тактовым входом устройства, выход второго элемента ИЛИ соединен с входом разрешения записи первого регистра, группа выходов блока эле ментов ИЛИ, группа выходов шифраторасоединена с первой группой входов которого соединена с второй группой информационных входов первого регистра, группа выходов второго регистра соединена с вто рой группой информационных входов сумматора, выходы кода контролируемой последовательности блока памяти соединены с первыми входами элементов И группы и инверсными управляющими входами ком мутатора, группа выходов кода смещенияблока памяти соединена с группой информационных входов второго регистра, выход метки блока памяти соединен с первым входом элемента И, выход которого соединен с 25 вторым входом второго элемента ИЛИ, вторая группа входов блока элементов ИЛИ является младшими разрядами группы входов номера контролируемой последовательности, второй выход одновибратора 30 соединен с вторым входом элемента И ичерез элемент задержки с входом разрешения записи второго регистра.1667080 Редак каз 2525 Тираж 417 Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ ССС 113035, Москва, Ж, Раушская наб 4/5 Пр зводственно-издател Ю 17 О г О Составитель Н. ТороповаА, Лежнина Техред М,Моргентал Корректор Т, Мале комбинат "Патент", г. Ужгород, ул,Гагарина, 1
СмотретьЗаявка
4738951, 20.09.1989
ПРЕДПРИЯТИЕ ПЯ М-5156
СИДОРЕНКО НИКОЛАЙ ФЕДОРОВИЧ, ТИМОНЬКИН ГРИГОРИЙ НИКОЛАЕВИЧ, ТКАЧЕНКО СЕРГЕЙ НИКОЛАЕВИЧ, ХАРЧЕНКО ВЯЧЕСЛАВ СЕРГЕЕВИЧ, МОГУТИН РОМАН ИВАНОВИЧ, ОСТРОУМОВ БОРИС ВЛАДИМИРОВИЧ
МПК / Метки
МПК: G06F 11/16
Метки: импульсов, последовательностей
Опубликовано: 30.07.1991
Код ссылки
<a href="https://patents.su/4-1667080-ustrojjstvo-dlya-kontrolya-posledovatelnostejj-impulsov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля последовательностей импульсов</a>
Предыдущий патент: Устройство для контроля сигналов
Следующий патент: Устройство для контроля распределителя импульсов
Случайный патент: Автооператор к сферошлифовальному станку