“запоминающее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 809369
Автор: Савельев
Текст
(51)М. Кл.з 6 11 С 11/00 Гесуяарстаеяямй кеиктет СССР яф аеааи язобретеяяЯ в фткрытяЯ(54) ЗАПОИИНИОЩЕЕ УСТРОЙСТВО 30 Изобретение относится к запоминающим устройствам.Известно устройство, в котором входы блока памяти соединены с выходами форьерователей адресных и разрядных токов, входы которых соединены с блоком управления, а входы числового регистра соединены с выходами формирователей, выходы которых подключены к входам формирователей разрядных токов Я .Недостатком этого устройства является низкая надежность.Иэ известных устройств наиболее близким техническим решением к предлагаемому изобретению является запомииащее устройство на Ферритовых сердечниках, в котором применяется импульс автостроба, Формируеьый при перемагничивании Ферритового сердечны ка, идентичного остальным сердечникам устройства, причем момент стробирования соответствует максимальному отношению амплитуд сигнала и помехи 2 . Недостатком этого устройства является отсутствие блоков и элементов для подавления случайных и квазидетерминированных помех, что снижает надежность устройства. Цель изобретения - повышение надежности устройства путем использования коррелирования с эталонными сигналами и организации автоматического изменения уровня дискриьвнации,Поставленная цель достигается тем, что в запоминающее устройство, содержащее накопитель, формирователи а- ресных токов, усилители, формирователи разрядных токов, блок управления, дискриминаторы сигналов, формирователи сигналов считывания, два формирователя эталонных сигналов и регистр числа, причем выходы блока управления подключены соответственно к входам Формирователей адресных токов и пер" вым входам Формирователей разрядных токов, вторые входы которых соединены с выходом регистра числа, а выход - с первым входом накопителя, второй вход которого подключен к первым выходам Формирователей адресных токов, вторые выходы которых соединены с входами формирователей эталонных сигналов, выходы дискриминаторов сигналов соединены с входами соответствующих Формирователей сигналов считывания, выходы которых подключены к входам регистра числа, введены две группы корреляторов, сумматоры, фор 809369мирователь уровня сигналов дискриминации и коррелятор, причем выходы первого и второго Формирователей эталонных сигналов соединены соответственно с первым входом коррелятора и первыми входами корреляторов первой группы и с вторым входом коррелятора и первыми входами корреляторов второй руппы,. вторые входы корреляторов перой и второй групп подключены к соответствующим выходам накопителя, а выходы - соответственно к входам усилителей, первый и второй входы сумматоров соединены соответственно с выходами усилителей, а выход - с первыми входами соответствующих дискриминаторов сигналов, вторые входы которых подключены к выходу формиронателя уровня сигналов дискриминации, вход которого подключен к выходу коррелятора.На чертеже изображена функциональная схема предлагаемого устройства..Устройство содержит накопитель 1, формирователи 2 адресных токов, Формирователи 3 разрядных токов, блок 4 управления, первый 5 и второй б Формирователи эталонных сигналов, коррелятор 7, первую 8 и вторую 9 группы корреляторов, усилители 10, формирователь 11 уровня сигналов дискриминации, сумматоры 12, дискриминаторы 13 сигналов, формирователи 14 сигналон считывания и регистр 15 числа. Выходы блока 4 управления подключены соответственно к входам формирователей 2 адресных т:. ков и первым входам формирователей 3 разрядных токов, вторые входы которых соединены с выходом регистра 15 числа, а выход - с первым входом накопителя 1. Второй вход накопителя 1 подключен к первым выходам Формирователей 2 адресных токов, вторые выходы которых соединены с входами формирователей эталонных сигналов 5 и 6. Выходы дис криминаторов 13 сигналов соединены с входами соответствующих Формирователей 14 сигналов считывания, выходы Которых подключены к входам регистра 15 числа. Выходы первого 5 и второго б Формирователей эталонных сигналов соединены соответственно с первым входом коррелятора 7 и первыми1вхрдами корреляторов первой группы 8 и Ь вторым входом коррелятора 7 и первыми входами корреляторов второй группы 9. Вторые входы корреляторов первой 8 и второй 9 групп подключены к соответствующим выходам накопителя .1, а выходы - соответственно к входам усилителей 10. Первый и второй входы сумматоров 12 соединены соответственно с выходами усилителей 10, а выходы - с первыми входами соответствующих дискриминаторов сигналов 13, вторые входы которых подключены к выходу формирователя 11 уровня сигналов дискриминации, вход которого подключен к выходу коррелятора 7,Устройство работает следующим образом,При считывании по сигналу из блока .4 управления формирователи 2 адресных токов вырабатывают адресные токи считывания, поступающие в накопитель 1, и ток, опрашивающий формиро:ватели эталонных сигналов 5 и б,Формирующие соответственно эталонныйсигнал "1" и эталонный сигнал "0".Эталонный сигнал "1" подается на входы.корреляторон 8 первой группы, надругие входы которых приходят информационные сигналы из накопителя 1. Эти15 же информационные сигналы из накопителя 1 поступают на вторые входы корреляторов 9 второй группы, на первые входы которых поступает эталонный сигнал "0".Происходит двойная корреляция информа 20 ционных сигналов, т,е. корреляция сэталонным сигналом "1" и с эталоннымсигналом "0". Эти корреляционные сиг налы поразрядно через усилители 10поступают на сумматоры 12, где происходит их вычитание. Разностный корреляционный сигнал подается на дискриминаторы 13 сигналов. Такая корреляция информационных сигналов позволяет подавить помехи, пришедшие изнакопителя 1 по разрядно-считывающимлиниям, т.е. подавляются как случайные, так и кназидетермированные помехи, так как эталонные сигналы "1" и"0" лишены помех, возникающих в накопителе 1. Это одно из услоний оптимального воспроизведения сигналов чтения за счет применения эталонных сигналов "1" и "Оп.Оптимальное воспроизведение сигнала чтения достигается также за счет 40 того, что эталонные сигналы "1" и фОф подаются на коррелятор 7, с выхода которого сигнал подается на Формирователь 11 сигналов уровня дискриминации, с которого подается напряжение дискри минации на дискриминаторы 13 сигналов,Причем этот уровень сигнала дискриминации будет автоматически изменяться в зависимости от изменения сигналов считывания, поступающих с формирователей 2 адресных токов в накопитель 1, из-за изменения напряжения питания, температурных режимов и т.д, Таким образом, и двойная корреляция и возможность автоматического изменения уровня дискриминации позволяет сфорз 5 миронать информационные сигналы чтения на формирователях 14 сигналов считывания а высокой информационной надежностью и помехозащищенностью тракта воспроизведения. Далее информацищ 0 онные сигналы с формирователей 14 сигналов считынания подаются на входы регистра 15 числа,В такте записи предлагаемое запоминающее устройство работает обычныу у образом, т.е, запись происходит по809 369 Составитель Т. Зайцева Кузнецова Техред ж. Кастелевич Корректор В.га едакто Подписноекомитета СССРи открытийушская наб., д. 4/5 лиал ППП "Патент", г. Ужгород, ул, Проектная,сигналу из блока 4 управления. При этом срабатывают Формирователи 3 разрядных токов (в соответствии с кодом числа, находящегося в регистре 15 числа) и формирователи 2 адресных токов. Однако в такте записи эталонные элементы 5 и 6 не срабатывают.Технико-экономическое преимущество предлагаемого устройства заключается в его повышенной надежности за счет введения сумматоров, корреляторов и формирователя уровня сигналов дискриминации. формула изобретения15Запоминающее устройство, содержащее накопитель, формирователи адрес- ных токов, усилители, Формирователи разрядных токов, блок управления, дискриминаторы сигналов, формирователи щ сигналов считывания, два формирователя эталонных сигналов и регистр числа, причем выходы блока управления подключены соответственно к входам Формирователей адресных токов и первым входам формирователей разрядных токов, вторые входы которых соедине- . ны с выходом регистра числа, а выходс первым входом накопителя, второй вход которого подключен к первым выходам формирователей адресных токов, Зо вторые выходы которых соединены с входами Формирователей эталонных сигналов, выходы дискриминаторов сигнаЗаказ 440/68 Тираж 656 ВНИИПИ Государственног по делам изобретений 113035, Москва, %-35, Рлов соединены с входами соответствую-.щих формирователей сигналов считывания, выходы которых подключены квходам регистра числа, о т л и ч аю щ е е с я тем, что, с целью повышения надежности устройства, оно содержит две группы корреляторов, сумматоры, формирователь уровня сигналовдискриминации и коррелятор, причем выходы первого и второго Формирователей эталонных сигналов соединены соответственно с первым входом коррелятора и первыми входами корреляторовпервой группы и с вторым входом коррелятора и первымю входами корреляторов второй группы, вторые входы корреляторов первой и второй групп подключены к соответствукщим выходам накопителя, а выходы - соответственнок входам усилителей, первый и второйвходы суюиторов соединены соответственно с выходами усилителей, а выходы - с первымн входаюе соответствующих дискриминаторов сигналов, вторыевходы которых йодключены к выходу фор-мирователя уровня сигналов дискриввнации, вход которого подключен к выходу коррелятора. Источники информации,принятые во внимание при экспертизе1. Юигин А.Г. и Дерюгин А;Ъ, Цифровые вычислительные машины. М., "Знергияф, 1975, с, 221.2. Патент СЬй В 3641519, кл. 340- 174, опублик. 1972 (прототип).
СмотретьЗаявка
2773500, 19.06.1979
САВЕЛЬЕВ АНАТОЛИЙ ИВАНОВИЧ
МПК / Метки
МПК: G11C 11/00
Метки: запоминающее
Опубликовано: 28.02.1981
Код ссылки
<a href="https://patents.su/3-809369-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">“запоминающее устройство</a>
Предыдущий патент: Запоминающее устройство
Следующий патент: Резервированное оперативноезапоминающее устройство
Случайный патент: Устройство для измерения работы гребца