Запоминающее устройство

Номер патента: 743031

Авторы: Герасимов, Голубев

ZIP архив

Текст

вв делает изебретеиий и атирытий(54) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО 1Изобретение относится к автоматикеи вычислительной технике.Известны запоминающие устройства,содержащие накопитель, датчики кодаадреса, дешифраторы адреса, группы элементов И и ИЛИ, обеспечивающих подключение датчика кода адреса к дешифратору адреса, входных и выходных информационных шин к соответствующим шинамустройства (1 .тоНедостатком устройства является то,что для случая записи многоразрядногокода требуется введение дополнительногот,оборудования в разрядную часть ЗУ (согласующие устройства, дополнительные15разряды накопителя) или снижение частоты обращения к запоминающему устройству, которое связано с дополнительными затратами времени на формирование кода адреса для записи (считывания)избыточных разрядов, информационногокода,Наиболее близким по технической сущности является запоминающее устройство,которое содержит накопитель, дешифраторадреса, датчик кода адреса с выходами,подключенными непосредственно к коммутатору и датчик кода адреса с выходами, подключенными к коммутатору черезинверторы (датчик кода адреса с прямымии инверсными выходами), коммутатор(первая и вторая группы элементов И),схем выделения сигналов (третья и четвертая группы элементов И), элементыИЛИ, делители частоты, схемы формирования контрольных символов 2,Недостаток этого устройства - ограниченные возможности для случая записи информационного кода с числом разрядов, превышающим число разрядов накопителя. Цель изобретения- расширение области применения устройства при условии минимальных временных и аппаратурных затрат за счет записи информационного кода с числом разрядов, превышающим число разрядов накопителя.7430 31 4верснвму коду адреса. Б режиме "Гапись (на шину 16 подается сигнал, разрешающий запись) одна поповинв информационного кода, подаваемого на шины 15 и поступающая нв входы элементов 10 И, по сигналу опрос" записывается в накопитель по прямому коду адресе, а вторая половина информационного кода, поступающая на входы элементов И 11 по сигналу опроса, задержанного элементом 12, записывается в накопитель по инверсному коду адреса.В режиме считывание на шину 17 подается сигнал, разрешающий считывание.При этом сигнал "опрос обеспечивает считывание одной половины информационного кода, записанного по прямому коду адреса, а после задержки элементом 12 также и второй половины информационного кода, записанного по инверсному коду адреса.Предложенное устройство обладает большими возможностями. Оно обеспечивает хранение как информационного кода с числом разрядов, не превышающим число разрядов накопителя, так и информационного кода, число разрядов которого превышает (не более чем в 2 раза) число разрядов накопителя. При этом емкость накопителя используется эффективно. 10 3Поставленная цель достигается тем, что в запоминающее устройство содержащее накопитель, одни из входов которого соединены с выходами элементов ИЛИ, другие входы накопителя соедине 5 ны с выходами дешифратора адреса, входы которого подключены к выходам первых и вторых элементов И, первые входы которых соединены с выходами датчика кода адреса, выходы накопителя соединены с первымл входами третьих и четвертых элементов И, вторые входы третьих элементов И соединены с шиной опроса и с вторыми входами первых элементов И, третьи входы третьих элементов И и вторые входы четвертых элементов И соединены с шиной разрешения считывания, выходы третьих и четвертых элементов И соединены с выходами устройства, шину разрешения записи и ин-. формационные шины, введены элемент задержки, пятые и шестые элементы И, выходы которых подключены к входам элементов ИЛИ, первые входы пятых и шестых элементов И соединены с инфор мационными шинами, вторые входы - с шиной разрешения записи, третьи входы пятых элементов И соединены с шиной опроса и входом элемента задержки, выход которого соединен с вторыми входами вторых элементов И, третьими входа ми четвертых и шестых элементов И.Сущность изобретения, поясняется чертежом. Устройство содержит накопитель 1,35дешифратор 2 адреса, датчик 3 кодаадреса, имеющий прямые выходы 4 иинверсные выходы 5, первые, вторые,третьи, четвертые пятые и шестые элементы 6-11 И, элемент 12 задержки,элементы 13 ИЛИ шину 14 опроса,информационные шины 15, шину 16разрешения записи, шину 17 ,разрешеыия считывания и выходы 1 В устройства.45Устройство работает следующим образом.По сигналу смена адреса, поступающему на вход датчика 3, кода адреса, на его выходах 4 и 5 вырабатываются соответственно прямой и инверсыый коды адреса. Опрос накопителя осуществляется при поступлении сигнала"опрос" на шину 14. При этом накопитель опрашивается вначале по адресу,55соответствующему прямому коду адреса, а затем тот же импульс опроса,задержаыный элементом 12 звдержки 5обеспечивает опрос накопителя по инПолученный эффект достигается минимальными аппаратурными и временными затратами. Не требуется значительные аппарвтурные затраты на дополнительные разрядные блоки согласования входов и выходов устройства с входными и выходными шинами накопителя, имеющими место при увеличении разрядов накопителя для записи многоразрядного кода, не требуется существенных временных затрат для смеыы кода адреса в датчике кода адреса, имеющих место при использовании малоразрядного накопителя для записи многоразрядного информационного кода путем деления информационного кода на части и записи каждой части по вновь сформированному коду адреса в датчике кода адреса. Формула изобретения Запоминающее устройство, содержащее ыакопитель, одни из входов которого соединены с выходами элементов ИЛИ, другие входы накопителя соединены с выходами дешифратора адреса, входы кото74303 18 62 одписноо комитета СССРений и открытий-35, Раушсквя набд. Патент, г. Ужгород, ул. тная, 4 иал рого подключены к выходам первых ивторых элементов И, первые входы которых соединены с выходами датчика кодаадреса, выходы накопителя соединены спервыми входами третьих и четвертыхэлементов И, вторые входы третьих элементов И соединены с шиной опроса и свторыми входами первых элементов И,третьи входы третьих элементов И и вторые входы четвертых элементов И соединены с шиной разрешения считывания, выходы третьих и четвертых элементов Исоединены с выходами устройства, шинуразрешения записи и информационные шины, о т л и ч а ю щ е е с я тем, что,с целью расширения области примененияустройства за счет записи информационного кода с, числом разрядов, превышающим число разрядов накопителя,в неговведены элемент задержки, пятые, и шесСоставительФедькина Техред И,вквз 3626/17 Тираж 6 ЦНИИ ПИ Государственно по делам иэобрет 113035 Москве, Ж1 6тые элементы И, вмходы которых подключены к входам элем днтов ИЛИ, первыевходы пятых и шестых элементов И соединены с информационными шинами, вторые входы - с шиной разрешения записи,третьи входы пятых элементов И соединены с шиной опроса и входом элемента задержки, выход которого соединенс вторыми входами вторых элементовИ третьимивходами четвертых и шестых элементов И. Источники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССР427379 т кл, Ь 11 С 11/00,10. 12,71.2. Авторское свидетельство СССР444240, кл, (л 11 С 11/00,31.10,72 (прототип). Воронин Корректор, Г. Назарова

Смотреть

Заявка

2600731, 03.03.1978

ПРЕДПРИЯТИЕ ПЯ Г-4812

ГОЛУБЕВ ВЯЧЕСЛАВ СЕРАФИМОВИЧ, ГЕРАСИМОВ ЮРИЙ ВАСИЛЬЕВИЧ

МПК / Метки

МПК: G11C 11/00

Метки: запоминающее

Опубликовано: 25.06.1980

Код ссылки

<a href="https://patents.su/3-743031-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Запоминающее устройство</a>

Похожие патенты