Устройство для преобразования последовательного двоичного кода в десятичный
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 622076
Авторы: Подколзин, Подкользина
Текст
:и;: гс :, е -,л ОП ИСАН ИЙ ИЗОБРЕТЕНИЯ р)-й 2076 Союз Советскихе еспуолик К АВТОРСКРМУ СВИДЕТЕЛЬСТВУ 61) Дополнительное к авт. с У 7 (21) 2443015/18-24 аявлено 10.0 Кл. 606 Г 5 исоединением заявкиГосударственный комитет Совета Министров СССР ло делам изобретенийи открытии) Дата опубликования опис ия 08.08,78(71) Заявитель 54) УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯОСЛЕДОВАТЕЛЬНОГО ДВОИЧНОГО КОДВ ДЕСЯТИЧНЫЙ бласти вычи ыть использ томатическо Известно быстродеиствующее устроиство для преобразования двоичного кода в десятичный, содержащее дискриминаторы, шифратор и сумматор комбинационного типа 111. Недостатком этого устройства являются значительные аппаратурные затраты,Наиболее близким к изобретению является устройство для преобразования последовательного двоичного кода в десятичный ,121, содержащее сдвигающий регистр, регистр коррекции, сумматор, переключающие и управляющие схемы, Устройство обладает достаточным быстродействием, однако оно сложно и также требует при реализации больших аппаратурных затрат.Поставленная цель достигается тем, что устройство содержит генератор одиночных последовательностей импульсов, блок шифраторов кода 22221, двоично-десятичный накапливающий счетчик и дешифратор, причем первый выход коммутатора через генератор одиночных последовательностей импульсов подключен к первой группе входов блока шифраторов кода 22221, вторая группа входов которого соединена с выходами соответствующей группы коммутатора, выИзобретение относится клительной техники и можетвано в цифровых системахуправления. 2ходы блока шифраторов кода 22221 соединены со входами двоично-десятичного накапливающего счетчика, выходы которогосоединены со входами дешифраторов, выходы которых являются выходами устройства.На чертеже показана блок-схема предлагаемого устройства,Оно содержит коммутатор 1 с элементами ИЛИ 2, генератор 3 одиночных последовательностей импульсов, блок 4 шифраторов кода 22221 с элементами ИЛИ 5 и двоично-десятичный накапливающий счетчик бс дешифратором 7.Преобразование двоичного кода в десятичный код осуществляется в устройстве сиспользованием для представления двоичных разрядов двоично-десятичного кода22221; разряд едипиц десятичного эквивалента представляется суммой целых весов2, 2, 2, 2, 1; разряд десятков - суммойвесов 20, 20, 20, 20, 10; разряд сотен -суммой весов 200, 200, 200, 200, 100; разряддесятых - суммой дробных весов 0,2, 0,2,0,2, 0,2, 0,1; разряд сотых - суммой ве 5 сов 0,02, 0,02, 0,02, 0,02, 0,01; разрядысячных - суммой весов 0,002, 0,004, 0,002,0,002, 0,001 и т. д.В процессе преобразования каждый двоичный разряд заменяется эквивалентным -О десятичным, каждый разряд которого пред 62207615 20 25 30 35 40 45 50 55 ставляется с помощью названных весов, подаваемых с шифраторов кода 22221 на накапливающий двоично-десятичный счетчик.Перед началом преобразования счетчик 7 устанавливается в нулевое состояние, все статические триггеры генератора 3 также находятся в нулевом состоянии. Преобразование двоичного числа, представляемого последовательным кодом начинается с младшего разряда, По потенциальному тактовому сигналу т, на информационный вход 8 входного коммутатора 1 подается младший двоичный разряд преобразуемого кода, поступающий в случае равенства этого разряда 1 через первую ключевую схему коммутатора, открывающуюся сигналом ть на элемент ИЛИ 2 и ключевые схемы блока 4 шифраторов с весами 22221. При этом ключевые схемы этого шифратора открываются по очереди импульсами, поступающими с выходов генератора 3, который запускается сигналом с элемента ИЛИ 2. С выходов ключевых схем шифратора с весами 22221 сигналы поступают через элементы ИЛИ 5 поочередно на соответствующие выходы дешифратора 7 (при преобразовании младшего двоичного разряда, равного 1, на соответствующий вход дешифратора 7 поступает только одна 1).Преобразование 1-го разряда двоичного кода происходит аналогичным образом. По потенциальному тактовому сигналу т, на информационный вход 8 коммутатора 1 подается -ый двоичный разряд, В случае равенства этого разряда 1 открывается 1-я ключевая схема коммутатора 1 и потенциальный сигнал с ее выхода поступает на элемент ИЛИ 2 и те шифраторы блока 4, которые соответствуют разрядам десятичного эквивалента 1-го двоичного разряда. Управляющие импульсы с выходов разрядных триггеров генератора 3, который запускается сигналом с элемента ИЛИ 2, поочередно открывают ключевые схемы выбранных шифраторов блока 4. При этом с выходов ключевых схем выбранных шифраторов в соответствии со значениями разрядов десятичного эквивалента )-го двоичного разряда поочередно на соответствующие входы дешифратора 7 через элементы ИЛИ 5 поступают сигналы с весами 22221; 20 20 20 20 10; 200 200 200 200 100 и т, д. В дешифраторе 7 происходит накопление этих весовых сигналов. При этом на выходах разрядных триггеров генератора 3 в течение действия сигнала г; вырабатывается только по одному управляющему сигналу.Накопленный двоично-десятичный эквивалент переводимого числа преобразуется с помощью дешифраторов 7 в десятичный эквивалент, поступающий на шины 9.Для обеспечения надежной работы устройства необходимо соблюдать следующее соотношение для выбора длительности тактирующих сигналов Т;, по которым вырабатываются управляющие сигналы генератора 3 7 ю ( ф2 пгде п - максимальное число весовых разрядов на выходе блока шифраторов, содержащееся в )-м двоичном разряде переводимого числа.Достоинствами предлагаемого устройства являются простота преобразования двоичных целых и дробных чисел в десятичную систему счисления, что достигается введением блока шифраторов кода 22221 и двоично-десятичного накапливающего счетчика, и простота схемы управления на основе генератора одиночных последовательностей импульсов,Формула изобретенияУстройство для преобразования последовательного двоичного кода в десятичный, содержащее коммутатор, вход которого соединен с информационным входом устройства, отличающееся тем, что, с целью упрощения устройства, оно дополнительно содержит генератор одиночных последовательностей импульсов, блок шифраторов кода 22221, двоично-десятичный накапливающий счетчик и дешифратор, причем первый выход коммутатора через генератор одиночных последовательностей импульсов подключен к первой группе входов блока шифраторов кода 22221, вторая группа входов которого соединена с выходами соответствующей группы коммутатора, выходы блока шифраторов кода 22221 соединены со входами двоично-десятичного накапливающего счетчика, выходы которого соединены со входами дешифраторов, выходы которых являются выходами устройства.Источники информации,принятые во внимание при экспертизе 1. Авторское свидетельство СССР204027, кл. б 06 Р 5/02, 1968,2. Патент Великобритании1189452, кл.6 4 А, 1970.622076 аказ 1507/14 Изд,588 Тираж 799 НПО Государственного комитета Совета Министров С по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д, 4/5
СмотретьЗаявка
2443015, 10.01.1977
ПРЕДПРИЯТИЕ ПЯ Г-4372
ПОДКОЛЗИНА НАДЕЖДА АЛЕКСЕЕВНА, ПОДКОЛЗИН АЛЕКСАНДР ЗАХАРОВИЧ
МПК / Метки
МПК: G06F 5/02
Метки: двоичного, десятичный, кода, последовательного, преобразования
Опубликовано: 30.08.1978
Код ссылки
<a href="https://patents.su/3-622076-ustrojjstvo-dlya-preobrazovaniya-posledovatelnogo-dvoichnogo-koda-v-desyatichnyjj.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для преобразования последовательного двоичного кода в десятичный</a>
Предыдущий патент: Устройство для преобразования позиционного десятичного кода в двоичный код
Следующий патент: Многофугкциональный логический модуль
Случайный патент: Гидрогазовый аккумулятор