Регистр сдвига
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СфеФ Сеаетсннк Сецивпнетнчеенна РеепубяннОПИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(45) Дата опубликования описания 2006.78(51) М. Кл. б 11 С 19/28 Государствениый комие 1Совета Министров СССРоо дедаи изобретенийи открытий(54) РЕГИСТР СДВИГА 1Изобретение относится к области автоматики и вычислительной техники и может быть использовано для поочередной коммутации электрических цепей силовых нагрузок. бИзвестен регистр сдвига, выолненный на тнристорах Ы вИзвестен также регистр сдвига на тиристорах, который по совокупности существенных признаков наиболее бли зок к изобретению 21.Такой регистр сдвига содержит тиристоры, управляющие электроды которых подключены через последовательно соединенные диод и резистор к ши не синхронизации, нагрузочные резисторы, шины обратной связи, сброса и нулевого потенциала.Недостатком известного устройства является его низкая надежность, обус- о 0 ловленная тем, что переключение с одной шины на другую должно иметь перекрытие, так как в противном случае погаснут все тиристоры. С другой . стороны,еслиперекрытие будет не" достаточным, сработает вся декада мгновенно.Известный регистр сдвига на тиристорах требует для своего осуществления поочередной коммутации силовых цепей. Кроме того, нагрузка устрЬйства не имеет общего провода, что невыгодно при эксплуатации, так как увеличивается число выходных проводов в два раза. Таким образом, схема этого регистра сдвига имеет низкую надежность.Цель. изобретения - повышение надежности регистра.Для этого регистр сдвига содержит элементы НЕ-И причем тиристоры последовательно соединены и катод пер" вого тйристора подключен к шине сброса, анод последнего " к шине обратной связи и через нагрузочный резистор - к шине нулевого потенциа-ла, .аноды других тиристоров подключены к первым входам всех элементов НЕ-И, кроме первого, первый вход которого соединен с шиной. сброса, выходы элементов НЕ-И подключены через нагрузочные резисторы к шине нулевого потенциала, вторые входы элементов НЕ-И - к катодам соответствующих тиристоров.На чертеже изображена схема устройства.Предлагаемое устройство состоит из последовательно соединенных тиристоров: анод первого тиристора 1. соединен с катодом тиристора 2, анод,тиристора 2 соединен с катодом последующего тиристора. Аналогичнымобразом соединены остальные тиристоры. Катод первого тирнстора 1 подключен к шине 3 сброса. Анод последнего тиристора через нагруэочныйрезистор 4 подключен к шине 5 нулеаого потенциала и через схему б обратной связи - к шине 3 сброса,Шина 7синхронизации через резистор 8, последовательно соединенный с диодом9, подключена к управляющему электроду тиристораАналогично шина 7 подключена ковсем нечетным тиристорам. Шина 10синхронизации через резистор 11 ипоследовательно соединенный диод 12подключена к управляющему электродутиристора 2. Аналогично шина 10 подключена ко всем тиристорам. Крометого, устройство содержит элементыНЕ-И 13-17. Аноды всех тиристоров,кроме пераого, подключены к пернымвходам всех элементов НЕ-И. Первыйвход первого элемента НЕ-И 13 соединен с шиной 3 сброса, нторые входыэлементов НЕ-И подключены к первымвходам последующих элементов НЕ-И.Выходы элементов НЕ-И 13-17, соответственно, через нагрузочные резисторы 18-22 соединены с шиной 5 нулевого потенциала.Устройство работает следующим образом. До поступления на вход 7 и10 тактовых импульсов нсе тиристорызакрыты. С нагрузочного резистора18 снимается сигнал счета, которыйусловно принимается за нулевое состояние. С приходом первого нечетноготактового импульса на вход шины 7о ьоткрывается диод 9 цепи управленияти истора 1 и включается тиристор.На нагрузочном резисторе 19, нключенном н цепь анода тиристора 1, появляется сигнал счета.С приходом четного тактового импульса на аход шины 10 открываетсядиод 12 цепи управления тиристора 2,На нагрузочном резисторе 20, включенном в цепь анода тиристора 2, появляется сигнал счета. Каждый следующий входной тактоный импульс зажи"гает последовательно все тиристоры,при этом нсе предыдущие тиристоры невключаются, При открывании последнеготиристора, служащего для подготовкисхемы сброса, выходной сигнал черезсхему б обратной связи подается насхему 3 сброса и разрывает цепь питания тиристора.Тиристоры оказынаютсаЗапертьии. Таким образом происходитсброс регистра сдвига в нуль. Дляобеспечения надежного выключения нсехтиристорон время выключения .увеличивается при помощи расширителя, входящего н схему б обратной связи,Беэреактинный регистр сдвига натиристорах имеет аход для ручногоФормула изобретения 50 55 60.ной связи и через нагрузочный резистор " к шине нулевого потенциала,ано 5 ю 15 20 25 30 5 4 п сброса в нуль. До поступления на вход шин 7 и 10 предлагаемого устройства тактовых импульсов элемент НЕ-И 13 открыт, так как отрицательный потенциал поступает на первый вход 1 этого элемента, являющийся разрешающим. На выходе элемента НЕ-И 13 появляется сигнал, который условно принят эа нулевое состОяние.Для обеспечения возможности получения последовательной коммутации нагрузок н цепь каждого тиристора включен элемент НЕ-И, имеющий разрешающий и запрещающий входы. С приходом первого тактового импульса на вход шины 7 открынается иристор 1. Элемент НЕ-И 14 включен последонательно с нагрузкой 19 тиристора 1. С открывшегося тиристора 1 подается сигнал на разрешающий вход элемента НЕ-И 14 и запрещающий вход элемента, ИЕ-И 13. При этом элемент НЕ-И 14 открывается, а элемент НЕ-И 13 зак-рывается. На выходе элемента НЕ-И 14 появляется сигнал счета. С приходом второго импульса на вход шины 10 открывается тиристор 2 и выдает команду на элемент НЕ-И 14 и 15. При этом элемент НЕ-И 15 открывается и на выходе появляется сигнал счета. Элемент НЕ-И 14 эакрынается. Элемент .НЕ-И 16 и нсе последующие работают аналогично. На последний элемент НЕ"И 17 сигнал поступает только на разрешающий вход, так как запрет не нужен.Таким образом, применение предлагаемого безреактианого регистра сдвига на тиристорах дает нозможность создания как последовательного счета импульсов, при котором в любой момент времени включена только одна коммутируемая цепь, и создания счета, при котором происходит включение последующей нагрузки и без отключения предыдущей, что дает возможность получения ступенчатого напряжения для аналого-цифрового преобразователя. Регистр сдвига, содержащий тиристоры, управляющие входы которых подключены через последовательно соединенные диод и резистор к шиве синхронизации, нагрузочные резисторы, шины обратной связи, сброса и нулевого потенциала, о т л и ч а ющ и й с я тем, что, с целью повышения надежности регистра, он содержит элементы НЕ-И, причем тиристорыпоследовательно соединены и катод первого тиристора подключен к шинесброса, анод последнего - к шине обратды других твристорон подключены к Перным аходам всех элементов НЕ-И,,616655 Источники инФормации, принятыево внимание при экспертизе: 1. Патент США 9 3564282, кл.307- 227, 16.02.71.2. Известия вузов. Приборостроение. 1971, т.14,99, с. 55-59. фроловова. Коррект оставител ехред М,В ск В А.Морозова Реда Тираа 717твенного комитета Сове делам изобретений и о Х, Раушская наб.,аз 4072/46 цНИИПИ Го СССР 13035, Москв лиал ППП фПатентф, г.ужгород, ул,Проектная,4 кроме первого, первый вход которогосоединен с шиной сброса, выходыэлементов НЕ-И подключены через нагрузочные резисторы к шине нулевогопотенциала, вторые входы элементовНЕ-И - к катодам соответствующих резисторов. Подписное а Министркрытий
СмотретьЗаявка
2153558, 01.07.1975
ПРЕДПРИЯТИЕ ПЯ А-3651
РЕЙФМАН МАРК ПЕТРОВИЧ, ПОТЕМКИНА ГАЛИНА КЛЕОФАСОВНА
МПК / Метки
МПК: G11C 19/28
Опубликовано: 25.07.1978
Код ссылки
<a href="https://patents.su/3-616655-registr-sdviga.html" target="_blank" rel="follow" title="База патентов СССР">Регистр сдвига</a>
Предыдущий патент: Блок управления для буферного запоминающего устройства
Следующий патент: Долговременное запоминающее устройство со схемным контролем
Случайный патент: 154899