Многопороговый логический элемент четности

Номер патента: 608266

Авторы: Антипина, Пальянов, Парыгина, Потапов

ZIP архив

Текст

ОПИСАНИЕ ИЗОБРЕТЕН ИЯ Сефз СомтстпанСонрааямстмцесееУесвубее2 Гасударстаанный камнтет 6 аеата Мнннстраа СССР на делам нзабратаннй н аткрытнй(23) Приорит 43) Опубликовано 25,05,78 Бюллвтвнь .ЭИ 9 Ь) Дата опубликования описаиия ЛОБ И. ДК 621,3 088,8)(72) Авторы изобретения И. А, Пальян И. Поютшв . АвтютииаПарит иив 71) Заявите еский ииствту г ГИЧЕСКИЙ ЭЛЕМЕНТ 4) ОГОВ раэделиинены со ды кото- соответтриггер, НЕ 2, - иизтродеиИзобретение относится к области автоматики и вычислительной техники, в частности кпороговым логическим. элементам.Известны многопороговые логические элементы, содержащие линейный сумматор, выполненный на резисторах и управляемый входными диодами; и многопороговый дискриминатор 1.Недостаток известных многопороговых логических элементов заключается в том, чтоих быстродействие определяется чисаом. пере- афмениых, от которых реализуется логическаяфункция, и оно тем ниже, чем больше входовимеет многопороговый элемент. Кроме того,применение подобных многопороговых логических элементов с различным числом .входов 1 зв одном цифровом устройстве требует наличияв нем синхрониэирующих устройств, так какбыстродействие устройства будет определятьсяпороговым. элементом с наибольшим числом:входов,Наиболее близким по технической сущности Ок, предложенному устройству .является много.пороговый логический элемент четности, содержащий линейный сумматор, состоящий из входных диодов, аноды которых через соответствующие резисторы подключены к источнику смещения и к анодам соответствующих тельных диодов, катоды которых соед входом резисторного делителя, выхо рого соединены с первыми входами ствующих элементов И - НЕ, и й -выполненный на двух элементах И -Недостаток известного устройства кое быстродействие.Цель изобретения, - повышение бы ствия устройства. Это достигается тем, что в многопороговый логический. элемент четности, содержащий линейный сумматор, состоящий из входных диодов, аноды которых через соответствующие резисторы подключены к источнику смешения и к анодам соответствующих разделительных диодов, катоды которых соединены с входом резисторного делителя, выходы которого со. единены с первымн входами соответствующих элементов И - НЕ, и й - Ь триггер, выполненный на двух элементах И - НЕ, введены разделительные конденсаторы и резисторы, вторые входы элементов И - НЕ через резистор подключены к положительной шине питания, нулевой вход Й - 8 триггера через разделительные конденсаторы соединен. с выходами элементов. И - НЕ и через резистор - сположительной шиной питания, единичныйвход К -5 триггера подключен к одному извходов линейного сумматора и к шине строби.рующего сигнала, единичный выход К - Ь триггера подключен к выходной шине устройства,На чертеже изображена принципиальнаясхема предлагаемого многопорогового логического элемента четности,Многопороговый логический элемент состоит из линейного сумматора, имеющего п ос- щвновных и один дополнительный вход, многопорогового дискриминатора, дифференцирующихцепей и К - Ь триггера, Линейный сумматордля каждого входа содержит попарно соединенные входные 1 и разделительные 2 диоды.Каждая пара диодов в точках, объединяющихих аноды через резисторы 3, управляющие ве.совыми коэффициентами по соответствующемувходу, подключена к положительному полюсу 4 источника смещения. Катоды диодов 2объединены и подсоединены через делитель,состоящий из резисторов 5, к отрицательномуполюсу б источника смещения, причем выходы делителя соединены с первыми входамисоответствующих элементов И - НЕ 7, образующих многопороговый дискриминатор, развязывая тем самым каждый последующий однопороговый дискриминатор на двухвходовом элементе И - НЕ 7 с большим значением порога,чем предыдущий. Другие входы элементов И - НЕчерез резистор 8 подключены кположительной шине 9 источника питания. Выходы однопороговых дискриминаторов черезконденсаторы 10 объединены и подсоединенык нулевому входу К - Ь триггера на элементах 11, а через резистор 12 - к положительной шине 9 источника питания, Единичный вход К - 5 триггера подключен к допол- Э 5нительному входу 13 линейного сумматора. Шины 14 являются основными входами линейно.го сумматора, Единичный выход К - 8 триггера, соединенный с шиной 15, является выходом многопорогового элемента,Работает многопороговый логический эле Омент четности следующим образом,Значения весовых коэффициентов основных.и дополнительного входа линейного сумматора равны единице; порог срабатывания первого из дискриминаторов на элементахИ - НЕ 1 равен двум. Пороги срабатыванияследующих по порядку дискриминаторов равны соответственно 4, б, 8В исходном состоянии диоды 1 проводятток от источника смещения через соответствующие резисторы 3, на выходах логическихэлементовпотенциал логической единицы,конденсаторы 1 О разряжены, на шине 15 потенциал логической единицы.ВходНые сигналы, подаваемые на шины 4запирают в любых комбинациях диоды 1. Этоприводит к переключению тока от источникасмещения через резистор 3 в цепь соответству.ющего диода 2,Предположим, что на входы многопорогового элемента подан двоичный код, содержащий две единицы. В этом случае ток от источ. ника смещения через резисторы 3 переклк- чится в цепь двух диодов 2, что приведет к срабатыванию олнопорогового дискриминатора с порогом, равным двум. При этом потенциал его выхода становится равным нулю, и связанный с ним конденсатор 10 через резистор 12 начинает заряжаться от источника питания, В момент начала заряда конденсатора О потенциал нулевого входа К - 8 триггера становится равным нулю и по мере заряда конденсатора возрастает до уровня логической единицы. Через время 1, равное вре. мени переходных процессов в элементах 7 и времени ЯС-цепи резисторов 12 и конденсаторов 10, на вход 13 подается стробирующий импульс, увеличивающий число единиц на вхо. дах многопорогового элемента на одну. Так как теперь на входе многопорогового логического элсмента будет присутствовать три единицы, то больше не срабатывает ни один однопороговый дискриминатор, и на шине 15 многопорогового элемента сохранится потенциал логической единицы, свидетельствующий о том, что число единиц в контролируемом коде чети о.Если на вход многопорогового логического элемента поступит двоичный код, содержащий нечетное число единиц (например 5), то после подачи стробирующего импульса срабатывает однопороговый дискриминатор с порогом, равным шести. При этом конденсатор О, связанный с выходом срабатывающего дискриминатора на элементе И - НЕ начинает заряжаться, что приводит к понижению потенциала нулевого входа триггера и его переключению в нулевое состояние. На шине 15, связанной, с единичным выходом Й - 8 триггера, устанавливается потенциал логического нуля, свидетельствующий о нечетном числе единиц в контролируемом коде,формула изобретенияМногопороговый логический элемент четности, содержащий линейный сумматор, состоящий из входных диодов, аноды которых через соответствующие резисторы подключены к источнику смещения и к анодам соответствующих разделительных диодов, катоды которых соединены с входом резисторного делите. ля, выходы которого соединены с первыми входами соответствующих элементов И - НЕ, и К - 8 триггер, выполненный на двух элементах И - НЕ, отличающийся тем, что, с целью повышения быстродействия, в него введены разделительные конденсаторы и резисторы,вторые входы элементов И - НЕ через резистор подключены к положительной шине питания, нулевой вход К - Я триггера через разделитель. ные конденсаторы соединен с выходами элементов И - НЕ и через резистор - с положительной шиной питания, единичный вход К - 8 триггера подключен к одному из входов линейного сумматора и к шине стробирующего сигна/р Составитель Г. СмеловаТехред О. Луговая Корректор С. Патруи Тираж 108 б Подвиг нос едактор Т. Загребельнаяаказ 2814/39 Государственного комитета Совета Мно делам изобретений н открыт 3035, Москва, Ж 35, Рауаская иаб ал ППП кПатентэ, г. Ужгород, ул. НИИ 5ла, единичный выход К - Ь триггера подключен к выходной шине устройства,Источники информации, принятые во внимание при экспертизе: 61. Авторское свидетельство СССР Юу 481136,кл. Н 03 К 19/42, 1973.2. Авторское свидетельство СССР Юа 538490,кл. Н 03 К 19/42, 1975. нннстров ССнйд. 4/8Проектная, 4

Смотреть

Заявка

2381722, 06.07.1976

ОМСКИЙ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ

ПАЛЬЯНОВ ИГОРЬ АНТОНОВИЧ, ПОТАПОВ ВИКТОР ИЛЬИЧ, ПАРЫГИНА ТАТЬЯНА ЛЕОНИДОВНА, АНТИПИНА МАРИЯ АЛЕКСЕЕВНА

МПК / Метки

МПК: H03K 19/42

Метки: логический, многопороговый, четности, элемент

Опубликовано: 25.05.1978

Код ссылки

<a href="https://patents.su/3-608266-mnogoporogovyjj-logicheskijj-ehlement-chetnosti.html" target="_blank" rel="follow" title="База патентов СССР">Многопороговый логический элемент четности</a>

Похожие патенты