Струйный цифровой сумматор

Номер патента: 554533

Авторы: Аристов, Трескунов

ZIP архив

Текст

ОПИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ и 554533 Союз Советских Социалистических Республик(23) Приорит Государственный комитет Совета Министров СССР 3) УДК 621-525(088 бликовано 15,04.77. Бюллетеньпо делам изобретений и открытийДата опубликован описания 25.04,7 Авторыизобретен) СТРУЙНЫЙ ЦИФРОВОЙ СУММАТОР ние относ техники, в сумматор ого управл ых чисел Изобрете илительнойцифровым апрограммниз слагаемнулю.Известен струйный сумматор, содержащий сумматоры и полусумматоры. Это устройство характеризуется низким быстродействием сумматора старшего разряда, Наиболее близким к изобретению является струйный цифровой сумматор для систем числового программного управления, содержащий четыре последовательно соединенных полусумматора, входы которых подключены к соответствующим прямым и инверсным входам устройства, элемент И и два элемента коррекции. Этот сумматор имеет также низкое быстродействие.В описываемом сумматоре, с целью повышения быстродействия, установлен элемент ИЛИ, один вход которого соединен с входным каналом переноса, а другой - с каналом упреждения, прямой и инверсный выходы элемента ИЛИ подключеный ко входам первого полусумматора, входы элемента И соединены с инверсным выходом элемента ИЛИ и с инверсными входами первого и четвертого полусумматоров, входы элементов коррекции подключены к инверсным выходам второго и четвертого полусумматоров и к выходу элемента И, который подключен также к выходному каналу переноса, прямые выходы первого и третьего полусумматоров и инверсныевыходы элементов коррекции соединены с выходными каналами устройства,На фиг. 1 изображена схема устройства задания упреждения; на фиг. 2 - схема струйного сумматора.Обычно устройство задания упреждения сос 10 тоит из двух десятичных сумматоров 1 и 2,причем сумматор 1 выполнен в виде описываемого сумматора для систем ПУ, а сумматор 2 представляет собой обычный сумматор.На вход А устройства подается двоично-деся 15 тичный код одного числа, на вход Б - код числа упреждения, у которого старший разрядравен нулю. На выходе устройства образуетсясумма 5=А+Б. Входной канал 3 сумматора1 соединен с каналом переноса 4 из младшегодесятичного сумматора.Таким образом, особенностью описываемогосумматора 1 является то, что на его вход подается код только одного числа и сигнал переноса из сумматора младшего разряда,Струйный цифровой сумматор для системЧПУ, схема которого представлена на фиг, 2построен на элементах ИЛИ-НЕ-ИЛИ, имеющих два входа и два выхода - прямой и инверсный. Сумматор состоит из четырех полу 30 сумматоров 5, 6, 7, 8, элемента ИЛИ 9, элемента И 10 и двух элементов коррекции 11 и 12. Прямой и инверсный каналы переноса 13 и 14 полусумматоров соединены с соответствующими входами полусумматоров старших двоичных разрядов.При работе струйного цифрового сумматора для систем ЧПУ на входы А - А и А - А поступает двоично-десятичный код числа А. Если в соседнем младшем десятичном разряде сумма числа А и числа Б не больше десяти, то на вход сумматора не поступает сигнала переноса по каналу 3 и на его выходы 5 - 5 проходит код числа А. Если в соседнем младшем разряде сумма чисел больше или равна десяти, то на вход сумматора поступает сигнал переноса 1. Если при этом число А в данном десятичном разряде меньше девяти, то сигналы на выходе сумматора представляют собой код числа на единицу больше заданного. Если же на струйный цифровой сумматор поступает код числа девять, то на выходе элемента И 10 образуется сигнал переноса в соседний старший десятичный разряд Сь который переключает также элементы коррекции 11 и 12. В результате на выходах образуются сигналы О, что в десятичном коде соответствует числу 10. Если число Б принимает значение только О или 1 в каждом разряде, то может быть использована упрощенная схема устройства задания упреждения. Для этого все разряды устройства задания упреждения выполняются в виде струйных цифровых сумматоров, описанных выше, а код числа Б подается к входным каналам 15 каждого элемента ИЛИ.Технико-экономический эффект определяется уменьшением аппаратурных затрат и повышением быстродействия работы устройства. Формула изобретенияСтруйный цифровой сумматор для системчислового программного управления, содержащий четыре последовательно соединенных полусумматора, входы которых подключены к соответствующим прямым и инверсным входам устройства, элемент И, и два элемента коррекции, отличающийся тем, что, с целью повышения быстродействия устройства, в нем установлен элемент ИЛИ, один вход которого соединен с входным каналом переноса, а 0 другой - с каналом упреждения, прямой и инверсный выходы элемента ИЛИ подключены ко входам первого полусумматора, входы элемента И соединены с инверсным выходом элемента ИЛИ и с инверсным входами первого и четвертого полусумматоров, входы элементов коррекции подключены к инверсным выходам второго и четвертого полусумматоров и к выходу элемента И, который соединен с выходным каналом переноса, прямые выхо О ды первого и третьего полусумматоров и инверсные выходы элементов коррекции соединены с выходными каналами устройства..г оставитель Н. Ланинехред А. Камышник Корректор Л, Орл Тюрина едак Типография, пр. Сапунова, 2 Заказ 784/13 Изд.349 ЦНИИПИ Государственного по делам изо 113035, Москва, Ж

Смотреть

Заявка

1944498, 06.07.1973

ГОСУДАРСТВЕННЫЙ НАУЧНО-ИССЛЕДОВАТЕЛЬСКИЙ ИНСТИТУТ ТЕПЛОЭНЕРГЕТИЧЕСКОГО ПРИБОРОСТРОЕНИЯ

ТРЕСКУНОВ СЕМЕН ЛЬВОВИЧ, АРИСТОВ ПАВЕЛ АНАТОЛЬЕВИЧ

МПК / Метки

МПК: G06D 1/10

Метки: струйный, сумматор, цифровой

Опубликовано: 15.04.1977

Код ссылки

<a href="https://patents.su/3-554533-strujjnyjj-cifrovojj-summator.html" target="_blank" rel="follow" title="База патентов СССР">Струйный цифровой сумматор</a>

Похожие патенты