ZIP архив

Текст

2052 Союз Советских Социалистических РеспубликИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Зависимое от авт. свидетельстваЗаявлено 11,1 Ч.1968 ( 1231795/18-24)с присоединением заявкиПриоритетОпубликовано 12.Х.1973. Бюллетень41Дата опубликования описания 26.11.974 л б 08 с 1928 асударственнми камитеСовета Министров СССРпа делам изобретенийн открытий 621,374 (088,8 Авторы зобретения Л. Д. Вейс, М, И. Коган и Ш. ф. Полонский Киргизский научно-исследовательский институт водного хозяйстЗаявитель ОРМА СТРОЙСТВО ДЛЯ КОДИРОВАНИ Изобретение относится к цифровым автоматическим приборам и может быть использовано, например, в устройствах телемеханики для рассредоточенных объектов в гидромелиор ативных системах.Устройства для кодирования информации, содержащие генератор тактовых импульсов, распределитель на 8 разрядов, пересчетную схему, регистр двоичного кода числа, сумматоры по модулю два, логические схемы ИЛИ и И, ключи, генераторы импульсов опроса, запоминающие ячейки и блок сброса, известны,Однако конструкция таких устройств усложняется с увеличением числа разрядов исходного двоичного кода.С целью устранения этого недостатка в предложенном устройстве выходы регистра двоичного кода числа через схемы ИЛИ подключены ко входам логических схем И и входу сумматора по модулю два. Выход восьмой ячейки распределителя через ключ подключен ко входу пересчетной схемы, выходы которой подключены ко входу регистра и через схему ИЛИ к управляющему входу ключа. Причем ко входу ключа через схему ИЛИ подключены выходы всех ячеек распределителя.На чертеже показана блок-схема предлагаемого устройства Устройство содержит генератор тактовыхимпульсов 1, распределитель 2 на 8 разрядов, пересчетную схему 3, регистр двоичного кода числа 4, сумматоры 5 - 8 по модулю два, ло гические схемы ИЛИ 9 - 18, ключи 9 - 26,генераторы импульсов опроса 27 - 32, ферротранзисторные ячейки (ФТЯ) 33 - 36, логические схемы И 37 - 39 и блок сброса 40. 10 Устройство работает следующим образом.Допустим, что исходный восьмиразрядныйдвоичный код передаваемой информации записан в регистр 4, а все ключи 9 - 26 закрыты.15 При поступлении команды управления навходы ключей 9, 20 последние открываются, тактовые импульсы с генераторачерез ключ 19 поступают на вход последовательно считывания регистра 4. На каждом такте геперато ра происходит последовательное считываниеодного разряда исходного двоичного кода через ключ 20 в канал связи.При поступлении команды управления навходы ключей 21, 22 и 23 последние открыва ются. Тактовый импульс генератора 1 поступает на распределитель 2, и первая предварительно подготовленная ячейка срабатывает.Одновременно тактовый импульс поступает на вход параллельного считывания первой тетра ды двоичного кода информации регистра 4,35 40 35 50 При этом осун 1 ествляется параллельное считывание четырех разрядов двоичного кода из регистра 4 и запись их в логические схемы И 37 - 39 и сумматор 7, Единица, снимаемая с первой ячейки распределителя, записывается через логические схемы ИЛИ 13 - 15 в ФТЯ 33 - 35, выполняющие функции запоминающего устройства, Следует заметить, что остальные семь выходов распределителя 2 подключены ко входам схем ИЛИ 13 - 15 в соответствии с возможными комбинациями из трех разрядов.На входы схемы ИЛИ 16 подключены выходы всех ячеек распределителя 2.Блокинг-генераторы 27, 28, запускаемые от тактового импульса, производят опрос ФТ 51 33 - 35, считывая с них записанные единицы на схемы И 37 - 39. Схемы И 37 - 39 в случае, если на них была записана информация 1 с регистра 4, выдают единицу промежуточного преобразования ца соответствующие сумматоры 5 - 7. С выхода сумматора 7 после срабатывания блокинг-генератора 31 осуществляется считывание первого разряда шестнадцатиразрядного кода Рида-Мюллера.Описанные операции происходят в интервале времени между двумя тактовыми импульсами. Процесс формирования кода повторяется аналогично в течение восьми тактов. После формирования восьмого разряда кода Рида-Мюллера блок сброса 40 выдает импульс, осуществляющий сброс схем И 37 - 39, При этом подается команда на вход параллельного считывания второй тетрады исходного двоичного кода регистра 4, которая осуществляет считывание из регистра 4 и запись в схемы И 37 - 39 следующих четырех разрядов исходного двоичного кода.Формирование остальных восьми разрядов кода Рида-Мюллера происходит аналогично.Последовательно сформированные шестнадцать разрядов кода Рида-Мюллера поступают через ключ 22 в канал связи.При поступлении команды управления на входы ключей 21, 24 - 26 они открываются. При этом последовательно к распределителю 2 подключается пересчетная схема 3. Запись единиц с ячеек распределителя 2 может осуществляться через логические схемы ИЛИ 13 - 16 в ФТЯ 33 - 36. На первом такте подается команда и осуществляется считывание 5 10 15 20 25 30 первой тетрады кода информации из регистра 4 аналогично описанному.11 а восьмом такзе после срабатывания восьмой ячейки распределителя 2 на вход перес четной схемы 3 поступает первый счетный нм пульс. С выхода схемы 3 ца ключ 25 через схему ИЛИ 17 поступает импульс, закры вающий ключ 25. В течение следующих вось ми тактов с выходов распределителя записы ваются единицы через схемы ИЛИ 13- - 1."- в ФТЯ 32 - 34, при этом записи в ФТЯ 35 нет, что эквивалентно хранению в ней 0, На 16 такте после вторичного срабатывания вось мой ячейки распределителя 2 на вход схемь.3 поступает второй счетный импульс, с выхода схемы 3 подается импульс ца вход параллель ного считывания второй тетрады кода инфор мации регистра 4 и через схему ИЛИ 17 на ключ 24, который открывается.Таким ооразом, формирование 32 разрядов ортогонального кода Рида-Мюллера происходит аналогично описанному для 16 разрядов, за исключением того, что сброс схем И 37 - 39 и считывание второй тетрады разрядов двоичного кода информации из регистра 4 осуществляется в 16-ом такте работы генератора 11. Кроме того, считывание последова. тельно сформированных 32 разрядов кода Рида-Мюллера в канал связи осуществляется после срабатывания блокицг-гецератора 32 с сум м а тор а 8 через ключ 26.Предмет изобретенияУстройство для кодирования информации, содержащее генератор тактовых импульсов, распределитель, пересчетную схему, регистр двоичного кода числа, сумматоры по модулю два, логические схемы ИЛИ, И, ключи, генераторы импульсов опроса, запоминающие ячейки и блок сброса, отличающееся тем, что, с целью упрощения устройства, в нем выходы регистра двоичного кода числа через схемы ИЛИ подключены ко входам логических схем И и входу сумматора по модулю два выход последней ячейки распределителя че. рез ключ подключен ко входу пересчетной схемы; выходы пересчетцой схемы подключены ко входу регистра и через схему ИЛИ к управляющему входу ключа; причем ко входу ключа через схему ИЛИ подключены выходы всех ячеек распределителя.Редактор Л, Утехина Корректор Л. Орлова Типографии, пр. Сапунова, 2 Заказ 4/14 Изд.130 Тираж 602 Подписное ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий Москва, Ж, Раушская ыаб., д, 4/5

Смотреть

Заявка

1231795

МПК / Метки

МПК: G08C 19/28

Метки: 402052

Опубликовано: 01.01.1973

Код ссылки

<a href="https://patents.su/3-402052-402052.html" target="_blank" rel="follow" title="База патентов СССР">402052</a>

Похожие патенты