Устройство задержки
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(51)5 ГОСУДАРСТВЕННОЕ ПАТЕНВЕДОМСТВО СССР(ГОСПАТЕНТ СССР) ОПИСАНИЕ ИЗОБРЕТЕ АВТОРСКОМУ СВИДЕТЕЛЬСТ 1 формирования сигналов фЗапись-считыва- ние", блок 2 памяти (ОЗУ), регистр 3 сдвига, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 4, блок 5 пуска и элемент ИЛИ 6. Задержка сигнала осуществляется путем запоминания вход ной информации, поступающей на вход блока 2 памяти, хранения ее и считывания через время, определенное циклом повторения двоичного адреса на выходах регистра 3 сдвига. Цель достигается за счет исключения сбоев, возникающих при обращении к последним ячейкам некоторых ОЗУ в момент формирования сигнала "Установка" времязадающим блоком. 2 ил.(54) УСТРОЙСТВО ЗАДЕ РЖ (57) Изобретение относитс технике и может быть испол олокации и связи. Цель - пов ности, Устройство задержки КИя к импульсной ьзовано в радиышение надежсодержит блок лИзобретение относится к импульсной ноименным входом блока 2 памяти, выходы Б технике и может быть использовано в ради- регистра 3 сдвига соединены с адресными у олокации и связи. входами блока 2 памяти и со входами элеЦелью изобретения является повыше- мента ИСКЛЮЧАЮЩЕЕ ИЛИ 4, выход кото- С ние надежности за счет исключения сбоев, . рого подключен к одному из входов возникающих при обращении к последним элемента ИЛИ 6, другой вход которого подячейкам блока памяти и упрощение. ключен к выходу блока 5 пуска, а выход - кНа фиг. 1 изображена схема устройства установочному входу регистра 3 сдвига, при а задержки; на фиг,2 - диаграммы, поясняю- этом выход блока 2 памяти (ОЗУ) является, (р щие его работу, выходом устройства,Устройство задержки содержит блок 1 Устройство работает следующим обраформирования сигналов "Запись-считыва- зом. ние", блок 2 памяти (оперативно запомина- На второй вход элемента ИЛИ 6 подаетющее устройство ОЗУ), регистр 3 сдвига, ся кратковременный сигнал начальной уста- элемент 4 ИСКЛЮЧАЮЩЕЕ ИЛИ, блок 5 новки, формируемый блоком 5 пуска в ОЧ пуска и элемент 6,ИЛИ, при этом входом начале работы устройства для установки выустройства является информационный вход ходов регистра 3 сдвига в исходное ненулеблока 2 памяти, тактовым входом устройст- вое состояние. ва является вход блока 1 формирования Сиг- . С тактового входа устройства импульсь 1 налов "Запись-считывание", который типа меандр поступают на управляющий соединен со сдвиговым входом регистра 3 вход регистра 3 сдвига и на блок 1 формиросдвига, а выход блока 1 формирования сиг- вания сигналов "Запись-считывание", выхоналов "Запись-считывание" соединен с од- ды регистра 3 сдвига, на которых35 40 45 формируется двоичный код, подключены к адресным входам блока 2 памяти, Для формирования этого двоичного кода на выходах регистра 3, с заданным числом цикла повторяемости гп используется элемент 4 ИСКЛЮЧАЮЩЕЕ ИЛИ, входы которого подключены к определенным разрядам регистра 3 сдвига. Выход элемента 4 ИСКЛ ЮЧАЮЩЕЕ ИЛИ определяет значение устанавливаемого при сдвиге левого разряда в двоичном коде и подключен к входу элемента 6 ИЛИ,Величина сигнала на установочном входе регистра 3 сдвига определяется выходом элемента б ИЛИ, С выходов блока 1 формирования сигналы "Запись-считывание" поступают на соответствующий вход блока 2 памяти, При поступлении информационного сигнала на вход блока 2 памяти по сигналу "Запись" производится запись этого сигнала в ОЗУ по адресу, сформированному к этому моменту времени на регистре 3 сдвига,Так как ОЗУ работает таким образом., что при одном и том же выбранном адресе на его ячеек сначала считывается информация, затем записывается новая, то поток информационных битов. поступающих на вход этого запоминающего устройства, будет задержан на время Т, причем время Т определяется длиной повторяющейся двоичной кодовой последовательности, формируемой на каждом из выходов регистра 3 сдвига/Т = пл, где и - длина кодовой последовательности или число перебираемых ячеек ОЗУ, 1 - период тактового сигнала,На диаграмме а) изображены входные сигналы 7 и 8, имеющие различную длительность и разное временное положение. На диаграмме б) изображены тактовые сигналы, вырабатываемые генератором тактовых импульсов,На диаграмме в) показана кодовая последовательность, сформированная на одном из выходов сдвигового регистра 3 и поступающая на соответствующий вход (разряд) адреса блока 2 памяти,5 10 15 20 25 30 На диаграмме г) представлены сигналы. поступающие на входы "Запись-считывание" ОЗУ с выхода блока формирования сигналов "Запись-считывание".На диаграмме д) показаны сигналы на выходе устройства,Из диаграммы следует, что импульс 7, длительностью записывается в ячейку 1 (ОЗУ), считывается из нее через время равное и проявляется на выходе устройства как импульс 7-1, Импульс 8 записывается в 4 - ячейку ОЗУ, считывается из нее через время равное Т и появляется на выходе устройства как импульс 8 - 1 У (см. диаграмму д).Снижение аппаратурных затрат в заявленном устройстве по сравнению с устройством прототипом достигается за счет объединения на регистре 2 сдвига функций перебора адресов блока памяти (осуществляемом в устройстве-прототипе счетчиком) и задание времени задержки (осуществляемом в устройстве-прототипе времязадающим блоком).Формула изобретения Устройство задержки, содержащее блок памяти и формирователь сигналов "Запись- считывание", вход которого является тактовым входом устройства, а выход соединен с входом "Запись-считывание" блока памяти, информационный вход которого является входом устройства, а выход блока памяти - выходом устройства, о т л и ч а ю щ е е с я тем, что, с целью повышения надежности за счет исключения сбоев, возникающих при обращении к последним ячейкам блока памяти и упрощения, в него введены регистр сдвига, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, блок пуска и элемент ИЛИ, при этом выходы регистра сдвига соединены с адресными входами блока памяти и входами элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, выход которого соединен с первым входом элемента ИЛИ, второй вход последнего подключен к блоку пуска, а выход элемента ИЛИ - к информационному входу регистра сдвига, сдвигающий вход которого подключен к входуформирователя сигналов "Запись-считывание".1 Я 09525 Составитель Н,Маркиедактор Т,Иванова Техред М,Моргентал Корректор С.Лисина оизводствеп издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 1 каз 1290 ВНИИТираж Государственного комитета по изо 113035, Москва, Ж, РаПодписноеетениям и открытиям при ГКНТ СССР ская наб., 4/5
СмотретьЗаявка
4688908, 03.05.1989
КИЕВСКОЕ ПРОИЗВОДСТВЕННОЕ ОБЪЕДИНЕНИЕ "КОММУНИСТ"
СТОЛЯР ВЛАДИМИР ВЛАДИМИРОВИЧ, ХАБАРОВ АНДРЕЙ АЛЕКСАНДРОВИЧ
МПК / Метки
МПК: H03K 5/13
Метки: задержки
Опубликовано: 15.04.1993
Код ссылки
<a href="https://patents.su/3-1809525-ustrojjstvo-zaderzhki.html" target="_blank" rel="follow" title="База патентов СССР">Устройство задержки</a>
Предыдущий патент: Источник электропитания
Следующий патент: Устройство для выделения одиночного импульса
Случайный патент: Система управления штамповочным молотом