Устройство для поиска дефектов логических блоков
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1605237
Авторы: Белков, Братальский
Текст
,8016052 51)5 6 06 Р 11/2 ОПИСАНИЕ ИЗОБРЕТЕНИ 41Бра ьскии льство СССР 11/22, 1986 ство СССР 11/16 ) 1984 ЕФЕКТО ится исли относится к вычислии может быть исполь" ствах контроля и диаг-.Изобретениетельной техникезовано в устройностики.Цель изобретфункциональныхфиксации перемелокализации в цтуром воздействэями).На чертеже и следующим обна вход 9 по- расширение ожностей эа счет ихся сбоев и их с замкнутым конс обратными свя" во жа еп ий а устрой зан ства ГОСУДАРСТВЕННЫЙ НОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ П(НТ СССР АВТОРСКОМУ СВИДЕТЕЛЬСТ(54) УСТРОЙСТВО ДЛЯ ПЛОГИЧЕСКИХ БЛОКОВ(57) Изобретение отно Устройство для поиска дефектов ло гических блоков содержит первый 1, и второй 1 блоки памяти, схемы 2 и 2сравнения, триггеры 3) и 3 ошибок, счетчик 4 адреса памяти, триггер 5 режима, элемент ИЛИ-НЕ 6, первый 7 и второй 7 щупы, выход 8 на" чала места, вход 9 синхронизации уст ройства, кнопку "Пуск" 10, индикационные элементы 11, и 11.Предполагается, что диегностируемая аппаратура охвачена тестовым кон тельной технике и может быть использовано в устройствах контроля и дианостики. Цель изобретения - расширение функциональных возможностей засчет фиксации перемежающихся сбоеви их локализации в цепях с замкнутыконтуром воздействий (с обратнымисвязями). Устройство содержит дваблока памяти, две схемы сравнения,два триггера ошибок, два щупа, дваиндикационных элемента, счетчик адреса памяти, триггер режима, кнопку"Пуск", элемент ИЛИ-НЕ. 1 ил,тролем. При этом длина теста (в тактах) не должна превышать объема памяти (в адресах),Устройство работаетразомВ исходном состоянииступают импульсы синхронизации, на вход 8 - импульсы начала теста, кнопка 1 О обеспечивает низкий уровень на входе триггера 5. Щупы 7 и 7 присоединены к исследуемым точкам. В проверяемой аппаратуре циклически выполняется тестовый контроль.Счетчик 4 каждым импульсом 8 сбрасывается в исходное (нулевое) состояние, а затем пересчитывает синхроимпульсы 9. Триггер 5 находится в состоянии "0", тем самым запрещая запись в блоки 1) и 1) памяти. Состояние остальных узлов произвольно.Работа устройства начинается с на. жатия кнопки 1 О, При этом потенциал на 0-входе триггера 5 переключается с низкого уровня на высокий, По бли 1605237 .жайшему импульсу 8 триггер 5 переходит в состояние "1" и тем самым устанавливает режим записи через вход блоков 11 и 1 записи, а также производит начальную установку триггеров 3и 3 ошибок, Счетчик М пересчитывает синхроимпульсы 9, тем самым перебирает адреса на входе блоков 11 и 1 , Информация с щупов 7 и 7 , .отра , жаюн 1 ая состояние в исследуемых точках во время прохождения аппаратного теста, поступает на входы блоков 11 и 1 и записывается в память в качестве эталонов. 15Этот процесс протекает многократно в течение времени нажатия кнопки 10, После накопления эталонов устройство готово к анализу сЬоев. При отпускании кнопки 10 по ближайшему импульсу 8 триггер 5 переходит в состояние "0" и снижает режим записи в блоках 1 и 1и режим начальной установки в триггерах 3 и 3. Начинается рабочий цикл устройства. Счетчик ч по импульсам 9 пересчитывает адреса на адресных входах блоков 1 1 и 1. В каждом такте производится чтение из блоков 1и 1 и одновременно поступает информацйя с щупов 7и 7. Соответствующие данные сравниваются на схемах 2 и 2 сравнения. При отсутствии сбоев сравнение происходит в каждом такте, триггеры ошибок не срабатывают, индикаторы не35 загораются. Циклы контроля проходят непрерывно до тех пор, пока не появит-. ся случайный сбой. В момент появления сЬоя на выходе одной из схем 2, 240 появится сигнал несравнения, который по ближайшему импульсу 9 захлопнется в соответствующий триггер 3, 3 ошибки и появится на индикационном элементе 11, 11Одновременно срабатывает элемент ИЛИ-НЕ 6, который блокирует прием в триггеры 3 и 3 . Это дает . возможность определить точку, где сбой появился раньше, и произвести локализацию места сбоя. При необходимости дальнейшего уточнения источника щупы 7, и 7 перемещаются по це- почке и производится более детальный анализ.В общем случае каждый канал Фик"55 сации сЬоев может быть использован независимо, вплоть до диагностикиразных узлов в разных устройствах,Формула изобретенияУстройство для поиска дефектов логических блоков, содержащее блок памяти, схему сравнения, щуп индикационный элемент, кнопку "Пуск", триггер режима, триггеры ошибки, о т л и ч а ю щ е е с я тем, что, с целью расширения Функциональных возможностей за счет фиксации перемежающихся сбоев и их локализации в цепях с замкнутым контуром воздействий (с обратными связями), в него введены второй блок памяти, вторая схема сравнения, второй щуп, второй индикационный элемент, элемент ИЛИ-НЕ, счетчик адреса памяти, второй триггер ошибки, причем входы данных первого, второго Ьлоков памяти соединены с выходами первого, второго щупов соответ ственно, входы синхронизации первого, второго блоков памяти соединены с входами синхронизации устройства, входы адреса первого, второго блоков памяти подключены к выходам счетчика адреса памяти, входы управления режимом работы первого, второго блоков памяти обьединены и подключены к выходу триггера режима, выходы первого, второго блоков памяти подключены к первым входам первой, второй схем сравнения соответственно, к вторым входам которых подключены выходы первого, второго щупов соответственно, выходы "Неравно" первой, второй схем сравнения соединены с входами данных первого, второго триггеров ошибки соответственно, входы синхронизации первого, второго триггеров ошибки подключены к входу синхронизации устройства, входы сброса первого, второго триггеров ошибки подключены к выходу триггера режима, входы разрешения приема первого, второго триггеров ошибки подключены к выходу элемента ИЛИ-НЕ, первый, второй входы которого подключены к выходам первого, второго триггеров ошибки соответственно, выходы первого, второго триггеров ошибки подключены также к первому, второму индикационным элементам соответственно, вход гинхронизации триггера режима подключен к входу синхронизации устройства, вход разрешения записи триггера режима подключен к входу начала теста устройства, вход данных триггера режима подключены через кнопку "Пуск" к шине нулевого потенциала, вход синхронизации счетчикаадреса памяти соединен с входом синхронизации устройства, а счетный Составитель Г.Грошев Редактор Н.Тупица Техред Л.Сердюковарректор О, ципл НТ ССС 11 11зводственно-издательский комбинат Патент , г.ужгород Гагарин Заказ 3454 Тираж 5 б 7 ВНИИПИ Государственного комитета113035, Москва,16 ОУЗ 7 6вход и вход сброса соединены с входом начала теста устройства. Подписноео изобретениям и открытиям35, Раушская наб., д. 4/5
СмотретьЗаявка
4623821, 21.12.1988
ПРЕДПРИЯТИЕ ПЯ М-5489
БЕЛКОВ МИХАИЛ СЕМЕНОВИЧ, БРАТАЛЬСКИЙ ЕВГЕНИЙ АВРЕЛЬЕВИЧ
МПК / Метки
МПК: G06F 11/22
Метки: блоков, дефектов, логических, поиска
Опубликовано: 07.11.1990
Код ссылки
<a href="https://patents.su/3-1605237-ustrojjstvo-dlya-poiska-defektov-logicheskikh-blokov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для поиска дефектов логических блоков</a>
Предыдущий патент: Резервированное устройство
Следующий патент: Устройство для контроля цифровых блоков
Случайный патент: Устройство для измерения деформаций объекта