Программируемая логическая матрица

Номер патента: 1159066

Авторы: Брезгунов, Плахтеев

ZIP архив

Текст

СОЮЗ СОВЕТСНИХСОЦИАЛИСТИЧЕСНИХРЕСПУБЛИН 09) ИИ ОПИ НИЕ ИЗОБРЕТОММ СВИДЕТЕЛЬСТВУ 1 ОСУДИ"СТВЕНН 1 й НОМИТЕТ СССГЮ ДЕЛАМ ИЗОБРЕТЕНИИ И ОТНРИТИ(56) Авторское свидетельство СССР Ф 739651, кл. 6 11 С 15/04, 1980.Авторское свидетельство СССР .Ф 935945, кл. С 06: Р 7/00, 1980.(54),(5) ПР 01 РА 1 Е 1 РУЕИАЯ Л 0 П 1 ЧЕС 1 АЯ ИАТРИЦА, содержащая первую матрицу 2 еу элементов связи,. где 2 с - чис,ло строк данной матрицы, а т - число териов программируемой логической матрицы, вторую матрицу ьу элементов связи, где р - число строк данной матрицы, (2 Ы + /Ь ). у элементов памяти, выходы которых соединены с управляющими входами соответ. ствующих элементов связи,инверторов, входы которых соединены с нечетнмчи, а выходы - с четными гориэонтальныии шинами первой матрицы, о т л и .ч а ю щ а я с я тем, что, с целью повышения надежности программируемой логической матрицы, она содержит первый регистр, входы которого являются информационными входаии программируемой логической матрицы, а выходы соединены с входаии соответствующих инверторов, второй регистр, 2 в(, + р коммутаторов, первые входы которых соединены с соответствующими выходачи второго регистра,.выход каждого нэ коммутаторов соединен с входом первого элемента памяти нэ соединенных последовательно в каждойстроке первой и второй матриц, авторой вход - с выходом последне-го элемента памяти данной строки,блок управления, первый выход когорого соединен с вторыми входамиэлементов памяти, третий регистр,блок сравнения, четвертый регистр,выходы которого являются информационными выходами программируемойлогической матрицы, а входы соединены с одноименными входами первойгруппы входов блока сравнения ивькодаии третьего регистра, входыкоторого соединены с соответствующими горизонтальными шинами второйматрицы и входами второй группывходов блока сравнения, выход кото- .рого соединен с первым входом блокауправления, второй вход которогоявляется выходом сигнала ошибкипрограммируемой логической матрицы,третий выход. соединен с управляющими входами первого и четвертогорегистров, четвертый выход соединен с управляющим входом третьегорегистра, второй вход, блока управления соединен с управляющимвходои второго регистра и является сннхровходом программируемойлогической матрицы, третий входсоединен с установочными входамирегистров и е управляющими входамикоимутаторов и является управляющимвходом програимируемой логической. матрицы, четвертый вход блока .управления является входом установкирежима самопроверки,15 20 каз 3597/51 Тираж 584 Подписное ал ПНП "Патент", г.ужгород, ул.Проектн 3 11590 разрядов регистров. сдвига), что позволяет осуществлять циклический сдвиг настроечной информации под воздействием сигналов сдвига с блока 7. Каждый набор входных сигналов, поданных на входы 14- 14 , обрзбатывается в течение К тактов (К = 2,3), составляющих цикл самопроверки. В первом такте цикла самопроверки результат преобразования входных сигналов; поданных на входы 14, - 14 , с шин 12. - 12 записывается в регистр 8 и фиксируется в нем в течении всех остальныл (К) тактов цикла самопроверки. Во втором и последующих тактах цикла самопроверки осуществляется циклический сдвиг настроечной информации каждый раз на один такт и каждый раз осуществляется сравнение сигналов на шинах 12- 12 ь соответствующими сигналами хранящимися в реУгистре 8. 66 4При обнаружении несовпадения сигналов в любом ич тактов цикла самопроверки блок сравнения 9 выдает сигнал в блок 7, который по выходу 20 сигнализирует об ошибкеЕсли же в течении.цикла самопроверки несовпадение кодов на шинах 12 - 12, и соответствующих выходах регистра блоком сравнения. 9 не оонаружено, то блок 7 формирует сигнал передачи выходных сигналов с регистра 8 в регистр 10, а с него - и на вьгходы 15- 15 устройства. Дри обработке очередного набора входных сигналов ПЛИ работаетописанным образом.При обнаружении ошибки нормальное функционирование ПЛИ может быть восс.ановлено кратковременным переходом в режим настройки, либо после перепрограммирования ПЛИ (занесениякодов. настройки по (2 с + р) разрядов),

Смотреть

Заявка

3604622, 13.06.1983

ХАРЬКОВСКОЕ ВЫСШЕЕ КОМАНДНО-ИНЖЕНЕРНОЕ УЧИЛИЩЕ ИМ. МАРШАЛА СОВЕТСКОГО СОЮЗА КРЫЛОВА Н. И

ПЛАХТЕЕВ АНАТОЛИЙ ПАВЛОВИЧ, БРЕЗГУНОВ АЛЕКСАНДР ВЛАДИМИРОВИЧ

МПК / Метки

МПК: G06K 7/00, G11C 15/04

Метки: логическая, матрица, программируемая

Опубликовано: 30.05.1985

Код ссылки

<a href="https://patents.su/3-1159066-programmiruemaya-logicheskaya-matrica.html" target="_blank" rel="follow" title="База патентов СССР">Программируемая логическая матрица</a>

Похожие патенты