Полусумматор на моп-дс транзисторах

Номер патента: 600734

Авторы: Горячев, Мансуров

ZIP архив

Текст

(51) М. Кл,- Н ОЗК 19 Государственный комитет Совета Министров СССР(088,8) 43) Опубликовано 30.03,78. Бюллет ло делам изобретений н открытий(54) ПОЛУСУММАТО ТРАНЗИСТОРАХ М ооъедпнсны и подключены к истоку и-транзистора противоположной ячейки и к одному из двух входов Л и В полусумматора. Выходом полусумматора является выход 5 элемента И - НЕ.Если сигналь 1 Л и В равны нулю, то открыты 0-транзисторы в обеих ячейках, что приводит к отпиранию и-транзпсторов в элементе И - НЕ и формированию сигнала 5=0. При комбинации сигналов А-Вотпираются и- транзисторы в ячейках 1 и 2, что вызывает вновь отпирание ц-транзисторов в элементе И - НЕ и формироьанис сигнала 5=0. При Л=О, В=1, илп А=1, В=О отпирается только один р-транзистор в ячейке 1 или 2. Соответственно открывается г-транзистор в ячейке 2 пли 1, обеспечивая передачу сигнала О на один из входов элемента И - НЕ, что ведет к отпиранию одного из р-транзисторов элемента И - НЕ и формированшо на его выходе сшнала 5=1.=Л функцш Полусумматор р +АВ и содержит существенно упрощ надежность работь ал 1 Формула изобретения олусумматор на МОП - ДС ржащий элемент И - НЕ, о т. транзисторах, ч ич а ющийИзобретение относится к автоматике и вычислительной технике и предназначено для использования в арифметических устройствах.Известные полусумматоры на МОП - ДС транзисторных логических элементах (1, 2 требуют большего количества транзисторов.1-1 аиболее близким к изобретеншо является полусумматор (3), содержащий элемент И - НЕ па МОП - ДС транзисторах. Однако такой полусумматор недостаточно надежен.Целью изобретения является повышение надежности. Это достигается тем, что в полусумматор дополнительно введены две логические ячейки, каждая из которых выполнена на двух МОП - ДС транзисторах, причем точка соединения стока и истока транзисторов каждой логической ячейки подключена ко входам элемента И - НЕ, объсдинснныс затворы транзисторов каждой ячейки - к истоку. транзистора и-типа другой логической ячейки и ко входу полусумматора, а стоки транзисторов 0-типа обеих логических ячеек - к шинс питания,Электрическая схема предлагаемого полу- сумматора приведена на чертеже.Логические ячейки 1 и 2 выполнены на МОП - ДС транзисторах; вентильном п-транзисторе и блокирующем р-транзисторе. Сток и исток транзисторов в ячейках объединены и подключены ко входам элемента 3 И - НЕ. Затворы транзисторов в каждой ячейке также 8 МОП-транзисторов, что аст его схему и повышаетЗаказ 353112 1 здХа 325 Тираж 1087 11 ПО Государственного комитета Совета Министров СССР по делам изобретений и открытий 113035, Москва, К, Раушская паб., л. 4/5Подписное Типография, пр, Сапунова, 2 ся тем, что, с целью повышения надежности полусумматора, в него дополнительно введены две логические ячейки, выполненные каждая на двух МОП - ДС транзисторах, причем Обша 51 Тог 1 Ка Сосднисиия СТОКа Р 1 НСТОКа ТрапЗИСТОРОВ КажДой ЛОГ 111 ССКОЙ Ят 1 СЙКИ ПОДКЛ 1 О- чена к входам элемента И - НЕ, объединенные затворы транзисторов каждой ячейки подключены к истоку транзистора и-типа другой логической ячейки и к входу полусумматора, а стоки транзисторов р-типа обеих логических ячеек подключсны к шине питания. Источники информации,принятые во внимание при экспертизе1. Букреев Н. И. и др, Микроэлектронные схемы цифровых устройств, Советское радио, 1973, с. 39 - 45.2. Алексеенко А. Г, Основы микросхемотехники. МСоветское радио:, 1971, с. 49, рис. 2,3,13,3. Вашев К, А, и др. Цифровые интегральные схемы на МДП - транзисторах, М., Советское радио, 1971, с. 274, рис. 7 - 16.

Смотреть

Заявка

1913757, 25.04.1973

ПРЕДПРИЯТИЕ ПЯ Х-5885

МАНСУРОВ БОРИС МАНСУРОВИЧ, ГОРЯЧЕВ ВЛАДИМИР ИВАНОВИЧ

МПК / Метки

МПК: H03K 19/20

Метки: моп-дс, полусумматор, транзисторах

Опубликовано: 30.03.1978

Код ссылки

<a href="https://patents.su/2-600734-polusummator-na-mop-ds-tranzistorakh.html" target="_blank" rel="follow" title="База патентов СССР">Полусумматор на моп-дс транзисторах</a>

Похожие патенты