414600
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 414600
Текст
О П И С А Н И Е е 146 ООИЗОБРЕТЕНИЯ Со 1 оз Советскии Социалистицескии РеспубликК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ висим ельства хое783366/18-24) т авт. свид Кл. б 06 д 7/4,Ъ.1972аявлено с присоединен:ех заявки .4 Государственне 1 й комитетСовета Министров СССРпо делом изааретенийи открн 1 тий риоритет публиков УДК 681.332.6(088,8 о 05.111974 Бюллет:нь х,"е 5 ния 13 Лг 1.19 пубгпткования опи Дат АвторыизобретенияЗаявитель М, Максимов, Б. Б. Нестеренко и В, И. ПанчишинОрдена Трудового Красного Знамени институтматематики АН Украинской ССР ВЫЧИСЛИТЕЛЬНОЕ УСТРОЙСТВО ДЛЯ РЕШЕ УРАВНЕНИЙ МАТЕМАТИЧЕСКОЙ ФИЗИКИ Изобрстсцие относится к области вычисли 1 ЕЛЬЦОй ЧЕХЦИКИ.Известны вычислительные устройства для решения уравнений математической фцзцкц, содержащие моделирующую сетку срелы переменой счруктуры, выполненную ца оптроцах, выходы которой связаны со входлмц блока аналоговой памяти, соединенного управя 101 цим Входом с Одним из ВыходОВ Вход ного блока управления, два других выхода которого полкл:очены к управляющим входам соответственно первого и второго б,чокл управления, и блоки индикации и регистрации, полключсццые соответственно к первому ц второму выходам блока аналоговой памяти.Предложенное устройство отличается от известных тем, что в него введены блок формирования функции перехода структуры среды, входы которого соединены соответственно с третьим вь 1 ходом блока аналоговой памяти и третьим выходом входного блока управления, а выход через первый блок управления подкл 1 очец к первому входу моделирующей сетки; блок формирования функции перехода исходных ллццых, входы которого соединены соответственно с четвертым выходом блока ацалоговой памяти и четвертым выходом входного блока управления, а выход через второй блок управлеция подключен ко второму входу моделирующей сетки, и блок ацализл. Первая цара вход-выход последней соединена с соо 1 ветствуюп 1 ей парой выход-вход Входного олокл управления, л вторая пара вход-выход - с соответствующей парой вы ход-вход блока ацллоговоц памяп 1.Зто позволило расшцрц 1 ь класс решаемыхзадач и повысить надежность устройства.Блок-схема усчройствл приведена ца чертеже.10 Устройс.во содержит моде,Нруюцую сеткублок аналоговой памяти 2, входной блокуправления 3, первый 4 и второй 5 блоки уцравлеци.;, блоки ицдпклццц 6 ц регистрации 7, блок формирования функции перехода 15 структуры среды 8, блок формирования функции персхола исходных лаццых 9 и блок ацллиза 10,Устройство работает следующим образом.В соотвстс 1 вии с вводимой программой 20 Входноц Олок правления 3 ВьраблтыВлет сигна.чы для первого блока управления 4 и второго блока управления 5 для подготовки решенич уравнения. 0 лцовремеццо блок угравлени. 3 вырабатывает сигналы Лля блоков 8 25 и 9. Полученное в узлах моделирующей сетки1 решецие фиксируется г блоке аналоговой памяти 2, откуда зц; чеция функции в непрерывной форме поступают ца блоки 8 и 9 для выработки сцгцалов перехода параметров эле ментов моделирующей сетки 1 и управления414600 Составитель Ю. КозловРедактор Л. Утехина Тсхред Т. Ускова Корректор О. Тюрин Тираж 624комитета Совета Минибретепий и открьггнйРаушскал наб., д, 4/5 писное аказ 1360/4 Изд Мо 465ЦНИИПИ Государственотпо делам изМосква, )Кв С Тппог 1)афн апунова,исходными данными. С ячеек блока аналоговой памяти 2 значения функции в узлах моделирующей сетки 1 поступают на блок анализа 10, функцией которого является определение момента окончания решения уравнения и реализации вывода промежуточных и окончательных результатов решения либо на блок индикации 6, либо на блок регистрации 7. Предмет изобретенияВычислительное устройство для решения уравнений математической физики, содержащее моделирующую сетку среды переменной структуры, выполненную на оптронах, выходы которой связаны со входами блока аналоговой памяти, соединенного управляющим входом с одним из выходов входного блока управления, два других выхода которого подключены к управляющим входам соответственно первого и второго блоков управления, и блоки индикации и регистрации, подключенные соответственно к первому и второму выходам блока аналоговой памяти, о т л и ч а ющ е е с я тем, что, с целью расширения класса решаемых задач и повышения надежности 5 устройства, в него введены блок формирования функции перехода структуры среды, входы которого соединены соответственно с третьим выходом блока аналоговой памяти и третьим выходом входного блока управления, 10 а выход через первый блок управления подключен к первому входу моделирующей сетки; блок формирования функции перехода исходных данных, входы которого соединены соответственно с четвертым выходом блока ана логовой памяти и четвертым выходом входного блока управления, а выход через второй блок управления подключен ко второму входу моделирующей сетки; и блок анализа, входы и выходы которого соединены с соответ ствующими выходами и входами входногоблока управления и блока аналоговой памяти.
СмотретьЗаявка
1783366, 03.05.1972
МПК / Метки
МПК: G06G 7/46
Метки: 414600
Опубликовано: 05.02.1974
Код ссылки
<a href="https://patents.su/2-414600-414600.html" target="_blank" rel="follow" title="База патентов СССР">414600</a>
Предыдущий патент: 414599
Следующий патент: 414601
Случайный патент: Устройство для выключения постоянно