Комбинационный сумматор на три входа
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 387363
Автор: Торошелидзе
Текст
:х т гео.1:,х,0 П И С А Н И Е387363 Союз Советско Социалистических РеспубликЗависимое от авт, свидетельстваЗаявлено 07, Ч,1971 ( 1645458/18-24с присоединением заявкиМ, Кл, 6041/5 ПриоритетОпубликовано 2Дата опубликов Комитет ло делам изобретений и открытий лри Совете Министров СССРДК 681,325.54 (088.8) 1.1973. Бюллетенья описания 30,1 Х.1973 Авторизобретения Э. Н, Торошелидзе нститут кибернетики АН Грузинской ССвитель МБИНАЦИОННЫЙ СУМ ОР НА ТРИ ВХОД и разряд является ба торой подсоединен вы И, В устройстве туц гмеют разные пиковые дом переноса в старшза транзистора 1, к коход второй схемы ИЛнельные диоды 2 и 3 1 в 2е, )2. Тпза 2 больше тоа 3. Это обесх стабилитрон смещения туннельно токи, т. а смещения туцнельцоечивается за счет разв. го дио го дио нотипн Изобретение относится к области автоматики и вычислительной технсцки и может быть использовано в быстродействующих цифровых вычислительных машинах.Известен комбинационный сумматор на три входа, содержащий транзистор, туннельный диод и стабилитрон. Предложенный сумматор отличается от известного тем, что он содержит резистор, включенный в коллекторную цепь транзистора и выходную цепочку, выполненную на стабилитроне и туннельном диоде, связанном с входными шинами.Это позволяет повысить надежность устройства и упростить схему.На чертеже изображено предлагаемое устройство.Оно содержит транзистор 1, туннельные диоды 2, 3, стабилитроны 4, 5 резисторы б - 8, шины 9 - 11 для подачи слагаемых, выход 12 суммы слагаемых и выход 13 переноса в старший разряд.К устройству с двумя устойчивыми состояниями на транзисторе 1, на туннельном диоде 2 и стабилитроне 4 последовательно к коллектору подключен резистор б. Между коллектором и эмиттером подключена катодами вместе соединенная цепочка из стабилитрона 5 и туннельного диода 3, которые катодами присоединены к выходу схемы ИЛ 1 Л, являющемуся выходом суммы слагаемых. ВыхоВ исходном положении транзистор 1 закрыт туннельным диодом 2, так как он находится в низковольтном состоянии и в нем через стабилитрон 4 проходит ток смещения 5 102 - 1 стз, где 1 оо при помощи резистора 7 иисточника питания - Е выбран так, чтобы 1 вх 2+102 С 1 п 2, ГдЕ 1 п 2 ПИКОВЫЙ тОК туННЕЛЬ- ного диода 2, который будет переключаться при наличии сигналов на двух ц более вхо- О дах: 21 вх 2+1 о 2)1 п 2, а в туннельном диоде 3при помощи резистора б и стабилитрона 5 будет проходить ток 1 оз такой величины, чтоб он переключался при условии 1 оз+1 вхп )1 пз, где 1 оз=21 н, т. е. туннельцый диод 3 будет 5 переключаться при наличии сигналов при од,ном и более входах.При подаче на одну из шин одного отрицательного стацдартного импульса туццельцый диод 2 переключиться це может, а тунцель- О ный диод 3 переключится в высоковольтное./9 Изд. М 733 Комитета по делам изобрете Москва, Ж, Подписное вете Министров СС(Тираж 64ий и открытий приаушска я наб., д. 4, 5 Заказ 2Ф. ИИГ граф и я, п р. Сапунова, 2 состояние н на выходе 12 будет сигнал 1 (в сумме 1),При подаче соответственно на две шины слагаемых одновременно двух идентичных отрицательных импульсов туннельный диод 2 переключится в высоковольтное состояние, транзистор 1 откроется и на выходе 13 будег сигнал переноса, а на выходе 12 - сигнал 0, так как при открывании транзистора 1 в нем пройдет коллекторный ток 1 к, который создаст на резисторе б падение напряжения К 4 =1 кРв и при условии1 ст 416( ( Уста , ГДЕ ст 1 ст 4 И яств - НаПРЯжЕНИЯ стабилизации стабилитронов 4 и 5, соответственно, стабилитрон 5 закроется и в туннельном диоде 3 пройдет только ток 1 вх 1 (1,з.При подаче соответственно на шины слагаемых одновременно трех стандартных сигналов в туннельный диод 2 будет проходить ток 1 т.д. 2=1 в 2+31 вх гз)1 к 2 и туннельный диод 2 переключится в высоковольтное состояние 1 кт(7= 17 И Е17 ).ст 4 +1 т.д.21 т. е. ток Ук ограничен резисторами б и 7, так что падение напряжения У 7, вызванное током 1 к+Мк, не вызывает обратное переключение туннельного диода 2 в течение времени подачи трех входных сигналов, а на резисторе б вызывает падение напряжения 1 к 1(в= ст 1 иУст 4-ЬВ( lстЗ, ЧтО ЗаКрЫВаЕт Ста билитрон 5, а в туннельном диоде 3 будетпроходить ток 1 т д з = 31 вхы )1 пз н на выходах 12 и 13 будет 1. Комбинационный сумматор на три входа,содержащий входную цепь, состоящую из туннельного диода и стабилитрона, катоды которых подключены к базе транзистора и к 15 входным шинам, отличаюшийся тем, что, сцелью повышения 41 адекности работы и упрощения сумматора, он содержит резистор, включенный последовательно в цепь коллектора транзистора, и выходную цепь, состоя щую из туннельного диода, анод которого подключен к эмиттеру транзистора, и стабилитрона, связанного анодом с шиной пулевого потенциала, причем катоды туннельного диода истабилитрона объединены и связаны с вход ными шинами.
СмотретьЗаявка
1645458
Э. Н. Торошелидзе Институт кибернетики Грузинской ССР
МПК / Метки
МПК: G06F 7/50
Метки: входа, комбинационный, сумматор, три
Опубликовано: 01.01.1973
Код ссылки
<a href="https://patents.su/2-387363-kombinacionnyjj-summator-na-tri-vkhoda.html" target="_blank" rel="follow" title="База патентов СССР">Комбинационный сумматор на три входа</a>
Предыдущий патент: Арифметическое устройство с контролем и коррекцией ошибок
Следующий патент: Биьлио:
Случайный патент: Транзисторный регулирующий элемент