266944
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 266944
Автор: Пелипейко
Текст
ОПИСАНИ ЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ бсюа Ссеетскка Юоциалистическик РесптбликЗависимое от авт, свидетельстваКл, 2 е, 36/1 18-2 явлено 18,1,1969 ( 1307 ки М присоединением за 1 г 31/28327.53 (088,8 МП ПриоритетОпубликовано 01.1 т 1.1970. Бюл Комитет по делам иаобретений и открытий при Совете Министров СССРтень12 8.И 1.19 та опубликования ис а .,. ч частейие,тентобб,; -.а :"Б Авторизобретени А, Пелипейк явитель Институт электроники и вычислительной техн АН Латвийской ССР НТЕГРАЛЪНЪХ СХЕМ И - ИЛИ - НЕТИПА ТТЛ ОСОБ КОНТРО т в ных сов- ого И мои кал подо. оком кого Изобретение относится к контрольно-измерительной технике, в частности к технике измерения параметров цифровых интегральных схем,При синтезе логических устройств из интегральных схем возникает ряд вопросов, свя. занных с необходимостью согласования выходных и,входных параметпов интегральных схем для тото, чтобы обеспечить их нормальное функционирование в общей схеме синтезируемого устройства. Одним из таких параметров в интегральных схемах типа ТТЛ является уровень потенциала, который должен быть на коллекторном входе ИЛИ, чтобы на выходе интегральной схемы обеспечивалось устойчивое состояние логического О,Цель предлагаемого изобретения состои разработке метода проверки интеграль схем типа ТТЛ, позволяющего определить местимость работы интегральных схем дан типа по коллекторнаму входу ИЛИ.Эта цель достигается тем, что на входы и эмиттерный вход ИЛИ контролируе схемы подают нулевой потенциал, а на лекторный вход ИЛИ - возрастающий тенциал, значение которого фиксируют па стижении заданного порогового уровня т выходного транзистора коммутации высо потенциала. На чертеже изобрахкена функциональнаясхема возможного варианта реализации предлагаемого способа.Схема содержит транзисторы 1, 2 и 8, вы ходной транзистор 4, генератор входного сигнала 5, измеритель тока б, схему фиксации 7 и измеритель напряжения 8.На один или на все входы И, а также наэмиттерный вход ИЛИ подают нулевой па тенциал, благодаря чему транзистор 1 оказывается закрытым. Обычна это приводит к открыванию транзисторов 2 и 3 и запиранию нижнего (см. чертеж) выходного транзистора 4, Но для того, чтобы найти тат уровень по тенциала на коллекторе транзистора 1, при котором транзистор 3 начинает из закрытого состояния переходить в открытое, и зафиксировать его по допустимому уровню тока через закрытый транзистор 3, на коллектор транзи стара 1 с генератора входного сигнала 5 подают возрастающий от нулевого значения потенциал. В исходном состоянии, когда этот потенциал равен нулю, транзисторы 1, 2, 3 и 4 закрыты. По мере рэста потенциала У, 25 постепенно увеличивается базовый, следовательно, и эмиттерный таки транзистора 2, а ,напряжение, снимаемое с эмиттерного сопротивления этого транзистсра, выводит из закрытого состояния транзистор 3, Эмиттер выЗ 0 ходного транзистора 3 через измеритель тока266944 Соста итель В. А. КомаровРедактор О. Кузнецова Техред Т. П. Курилко Корректор М. П, Ромашо Заказ 1740/12 Тираж 480 Подписное ЦИИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР Москва, Ж.35, Раушская наб., д. 45ипография, пр. Сапунова б замкнут на землю. Выходной сигнал измерителя тока вводят в схему фиксации 7, с помощью которой фиксируют достигнутый уро- ВЕНЬ НаПРЯжЕНИЯ Ук,или В ТОТ МОМЕНТ, КОГ- да ток через транзистор 3 достигнет контрольного уровня. Зафиксированное значение У, , измеряют с помощью измерителя напряжения 8.Чтобы уменьшить влияние нижнего выходного транзистора 4,на величину контролируемого тока, его базу закорачивают на землю.Предлагаемый способ позволяет найти статистический уровень или для каждой отдельной интегральной схемы ТТЛ тот максимально допустимый уровень логического О для коллекторного входа ИЛИ, при котором логический О на выходе еще сохраняет свою устойчивость, что позволяет при подключении к этому входу ИЛИ схем-расширителей определять совместимость их работы.5Предмет изобретенияСпособ контроля интегральных схем И -ИЛИ - НЕ типа ТТЛ, отличающийся тем, что, с целью увеличения полноты контроля, на 10 входы И и эмиттерный вход ИЛИ контролируемой схемы подаюг нулевой потенциал, и на коллекторный вход ИЛИ - возрастающий потенциал, значение которого фиксируют при достижении заданного порогового уровня 15 током выходного транзистора коммутации высокого потенциала.
СмотретьЗаявка
1307774
Институт электроники, вычислительной техники Латвийской ССР
В. А. Пелипейко
МПК / Метки
МПК: G01R 31/317
Метки: 266944
Опубликовано: 01.01.1970
Код ссылки
<a href="https://patents.su/2-266944-266944.html" target="_blank" rel="follow" title="База патентов СССР">266944</a>
Предыдущий патент: Устройство д, ля контроля пороговых-урбвнёй полупроводниковых логических схем
Следующий патент: Устройство для контроля нагрузочной снособности пороговых схем
Случайный патент: Гусеничная машина