Преобразователь двоичного кода в двоично-десятичный
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 941991
Автор: Кулешов
Текст
О П И С А Н И Е941991ИЗЬВРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз СоветскихСоцналнстнчесинхРеспубликвв делам изаарвтеиий и открытий(7 ) Заявитель Институт технической кибернетики АН Белорусской ССР(54) ПРЕОБРАЗОВАТЕЛЬ ДВОИЧНОГО КОДА В ДВОИЧНО"ДЕСЯТИЧНЫЙ Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении преобразователей, в частности в устройствах считывания графической инфор 5 мации.Известен преобразователь двоичного кода в десятичный, содержащий шифратор, десятичный счетчик, двоичные счетчики, блок опроса первую и вторую, группы элементов И, многовходовой эле мент И 1,1. Наиболее близким к предлагаемому по технической сущности и схемному построению является преобразователь двоичного кода в двоично-десятичный, содержащий группу элементов И, входы которых соединены с информационными входами преобразователя, блок опроса,20 десятичный счетчик, состоящий из декад и последовательно соединенных с ними элементов задержки, регистр двоичного кода, шифратор, группу элемен 2тов ИЛИ, делитель, триггер, элемент И 21.Недостаток известных преобразователей - относительно низкое быстродействие, связанное с последовательной обработкой двоичных разрядов и отсутствием учета нулевых значений двоичных разрядов.Целью изобретения является повышение быстродействия преобразователя.Поставленная цель достигается тем, что в преобразователь двоичного кода в двоично-десятичный, содержащий группу элементов И, первые входы которых соединены с информационными входами преобразователя, блок опроса, первый вход которого соединен с входом пуска преобразователя, десятичный счетчик, состоящий иэ (и)-го эле.-, мента задержки и и декад, выходы каждой из которых, кроме п -й, соединены соответственно с входом элемента задержки, регистр двоичного кода, шифратор, группу элементов ИЛИ, информа 19 9419 ненного с входом логического нуля преобразователя, выход блока опроса соединен с входом опроса шифратора, вход переключения блока опроса соединен с выходом конца пачки формирователя последовательности импульсов, информационный вход регистра двоичного кода соединен с первой группой выходов элементов И, вторая группа выходов которого соединена с инфор о мационными входами первой декады десятичного счетчика, а вторые входы всех элементов И группы соединены с входом пуска преобразователя.2. Преобразователь по п,1, о тл и ч а ю щ и й с я тем, что в нем блок опроса содержит четыре группы элементов И, счетчик, генератор .импульсов, два элемента НЕ, три элемента И, три элемента ИЛИ, триггер сброса, триггер переключения групп и триггер управления, единичный вход которого является входом пуска блока опроса, нулевой вход соединен с выходом первого элемента ИЛИ и с единичным входом триггера сброса, а выход триггера управления соединен с первыми входами первого и второго элементов И, вторые входы которых соединены с выходом генератора импульсов и с первым входом третьего элемента И, второй вход которого соеди" нен с единичным выходом триггера сброса, а выход третьего элемента И является выходом сброса блока опросаи соединен с нулевым входом триггера сброса и с входом сброса счетчика, выходы которого соединены с входами элементов И первой группы, выходы которых являются выходами опроса блока опросаи соединены с первыми входами элементов . И второй и третьей групп, а счетный вход счетчика соединен с выходом второго элемента ИЛИ, первый вход которого является входом переключения блока опроса, а второй вход соединен с выходом второго элемента И и нулевым входом триггера переключения групп, выход которого соединен с третьим входом второго элемента И, а единичный вход триггера переключения групп соединен с выходом третье 91 20го элемента ИЛИ и с входом первогоэлемента НЕ, выход которого соединенс третьим входом первого элемента И,выход которого является тактовым выходом блока опроса, информационныйвход которого соединен с первыми входами элементов И четвертой группы ис вторыми входами элементов И второйи третьеЙ групп, выходы которых соединены соответственно с входами первого и третьего элементов ИЛИ, выход3-го (=4 Фп) элемента И четвертойгруппы, соединен с третьим входом(1-1)-го элемента И третьей группы и кроме четвертого элемента Ичетвертой группы - с вторым входом(-1)-го элемента И четвертой группы,второй вход и-го элемента И четвертой группы и третий вход и-го элемента И третьей группы соединены свыходом второго элемента НЕ, вход которого является вторым информационным входом блока,3. Преобразователь по пп,1-2,о т л и ч а ю щ и й с я тем,что внем Формирователь последовательностейимпульсов содержит дешифратор, группу из девяти элементов ИЛИ и двоичнодесятичный счетчик, тактовый вход ивход сброса которого являются соответственно тактовым входом и входомсброса Формирователя последовательности импульсов, выход конца пачкикоторого является выходом переполнения двоично-десятичного счетчика,разрядные выходы которого соединеныс информационными входами дешифратора, тактовый вход которого соединенс тактовым входом формирователя последовательности импульсов, к-й выходдвшифратора (к=1 т 9) соединен с входами с К-го по 9-й элементов ИЛИ группы, выходы элементов ИЛИ группы являются тактовыми выходами формирователя последовательности импульсов,Источники информации,принятые во внимание при экспертизе1, Авторское свидетельство СССРН 691942, кл, О 06 Г 5/02, 19 У 6,2, Авторское свидетельство СССРпо заявке И 2671465/24, кл, 6 06 Г 5/02,1978 (прототип).941991 Составитель М,Арщавскиедактор И,Николайчук Техред Л, Пекарь Корректор А. Г Заказ 4 о исное 4/5 илиал ППП "Патент", г.ужгород, ул,Проектная,38 ТиражНИИПИ Государств по делам изобре 13035, Москва, Ж 31ного комитета СССРний и открытий5, Раущская наб3 941991ционные входы которых соединены с выходами шифратора, выходы элементов ИЛИ группы соединены со счетными входами соответствующих декад десятичного счетчика, выход 1 -го элемен та задержки 1 =1-(п -1), где п - число десятичных разрядов, соединен с дополнительным входом (1 +1)- го элемента ИЛИ группы, введен формирователь последовательности импульсов, о тактовый вход которого соединен с тактовым выходом блока опроса, выход сброса которого соединен с тактовым входом регистра двоичного кода, входами сброса декад и с входом сброса Формирователя последовательности импульсов, тактовый выход которого соединен с тактовым входом шифратора, информационный вход которого соединен,с выходом регистра двоичного кодар и с первым информационным входом блока опроса, вторым информационным входом соединенного с входом логического нуля преобразователя, выход блока опроса которого соединен с входом опро са шифратора, вход переключения блока опроса соединен с выходом конца пачки формирователя последовательности импульсов, информационный вход регистра двоичного кода соединен с пер- Зв вой группой выходов элементов И, вторая группа выходов которого соединена с информационными входами первой декады десятичного счетчика, а вторые входы всех элементов И группы соеди 35 нены с входом пуска преобразователя.Кроме того, в преобразователе блок опроса содержит четыре группы элементов И, счетчик, генератор импульсов, два элемента НЕ, три элемента И, три4 Д элемента ИЛИ, триггер сброса, триггер переключения групп и триггер управ- левил, единичный выход которого является входом пуска блока опроса, нулевой вход соединен с выходом первого45 элемента ИЛИ и с единичным входом триггера сброса, а выход триггера управления соединен с первыми входами первого и второго элементов И, вторые входы которых соединены с выходом генератора импульсов и с первым входом третьего элемента И, второй вход которого соединен с единичным выходом триггера сброса, а выход третьего элемента И является выходомсброса блока опроса и соединен с нулевым входом триггера сброса и с входом сброса счетчика, выходы которого соединены с входами элементов И пер 4вой группы, выходы которых являютсявыходами опроса блока опроса и соединены с первыми входами второй и третьей групп элементов И, а счетныйвход счетчика соединен с выходом второго элемента ИЛИ, первый вход которого является входом переключенияблока опроса, а второй вход соединенс выходом второго элемента И и нулевым входом триггера переключениягрупп, выход которого соединен с третьим входом второго элемента И, аединичный вход триггера переключениягрупп соединен с выходом третьего элемента ИЛИ и с входом первого элемента НЕ, выход которого соединен стретьим входом первого элемента И,выход которого является тактовь 1 м вь: -ходом блока опроса, информационныйвход которого соединен с первыми входами элементов И четвертой группы ис вторыми входами элементов И второйи третьей групп, выходы которых соединены соответственно с входами первого и третьего элементов ИЛИ, выход-го ( 1 =4- и) элемента И четвертой группы соединен с третьим входом(д -1) -го элемента И третьей группы икроме четвертого элемента И четвертойгруппы - с вторым входом ( -1) -гоэлемента И четвертой группы, второйвход п -го элемента И четвертой группы и третий вход и-го элемента Итретьей группы соединены с выходомвторого элемента НЕ, вход которогоявляется вторым информационным входомблока,При этом в преобразователе Формирователь последовательностей импульсов содержит дешифратор, группу из девяти элементов ИЛИ и двоично-десятичный счетчик, тактовый вход и вход сброса которого являются соответственно тактовым входом и входом сброса Формирователя поаледовательности импульсов, выход конца пачки которого является выходом переполнения двоично-десятичного счетчика, разрядные выходы которого соединены с информационными входами дешифратора, тактовый вход которого соединен с тактовым входом формирователя последовательности импульсов, К-й выход дешифратора (К =1 Ф 9) соединен с входами с К -го по 9-й элементов ИЛИ группы, выходы элементов ИЛИ группы являются тактовыми выходами формирователя последовательности импульсов,5 941На фиг,1 дана блок-схема преобразователя двоичного кода в двоичнодесятичный; на фиг,2 - функциональнаясхема блока опроса; на фиг. 3 и 4функциональные схемы шифратора и фор 5мирователя последовательности импульсов соответственно.Лреобразователь двоичного кода вдвоично-десятичный содержит группуэлементов И, первые входы которыхподключены к информационным входам 2преобразователя, блок 3 опроса, подключенный к входу 4 пуска преобразователя, шифратор 5, десятичный счетчик 6, содержащий счетные декады 71 137 к и элементы 81-8 кзадержки, регистр 9 двоичного кода, формирователь1 О последовательности импульсов,группу 11 элементов ИЛИ 121-12, Выходы группы 1 элементов И, соответствующие трем младшим разрядам двоичного кода, соединены с соответствующими информационными входами первой счетной декады 7 десятичногосчетчика 6, оставшиеся выходы группыэлементов И связаны с входами регистра 9 двоичного кода, прямые иинверсные выходы которого соединеныс информационным входом с( блока 3опроса, а прямые - с информационнымвходом м шиФратора 5. Выход опроса Вблока 3 опроса соединен со входомопроса и шиФратора 5,. тактовый выходъ блока 3 опроса связан с.тактовымвходом формирователя 10 последовательности импульсов. Выход сброса дблока 3 опроса соединен с нулевымиустановочными входами счетных декад71-7 к десятичного счетчика 6 и регистра 9 двоичного кода и с входомсброса формирователя 10 последовалотельности импульсов, выход конца пач"ки 6 которого соединен с третьим входом переключения о блока 3 опроса,тактовый выход ж соединен с входомл опроса шифратора 5,Блок 3 опроса содержит (Фиг.2)триггер 13 управления, единичныйустановочный вход которого являетсявходом пуска блока 3 опроса, прямойвыход триггера 13 управления соединен с входом элемента И 14, другойвход которого подключен к выходу генератора 15 тактовых импульсов, атретий - к выходу элемента НЕ 16,выход элемента. И 14 соединен с так- фтовым выходом 1 блока 3 опроса, выходы элементов И 17 -17 группы под 1ключены к входам элемента ИЛИ 18, вы 991 6ход которого соединен с единичным установочным входом триггера 19, прямойвыход которого соединен с входом элемента И 20, выход которого соединенс входом элемента ИЛИ 21, вход которого подключен к входу 6 переключенияблока 3 опроса, выхоД элемента ИЛИ21 подключен к счетному входу счетчика 22, информационные выходы которого связаны с входами элементов И231-23 группы, выходы которых подключенй к выходу 6 опроса блока 3опроса, вход элемента НЕ 24 подключен к нулевому потенциалу, Выходыэлементов И 25 пгруппы соединены с первыми входами элементов И 26 п - 26 группы, вторые входы которыхсоединены с информационным входом сблока 3 опроса, выходы элементовИ 26 п группы соединены с входами элемента ИЛИ 27, выход которогосоединен с нулевым установочным входом триггера 13 управления и с единичным установочным входом триггера28, прямой выход которого связан свходом элемента И 29, выход которогосоединен с нулевым установочным входом триггера 28 и с входом сбросадвоичного счетчика 22.Шифратор 5 в случае одновременногсопроса четырех разрядов регистра 9двоичного кода (Фиг,3) содержит элементы И 30-45, первые входы которыхподключены к информационному входу М шифратора 5, а вторые - к входу опро. са и шифратора 5, выходы элементов И 30-45 соединены с соответствующимивходами элементов ИЛИ 46-49, выходыкоторых соединены соответствующимобразом с входами элементов И 50-64,а выходы элементов И 50-54 соединеныс входами элементов И 51-64 черезэлементы НЕ 65-69. Вход опроса и шифратора соединен с входами элементаИЛИ 70. Выходы элементов ИЛИ 71 -711 349соединены с первыми входами элементовИ 72-72, вторые входы которых под-ключены к тактовому входу л шифратора 5, а третьи - к выходу элемента .ИЛИ 70.Формирователь 10 последовательности импульсов (фиг,4) содержит двоично-десятичный счетчик 73, счетныйвход которого подключен к тактовомувходу ъ формирователя 10 последовательности импульсов, вход сброса двоично-десятичного счетчика 73 подключен к входу сброса В формирователя 10 последовательности импульсов, а выходпереполнения двоично-десятичногосчетчика 73 - к выходу е конца пачкиформирователя 10 последовательностейимпульсов, разрядные выходы двоичнодесятичного счетчика 73 соединены ссоответствующими входами элементов И74-82, первые входы которых связаныс тактовым входом 1 Формирователя 10последовательностей импульсов, выходы элементов И 74-82 соединены с со Оответствующими входами элементов ИЛИ83-91 группы, а выходы элементов ИЛИ83-91 подключены к тактовому выходуМ: формирователя 10 последовательностей импульсов. Элементы И 74-82 груп зпы в совокупности образуют дешифратор 92.Преобразователь двоичного кода вдвоично-десятичный работает следующим образом. 26Перед началом работы производится начальная установка всех триггеров преобразователя двоичного кодав двоично-десятичный в нулевое состояние (цепи начальной установки нафиг.1 не показаны).После начальной установки преобразователя двоичного кода в двоично.десятичный на выходе элемента И 23блока 3 опроса (Фиг,2) появляетсясигнал (первый сигнал опроса)ко"торый поступает на первые входы эле-,ментов И 17,1- 17; и на выход 6 блока3 опроса, С выхода Ь блока 3 опросапервый сигнал опроса поступает навход и шифратора 5 и .,далее на первыевходы элементов И 30, 34, 38, 42(фиг.3), например, в случае одновременного опроса четырех разрядов 2 -2двоичного кода,оПри поступлении на вход 4 устройства сигнала "Пуск", поступающего напервые входы группы 1 элементов И,на вторые входы которых поступаютинформационные сигналы разрядов 2 -2"двоичного кода, происходит записьтрех младших разрядов 2 -2 двоичного кода в первую счетную декаду 71десятичного счетчика 6, остальныеразряды 2 - 2 двоичного кода записываются в регистр 9 двоичного кода.Сигналы с прямых и инверсных выходов разрядов 2-2 регистра 9 двоичного кода поступают на вход 6 блока3 опроса. С входа а блока 3 опросасигналы с инверсных выходов разрядов2 -2" двоичного кода поступают навходы элементов И 17-17 при этом,например, в случае одновременного оп. роса четырех разрядов на входы элемеНта И 171 поступаЮт инверсные сигналы первых четырех одновременно опрашиваемых разрядов 2 -2 Ь двоичногокода, Если опрашиваемые разряды 2 -2двоичного кода находятся в нулевомсостоянии, то на выходе элемента И 17появляется сигнал, так как на первомвходе есть разрешающий сигнал опроса.Если хотя бы один из упрашиваемыхразрядов, например, 2 -2 , находитсяЬв единичном состоянии, то на выходеэлемента И 17 сигнал отсутствует.Сигнал с выхода элемента И 17 по.ступает на вход элемента ИЛИ 18 йдалее на единичный установочный входтриггера 19, а также на вход элемента НЕ 16, с выхода которого сигналпоступает на третий вход элементаИ 14,Сигнал "Пуск" с входа 4 преобразователя поступает на единичный установочный вход триггера 13 управления(Фиг.2) устанавливая его в единичное состояние, сигнал с прямого выхода которого поступает на входыэлементов И 14 и 20, на входы которых поступают также сигналы с выходагенератора 15 тактовых импульсов,При наличии сигнала на выходе элемента НЕ 16 (если хотя бы один из одновременно опрашиваемых разрядов на 3пример, 2 -2 Ь двоичного кода находится в единичном состоянии) сигналы сгенератора 15 тактовых импульсов проходят через элемент И 14 на выходблока 3 опроса,3 пПрямые сигналы разрядов 2 -2 дво.ичного кода поступают с регистра 9двоичного кода на вход м шифратора 5.С входа м шифратора 5 (Фиг.3) сигналы с прямых выходов, например,первы 1 четырех опрашиваемых разрядов3 Ь2 -2 двоичного кода поступают навходы элементов И 30, 34, 38 и 42;напервых входах которых уже присутст"вует сигнал опроса. Сигналы с выходовэтих элементов поступают на входыэлементов ИЛИ 46-49 с выходов которых сигналы поступают на входы элементов И 50-64, с помощью которых, атакже с помощью дополнительно включенных элементов НЕ 65-69, сигналы свыходов которых поступают на входыэлементов И 51-64, осуществляетсяшифрование опрашиваемых разрядов дво"ичного кода., Сигналы с выходов элементов И 50-64 поступают на входыэлементов ИЛИ 711-71,9с выходов9 9" 19 которых сигналы поступают на первые входы элементов И 721-72 , на вторые входы которых поступают определенные последовательности импульсов с входа л шифратора 5, а на третьи - сигналы опроса с входа и шифратора 5.Тактовые импульсы с выходаблока 3 опроса поступают на вход г формирователя 10 последовательности импульсов (фиг.4) и далее на счетный вход 1 о двоицно-десятицного счетчика 73 и на входы элементов И 74-82, с помощью которых выделяются все девять состояний двоично-десятичного счетчика 73. Тактовые импульсы с выходов 5 этих элементов поступают на входы девяти элементов ИЛИ 83-91. На первый элемент ИЛИ 83 заводится первое состояние двоично-десятичного счетчика 73, на второй элемент ИЛИ 84 - щ первое и второе, на третий элемент ИЛИ 85- первое, второе и третье и т,д., на девятый элемент ИЛИ 91 все девять состояний двоично-десятичного счетчика 73. Таким образом, 25 на выходах элементов ИЛИ 83-91 выделяется соответственно от одного до девяти импульсов, Тактовые импульсы с выходов элементов ИЛИ 83-91 поступают на вход ж Формирователя 10 последовательностей импульсов, на вход Е которого поступает сигнал переполнения двоицно-десятичного счетчика 73. Работа предлагаемого устройства Иоснована на параллельном суммировании в счетных декадах 71-7 к десятичного счетцика 6 последовательностейимпульсов, которые соответствуютсумме весов одновременно опрашиваемых разрядов двоичного кода,ФВ табл,1, поясняющей работу шифратора 5 (фиг,3), приведены различные комбинации состояний четырех однновременно опрашиваемых разрядов двоцного кода, старший разряд которогоравен, например, 2 э . В графе "Код"указаны разряды, имеющие единицноесостояние среди четырех одновременноопрашиваемых разрядов двоичного кода,50в графе "Число" - числовой эквивалент, соответствующий сумме весов одновременно опрашиваемых разрядов двоичного кода, в графе "Сигнал опроса"количество сигналов опроса, необходимых для опроса всех разрядов двоичного кода, старший разряд которогоравен, например, 2 91 10На выходах элементов И 721-72 яшифратора 5 может появиться любаяпоследовательность импульсов от одного до девяти, которая через группу11 элементов ИЛИ 121 поступает насчетный вход первой счетной декады7 десятичного счетчика 6. На выходах элементов И 72 -72 8 может появиться любая последовательность импульсов от одного до девяти, котораячерез элементы ИЛИ 12 поступает на. счетный вход счетной декады 7 десятичного счетчика б.При переполнении счетных декад7 -7 кдесятицного счетчика б перенос из предыдущей счетной декады впоследующую осуществляется с помощьюэлементов задержки 81-8 к 1, сигналы свыходов которых поступают на входыгруппы 11 элементов ИЛИ 12-12 к(фиг,2) На этом преобразование первых, например, четырех разрядов 2 -2двоичного кода закончено,Сигнал переполнения двоично-десятичного счетчика 73 с выхода е формирователя последовательности импульсов(фиг,4) поступает на вход о блока 3опроса (фиг,2) для формирования второго сигнала опроса следующих, например, четырех разрядов 2"-2" двоичного кода. Сигнал с входа 5 блока 3 опроса поступает на первый вход элемента ИЛИ 21, с выхода которого - насчетный вход счетчика 22, устанавлиг;вая его в новое состояние.Информационные сигналы с выхода цдвоичного счетчика 22 поступают навходы элемента И 23,2 и на выходеэтого элемента появляется второйсигнал опроса, поступающий на входэлемента И 17, на другие входы которого с входа б блока 3 опроса поступают сигналы с инверсных выходовразрядов 2 -210 двоичного кода. ЕслиЧ 10хотя бы один из одновременно опрашиваемых разрядов 2 -2"0 двоичногоТ 10кода находится В единичном состоянии, сигнал с выхода элемента НЕ 16,поступающий на вход элемента И 14,.разрешает прохождение импульсов тактовой частоты, так как триггер 13,уп.равления находится в единичном сбстоянии. Сигнал с выхода элемента И 14,,поступает на выход , блока 3 опроса идалее на счетный вход двоицно-десятичного счетчика 73. В дальнейшемработа преобразователя двоичного кода в двоично-десятичный аналогицнаописанной.11 9419Если все четыре одновременно опрашиваемые разряды, например, 2-2 находятся в нулевом состоянии, сигнал с выхода элемента ИЛИ 18 устанавливает триггер 19 в единичное состояние, а сигнал с выхода элементаНЕ 16, поступающий на вход элемента И 14, запрещает прохождение импульсов тактовой частоты на выходблока 3 опроса, т.е, в данном случае форми рование последовательностей импульсов не происходит.Сигнал с прямого выхода триггера 19 поступает на вход элемента И 20, на другой вход которого поступает 15 разрешающий потенциал с прямого выхода триггера 13 управления, и поэтому импульс тактовой частоты генератора 15 тактовых импульсов поступает на вход элемента ИЛИ 21 и нулевой ус тановочный вход триггера 19, запрещая дальнейшее прохождение серии импульсов через элемент И 20 (фиг.2). Так" товый импульс с выхода элемента ИЛИ 21 поступает на счетный вход двоично го счетчика 22, устанавливая его в новое состояние, и на выходе элемента И 23 появляется третий сигнал опроса разрядов двоичного кода, В дальнейшем работа преобразовтеля двоичного кода зв в двоично-десятичный происходит ана логично описанному. Таким образом, если опрашиваемые, например, четыре разряда двоичного . кода находятся в нулевом состоянии,35 то на выходе ъ блока 3 опроса сигнал, поступающий на вход ъ блока 10 формирования последовательностей импульсов, отсутствует, а на выходе в бло 40 ка 3 опроса появляется следующий сигнал опроса.процесс преобразования двоичного кода в двоично-десятичный продолжается до тех пор, пока не45 будут опрошены все разряды двоичного кода, записанного в регистр 9, Как только произойдет преобразование последних, например, четырех, разрядов двоичного кода в двоичнодесятичный, процесс преобразования заканчивается.Идентификация последних, например, четырех опрашиваемых разрядов двоичного кода происходит следующим образом.55На, первые входы элементов И 25 и, 25 25 с входа б блока 3 опифроса поступают сигналы с инверсных 12выходов соответствующих разрядов, например 2 -2", двоичного кода, На11 4вторые входы элементов И 25 п, 2525, поступает сигнал с выходаэлемента НЕ 24 (фиг,2) поступающийтакже на первый вход элемента И 26,.Сигнал с выхода элемента И 25 поступает на второй вход элемента И25 ии на первый вход элемента И26 (фиг,2), сигнал с выхода элемента И 25 ина вход элемента И 25 ии на вход элемента И 2 бп д, сигналс выхода элемента И 254 - на первыйвход элемента И 26. На вторые входыэлементов И 26 п, И 26 п,26 З свхода блока 3 опроса поступают сигналы с прямых выходов соответствующих разрядов 2 , 2" 2 двоич-ного кода, на третьи входы элементов И 2 бп, 26 п 126 - сигналыопроса с выходов элементов И 23,2-23;блока 3 опроса, при этом на третьивходы элементов И 26-266 поступаютсигналы опроса с выхода элемента И23, на третьи входы элементов И 2626 0 - сигнал опроса с выхода элемента И 23, на третьи входы элементовИ 26 я -26 п - сигнал опроса с выходаэлемента И 23 блока 3 опроса, Если,.например, из последней группы опрашиваемых разрядов 24"-214 двоичногокода разряд 214 находится в единичномсостоянии, то на выходе элементов И25"-25"высокий уровень, а на выходе элементов И 26 , 26" ",26 ,,26 низкий уровень и только навыходе элемента И 26 сигнал высокого уровня, который поступает навход элемента ИЛИ 27,Если, например, последний разряд2"8 двоичного кода находится в единичном состоянии, то на выходе всехэлементов И 25 п4 сигнал отсутствует (низкий уровень) и только на.выходе элемента И 26 п сигнал высокогоуровня, поступающий на вход элемента ИЛИ 27С выхода элемента ИЛИ 27 сигналпоступает на нулевой установочныйвход триггера 13 управления, устанавливая его в нулевое состояние, врезультате чего запрещается прохождение тактовых импульсов с генератора15 через элементы И 14 и 20. Сигналс выхода элемента ИЛИ 21 поступаеттакже на единичный установочный входтриггера 28, устанавливая его в единичное состояние, и на первом входеэлемента И 29 появляется разрещающий.941991 Показатели 2048 128 32768 Число 215 216 2 Э 24 27, 28 Код 384 6144 98304 Число 2 Э 25 27 29 2"1,2"Э Код 10240 40 640 Число Э 26 7 210 Код 18432 Число 1152 28 2 Код 4096 16 65536 Число 92 2,2 24 25 21 Ь 217 196608 Код 768 12288 Число 16 218 29 210 2,2 2 И,214 Код 1280 20480 80 327680 Число 25 29 Код 8192 Число 29 21 О 25 26 21 Э 214 Код 24576 1536 96 Число 218 6 2 Н Код 2.62144 64 16384 1024 Число 2 ,2 ,2 Код 896 14336 Число Э 526 29 Код 26624 104 1664 Число Э 24 2 Ь Код Сигнал опроса 27 2 ф, 2 27 28 21 2,2 2 г+,2 1 Э,2 4 1 2 Ф 2 214 215 17 163840 215 218 294912 131072 17 218 393216 215 216 217 2293762"5,27,21 О 425984 215 216 21817 18Продолжение табл. 1 91991 19 20Показатели Си гнал опроса 360 И 82 Ь 2 В 218й 58752 22528 Число 2 ,2",2 ф Код 28672 Число 2",2,2",2 211 2 ф 213 2 ф Код 30720 Число 120 191520 1920 Таблица 2 Число разрядов Показатели 10 12 10/Гп 20/Гп 30/Гл 30/1 п МО/п70/ 100/Гп 120 Лп 150/Еп 190/п 1 макс Т 1 макс Т 1 макс 1 макс формула изобретения о 88 11082,2,2 Ь 28,2,2 З Р Ь8 Р О 1, Преобразователь двоичного кода в двоично-десятичный, содержащий группу элементов.И, первые входы которых соединены с информационными4 входами преобразователя, блок опроса первый вход которого соединен с входом пуска преобразователя, десятичный счетчик, состоящий из (и)-го элемента задержки и и декад, выходы кажчя дои из которых, кроме п-й, соответственно соединены с входом элемента задержки, регистр двоичного кода, шифратор, группу элементов ИЛИ, информационные входы которых соединены с выходами шифратора, выходы элементов ИЛИ группы соединены со счетными входами соответствующих декад десятичного счетчика, выход 1-го элемента задержки 1=1-(п), где л - числодесятичных разрядов, соединен с дополнительным входом (+1)-го элемента ИЛИ группы, о т л и ч а ю щ и йс я тем, что, с целью повышения.быстродействия преобразователя, внего введен формирователь последова"тельности импульсов,.тактовый входкоторого соединен с тактовым выходомблока опроса, выход сброса которогосоединен с тактовым входом регистрадвоичного кода, входами сброса декади с входом сброса формирователя последовательности импульсов, тактовыйвыход которого соединен с тактовымвходом шифратора, информационныйвход которого соединен с выходом регистра двоичного кода и с первыминформационным входом блока опроса,вторым информационным входом соеди
СмотретьЗаявка
3210089, 22.09.1980
ИНСТИТУТ ТЕХНИЧЕСКОЙ КИБЕРНЕТИКИ АН БССР
КУЛЕШОВ АРКАДИЙ ЯКОВЛЕВИЧ
МПК / Метки
МПК: G06F 5/02
Метки: двоично-десятичный, двоичного, кода
Опубликовано: 07.07.1982
Код ссылки
<a href="https://patents.su/14-941991-preobrazovatel-dvoichnogo-koda-v-dvoichno-desyatichnyjj.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь двоичного кода в двоично-десятичный</a>
Предыдущий патент: Преобразователь двоичных чисел в двоично-десятичные числа
Следующий патент: Преобразователь число-импульсного кода в параллельный двоичный код
Случайный патент: Способ выбора вида механической обработки деталей