Устройство для контроля и диагностики дискретных объектов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
ОП ИСАНИЕИЗЬВРЕТЕН ИЯК . АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз СоветскихСоциалистическихРеспублик(22) Заявлено 101) 3003331/18-24 исоеаинением заявки М Гоаударатееипыб каиитет СССР по валам изобретений н открытий23) Приорн Опубликовано тень М 2507 07 8 К 681. 3 (088.8 Бел Дата опубликования описани 72) Авторы нэобретени Попов, 8. А. Печенка и Л. И, Живу 7) Заяви 1,54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ И ДИАГНОСТИКИ ДИСКРЕТНЫХ ОБЬЕКТОВя к вычислибыть исполь ванной прове ахождения оси мож зобретение отнной технике ино для автоматункционировании авностей в ц те зо ки не и ис р ифровых системах.Известно устройство, содержащее блок ввода, блок памяти, коммутатор, блок сравнения, блок индикации, блок управления, первый и второй регистры контроля, причем первый и второй выходы блока ввода соединены соответственно с первым входом блока памяти и с первыми входами первого и второ" го регистров контроля первый и второй выходы блока управления сое" динены соответственно с входом блока ввода и с вторым входом блока памяти, первый и второй выходы блока памяти соединены соответственно с пер вым входом коммутатора и первым входом блока сравнения, первйй выход коммутатора соединен с вторым входом блока сравнения, второй вхс и второи выход коммутатора являются соответственно выходом устройства, выходы первого и второго регистров контроля соединены с входами блока индикации, первый и второй выходы блока сравнения соединены соответственно с вторыми входами регистров контроля, третий и четвертый выходы блока управления соединены соответственно с третьим входом блока срав" нения и третьим входом коммутато" ра, третий выход блока ввода соединен . с вторым входом блока управления 1.Недостатком этого устройства являются низкие функциональные возможности, обеспечивающие контроль цифровых устройств, состоящих только из функционально несвязанных узлов, а также длительное время, тре" бующееся для поиска места неисправ" ности по диагностическим словарям и таблицам.942025 Составитель А. Зиньковаль Техред А, Бабинец Корректор Г, 0 акто аг. ППП "Патент", г.ужгород, ул.Проектная,акаэ 4842/40 ВНИИП по 113035, Тираж 73Государделам изМосква,твенного к бретений и -35, Раущс Подписноеитета СССРткрытийя наб., д.4/52025 5 зо 35 40 45 55 3 94Наиболее близким к предлагаемомуявляется устройство для контролядискретных объектов, содержащее последовательно соединенные блок ввода,блок памяти и первый коммутатор, атакже блок управления, выходы которого соединены с управляющими входамиблока ввода, блока памяти, блокасравнения и первого коммутатора,а входы - с управляющими выходамиблока ввода и блока сравнения, первый вход которого подключен к второму выходу блока памяти, многовходовый элемент ИЛИ и второй коммутатор,управляющий вход которого соединенс .соответствующим выходом блока управления, первый выход.- с вторымвходом блока сравнения, а второйвыход - с первыми входами многовходового элемента ИЛИ, вторыми входами подклюценного к выходу первогокоммутатора 2Недостаток известного устройства,длительное время поиска места неисправности,Цель изобретения - повышение быстродействия.Поставленная цель достигаетсятем, что в устройство для контроляи диагностики дискретных объектов,содержащее блок ввода, первый блокпамяти контролирующих тестов и эталонных реакций, коммутатор, блоксравнения, блок управления, причемпервый выход блока ввода соединен синформационным входом первого блокапамяти контролирующих тестов и эталонных реакций, управляющий входкоторого подключен к первому выходу блока управления, второй и третий вы ходы которого подключены соответственно к первым входам блока сравнения и коммутатора, первый выход которого подключен к второму входу блока сравнения, первый выход которого подключен к первому входу блока управления, второй вход которого соединен с первым выходом первого блока памяти контролирующих тестов и эталонных реакций и с вторым входом коммутатора, третий вход и второй выход которого подключены соответственно к выходу-входу проверяемого объекта, второй выход первого бло ка памяти контролирующих тестов и эталонных реакций подключен к третьему входу блока сравнения, вход и второй выход блока ввода подключены соответственно к четвертому выходуи к третьему входу блока управления,введены блок анализа места неисправности, второй блок памяти эталонной неисправности, третий блок памяти места неисправности, причемтретий и четвертый выходы блокаввода подключены соответственно кпервым входам второго блока памяти эталонной неисправности и третьегоблока памяти места неисправности,пятый выход бпока управления подклюцен к первому входу блока анализа места неисправности, второй вход которого подключен к второму выходу блока сравнения, первый выход блока анализа места неисправности подключен к второму входу третьего блока памяти места неисправности, выходкоторого подключен к входу индикатора, второй выход и третий вход второго блока памяти места неисправности подключены соответственнок третьему входу и второму выходу блока анализа места неисправности. Кроме того, блок управления содержит клавиатуру, пять счетчиков,генератор тактовых импульсов, двенадцать элементов И, четыре триггера,шесть элементов ИЛИ, элемент НЕ,формирователь одиночных импульсов,сумматор, четыре регистра, причемпервый выход клавиатуры подключен кпервым входам первого и второгоэлементов ИЛИ, второй вход которого является первым входом блока управления и подключен к второмувходу первого элемента ИЛИ, выход которого подключен к первому входу первого триггера, второй вход которогосоединен с выходом третьего элемента ИЛИ, первый вход которого подключенк второму выходу клавиатуры и к первым входам первого; второго, третьего, цетвертого регистров, четвертого .и пятого элементов ИЛИ, второго и третьего триггеров, первого и второго счетчиков, выходы которых подключены соответственно к первому и второмувходам первого элемент И, причем выход первого счетчика является пятымвыходом блока управления, выход пер,вого элемента И является первым выходом блока управления, выход тактового генератора подключен к первым входам второго, третьего, четвертого, пятого, шестого, седьмого, восьмого, девятого, десятого и одиннадцатого элементов И, третьего и четвертого счетчиков и является вторымвыходом блока управления, выходы второго, третьего, четвертого и пятогоэлементов И подключены соответственно к вторым входам первого, второго, третьего и четвертого счетчиков,третий выход клавиатуры подключенк третьим входам первого и второгосчетчиков, выходы Первого, второго,третьего и четвертого триггеров подключены соответственно к вторымвходам второго, третьего, пятого,четвертого элементов И, четвертыйвыход клавиатуры является третьим выходом блока управления, пятый выход клавиатуры подключен к вторымвходам первого и второго регистров,выходы которых подключены соответственно к вторым входам десятого иодиннадцатого элементов И, третьи " 2 овходы которых соединены между собойи являЮтся вторым вХодом блока управления, выход десятого элемеята ИподклюЧен к вторым входам девятогоэлемента И и третьеГо триггера, к . 25первым входам двенадцатого элементаИи четвертого. триггера, выход одиннадцатого элемента И подключен к второму входу четвертого элемента ИЛИ,к втораму и третьему входам пятого звэлементц ИЛИ, к выходу формирователя одиночных импульсов и являетсяпятым выходом блока управление,шестой выход клавиатуры подключенк вторым входам третьего и четвертогго региСтров, трЕтьи входы которыхподключены соответственно к выходамвосьмого и девятого элементов И, авыходы - соответственно к первояу ивторому входу шестого элемента ИЛИ,выход которого подключен к первомувходу сумматора, второй вход которого подключен к выходу четвертого элемента ИЛИ, третий и четвертый входысумматора подключены соответственнок выходам шестого и седьмого элементов И, первый вход которого подключен к первому выходу пятого счетчика и к входам элемента НЕ, к третьимвходам четвертого и пятого элементов50И, к второму входу шестого элементаИ, к третьим входам восьмого и девятого элементов И, выход пятого элемента ИЛИ подключен к третьим входам третьего и четвертого счетчиков55и к первому входу пятого счетчика,второй выход ноторого подключен квходу формирователя одиночных импульгсов, выход элемента НЕ подключен к второму входу двенадцатого элемента И, выход которого соединен с втог рыми входами второго триггера и третьего элемента ИЛИ, выход второго элемента ИЛИ подключен к второму входу четвертого триггера, второй вход пятого счетчика подключен к третьим входам седьмого и восьмого элементов И и является первым входоМ блока управления, выход третьего счетчика подключен к третьему и чет вертому входам соответственно перво го и седьмого элементов И и является пятым выходом блока управления, выход четвертого счетчика подключен к четвертому входу первого элемента И, выход сумматора подключен к четвертым входам третьего и четвертого счетчиков, вход и седьмой выход клавиатуры являются соответственно третьим входом и четвертым выходом блока управления.Кроме того, блок, анализа Места неисправностисодержит регистр, два элемента И, счетчик, триггер, элемент задержки,. сумматор, схему сравнения, причем выход регистра подключен к первому входу схемы сравнения, первый выход которой подключен к первому входу первого элемента И, выход которого является первым выходом блока анализа, первый и второй входы сумматора, а также третий его вход, соединенный с входаМ элемента задержки являются первым входом блока анализа, выход сумматора подключен к первому входу счетчика, второй вход которого подключен к выходу второго элемента И, первый вход. которого является входом. блока анализа и подключен к второму входу схемы сравнения, второй выход которого подключен к первому входу триггера, второй вход которого подключен к выходу элемента задержки, а выход - к второму входу второго элемента И, вход регистра является вторым входом, блока анализа"места неисправности, выход счетчи" ка соединен с вторым, входом первого элемента И и является вторым выходом блока анализа места неисправности, третий вход схемы сравнения является третьим входом блока анализа места неисправности. На фиг. 1 представлена структурная схема устройства; на фиг.2 структурная схема блока 5 управле 7 9420ния; на фиг, 3 - то же, блока 7 ана-лиза места неисправности,Устройство состоит из блока 1 ввода, блока 2 памяти контролирующихтестов и эталонных реакций, коммутатора 3, блока 4 сравнения, блока 5управления, блока 6 памяти эталонанеисправности, блока 7 анализа места неисправности, блока 8 памяти места неисправности, 10Блок 5 управления состоит из логического элемента И 9, счетчика 10адресов контролирующих тестов, счетчика 11 адресов эталонных реакций,счетчика 12 адресов диагностических тестов, счетчика 13 адресов эталонных реакций на диагностические тесты, логических элементов И 14-17,генератора 18 тактовых импульсов,триггера 19, триггера 20, триггера 2021, триггера 22, логических элементов ИЛИ 23 и 24, логического элементаИ 25, логического элемента НЕ26, формирователя 27 одиночных импульсов, логических элементов И 28 и 29, 25сумматора 30, сцетчика 31, логицеских элементов ИЛИ 32-34, логических элементов И 35, 36, клавиатуры37, элементов 38 и 39 сравнения,логического элемента ИЛИ 40, регист- зора 41, регистра 42, регистра 43,регистра 44,Блок 7 анализа места неисправности состоит из логического элемента И 45 схемы 46 сравнения, регистра 47, счетчика 48, логического элемента И 49, триггера 50, элемента 51 задержки, сумматора 52.Блок 1 ввода предназначен дляввода с носителя (перфолента, магнит-оная лента и т.д.) информации, необходимой для анализа схем.Блок 2 памяти состоит из запоминающих элементов, предназначенных дляхранения и выдачи на проверяемыйобъект контролирующих и диагностических тестов, а также эталонныхзначений реакций объекта на этитесты.Коммутатор 3 представляет собойнабор ключей на базе логическихэлементов И, обеспечивающий обменинформацией между контролируемымобъектом и соответствующими блокамипредлагаемого устройства по сигна 55лам из блока управления. Блок 4 сравнения представляетсобой логицескую схему совпадения,назначение которой состоит в выявлении факта совпадения или несовпадения реакции на тест, пришедшийиз контролируемого устройства, и ееэталонного значения, полученного изблока 2 памяти.Блок 5 управления вырабатываетуправляющие сигналы и синхронизирует работу всего устройства в зависимости от сигналов, поступаЮщихна него из блока 1 ввода, блока 4сравнения и блока 2 памяти.Блок 6 памяти состоит из запоминающих элементов, предназначенных дляхранения и выдачи эталонов несравнений, которым соответствует информация о местах неисправностей, выдаваемая на индикатор,Блок 7 анализа предназначендля анализа результатов, поступающих из блока 4 сравнения, и формирования сигналов управления на блоки 6 и 8 памяти с целью выдачи наиндикатор информации о месте неисправности.Блок 8 памяти состоит из запоминающих элементов, предназначенныхдля хранения и выдачи на индикаторинформации о местах неисправностей,Устройство работает следующимобразом,По команде с блока 5 управления из блока 1 ввода в блоки 2, 6 и 8 памяти поступает контролирующие и диагностические тесты, эталоны несрав. нений, а также информация о местах неисправностей. По сигналу из блока 5 управления первый контролирующий тест из блока 2 памяти поступает через коммутатор 3 на входы проверяемого объекта. Реакция на тест церез коммутатор 3 поступает на первый вход блока 4 сравнения, а на второй вход - эталонное значение реакции на данный тест из блока 2 памяти. В случае сравнения из блока 4 сравнения в блок 5 управления выдается сигнал о необходимости выдачи на проверяемый объект следующего контролирующего теста. В случае несравнения реакции на тест с ее эталонным значением код несравнения поступает в блок 5 управления, где осуществляется формирование адресов диагностических тестов. Необходимый диагностический тест через коммутатор 3 поступает на входы проверяемого объекта, а эталонное значение9 94202 реакции на него - на входы блока 4 сравнения, Результат сравнения поступает в блок 5 управления, В случае сравнения производится выдача следующего диагностического теста. В противном случае осуществляется локализация места неисправности, для чего код несравнения поступает в блок 7 анализа, где проверяется его соответствие одному из эталонов несравне ния, Информация о месте неисправности, соответствующая этому эталону, из блока 8 памяти поступает на индикатор. Информация выдается в удобном для чтения виде и не требует дальнейших уточнений по таблице или словарю неисправностей.Блок 5 управления и блок 7 анализа работают следующим образом.После ввода информации с блока 20 ввода в блоки памяти устройства кнопкой ".Сброс" клавиатуры осуществляется сброс всех элементов памяти блока управления. Затем при помощи органов управления клавиатуры осуществляет ся установка в соответствующих счетчиках начальных адресов массивов контролирующих и диагностических тестов и эталонов реакций контролируемых объектов на тесты, а также приз наков конца тестареакции ) и конца диагностической тестовой последовательности, На коммутатор 3 поступает команда на коммутацию необходимых входных и выходных цепей проверяемо- З 5 го объекта, Кроме того, осуществляется запись в соответствующие регистры условных начальных адресов массивов диагностицеских тестов и эталонных реакций на них, также размещенных в 40 блоке памяти, После этого кнопкой "Пуск" осуществляется запуск устройства.45 Триггер 19 устанавливается в "1" и первый импульс с генератора 18 тактовых импульсов (ГТИ ) поступает в счетчик 10 адреса контролирующих тестов. Адрес первого слова теста поступает в блок 2 памяти, откудапервое слово теста выдается в контролируемый объект. По импульсам ГТИ счетчик 10 адреса контролирующих тестов осуществляет последовательную выдачу всех слов первого теста в контролируемый объект, Одновре" менно элемент 38 сравнения блока 5 управления осуществляет сравнение всех выдаваемых из блока 2 памяти 5 10слов теста с признаком конца теста,записанного в регистре 41. При сравнении укаэанных величин триггер 19устанавливается в "0", и формирование счетчиком 10 адресов тестов прекращается. Одновременно в н 1" устанавливается счетный триггер 20, Счет"чик 11 адресов эталонных реакцийначинает формировать адреса словэталона реакции на выдаваемый устройством тест. Эталон реакции поступает в блок 4 сравнения, где осуществляется сравнение эталона с поступающей из контролируемого объекта реакцией. В случае положительного результата сигналом "Сравнение", посту"пающим из блока 4 сравнения, триггер19 опять устанавливается в "1", иначинается формирование адресовследующего теста аналогично описанному выше.При отрицательном результате сравнения сигнал иИесравнение" поступает в счетчик 31. Сигналом с выходапервого разряда счетчика триггеры 19и 20 устанавливаются в "0", и формирование адресов контролирующих тестов прекращается. Код последнего слова, непрошедшего теста, поступаетв сумматор 30, где складывается сусловным начальный адресном диагностической последовательности тестов нанепрошедший контролируемый тест.Таким образом, формируется адрес первого слова первого диагностицескоготеста данной последовательности,который записывается в счетчик 12.Аналогицно формируется адрес первогослова эталона реакции ко .:-ролируемс.го объекта, который поступает всчетчик 13Далее осуществляется формирование адресов диагностическихтестов и эталонов реакций на нихсчетчиками 12 и 13 анаг;огично описанному выше для контролируемых тестовсчетчиками 10 и 11,Если все реакции контролируемогообъекта в данном цикле контролядиагностическими тестами окажутсяравными эталонам, то такая ситуациярасценивается как сбой е цикпе контроля объекта контролирующим тестом.По признаку конца диагностическойтестовой последовательности осуществляется сброс счетчиков 12 и 13 ипродолжается формирование счетчиками 10 и 11 адресов очередныхконтролирующих тестов и реакций наних соответственно.В случае обнаружения блоком 4 сравнения несравнения реакции контролируемого объекта на диагностический тест с ее эталоном на блок 5 управления поступает второй сигнал "Несравнение" ,1 Счетчик 31 по выходу своего второго разряда при помощи формирователя 27 одиночных импульсов формирует сигнал сброса счетчиков 10-13 и 31 и сумматора 30. Кроме того, этот сигнал вместо те с коами адреса непрошедшего конт-. ролирующего и адреса непрошедшего диагностического тестов из счетчиков 10 и 12 соответственно, а также кодом несравнения из блока сравнения посту пает в блок 7 анализа. формула изобретения Код несравнения .записывается в регистр 47, а коды адресов тестов поступают в сумматор 52, который форми-рует начальный адрес массива эталонов несравнений данного диагностического теста, записанного в блоке 6 памяти несравнений. 1г 5 Сформированный сумматором 52 адрес записывается в счетчик 48, который по тактовым импульсам (ТИ) из блока 5 управления формирует адреса эталонов несравнений, которые начинаютпоследовательно поступать из блока 6 памяти на схему 46 сравнения, где сравниваются с кодом несравнения, записанным в регистре 47. После каждого отрицательного результата сравнения счетчик 48 ,формирует адрес очередного эталона. В случае положительного результата сравнения сформированный счетчиком 48 адрес поступает в блок 8 памяти.Запиае санный по этому адресу код места не-, исправности поступает на индикатор, где отображается в виде, удобном для оператора, наименование неисправного элемента или условное наименование места неисправности контролируемого объектасоответственно к четвертому выходу итретьему входу блока управления, о т л ич а ю щ е е с я тем, что, с целью повышениябыстродействия, в него введены блок анализа места неисправности, второй блок памяти эталонной неисправности, третий блок памяти места неисправности, причем третий и четвертый выходы блока ввода подключены соответственно к первым входам второго блока памяти эталонной неисправности .и третьего блока памяти места неисправности, пятый выход блока управления подключен к первому входу блока анализа места неисправности, второй вход которого подключен к второму выходу блока сравнения, первый выход блока анализа места неисправности подключен к второму входу третьего блока памяти места неисправности, выход которого подключен к входу индикатора, второй вы,ход и третий вход второго блока памяти места неисправности подключены соответственно к третьему входу и второму выходу блока анализа места неисправности. Таким образом, в результате применения предлагаемого устройства время5 О поиска места неисправности уменьшается в 4-6 раз по сравнению с прототипом за счет того, что осуществляется модификация последовательности контрольных тестов определенной части объекта, в реакции которои обнаруженач 55 ошибка, а также автоматический поиск места неисправности и его отображение в удобном для оператора виде. Устройство для контроля и диагностики дискретных объектов, содержащее блок ввода, первый блок памяти контролирующих тестов и эталонных реакций, коммутатор, блок сравнения, блок управления, причем первый выход блока вво-да соединен с информационным входом первого блока памяти контролирующих тестов и эталонных реакций, управляюЩий вход которого подключен к первому выходу блока управления, второй и третий выходы которого подключены соответственно к первым входам блока сравнения и коммутатора, первый выход которого подключен к второму входу блока сравнения, первый выход которого подключен к первому входу блока управления, второй вход которого соединен с первым выодом первого блока памяти контролирующих тестов и эталонных реакций и с Вторым входом коммутатора, третий вход и второй выход которого подключены соответственно к выходу-входу проверяемого объекта, второй выход первого блока памяти контролирующих тестов и эталонных реакций подключен к третьему входу блока сравнения, вход и второй выход блока ввода подключены13 942022, Устройство по п.1, о т л ич а ю щ е е с я тем, что блок управления седержит клавиатуру, пятьсчетчиков, генератор тактовых импульсов, двенадцать элементов И, четыре 5триггера, шесть элементов ИЛИ, элемент НЕ, формирователь одиночныхимпульсов, сумматор, четыре регистра,причем первый выход клавиатуры подключен к первым входам первого и второго элементов ИЛИ, второй вход которого является первым входом блокауправления и подключен к второму входу первого элемента ИЛИ, выход которо.го подключен к первому входу первого 15триггера, второй вход которого соединен с выходом третьего элементаИЛИ, первый вход которого подключенк второму выходу клавиатуры и к первым входам первого, второго, третьего, четвертого регистров, четвертогои пятого элементов ИЛИ, второго итретьего триггеров, первого и второго счетчиков, выходы которых подключены соответственно к первому и 25второму входам первого элемента И,причем выход первого счетчика является пятым выходом блока управления,выход первого элемента И является первым выходом блока управления, выход з 0тактового генератора подключен к первым входам второго, третьего, четвертого, пятого, шестого, седьмого, восьмого, девятого, десятого и одиннадцатого элементов И, третьего и35четвертого счетчиков и является вторым выходом блока управления, выходывторого третьего, четвертого и пятого элементов И подключены соответственно к вторым входам первого,второго, третьего и четвертого сцетчиков, третий выход клавиатуры подключен к третьим входам первого ивторого счетчиков, выходы первого,второго, третьего и четвертого триг 45геров подключены соответственно квторым входам второго, третьего,пятого, четвертого элементов И, четвертый выход клавиатуры являетсятретьим выходом блока управления, пя 50тый выход клавиатуры подклюцен квторым входам первого и второго регистров, выходы которых подключенысоответственно к вторым входам десятого и одиннадцатого элементов И,третьи входы которых соединены меж 55ду собой и являются вторым. входомблока управления, выход десятого элемента И подключен к вторым входам 5 14девятого элемента И и третьего триггера, к первым входам двенадцатого .элемента И и четвертого триггера, выход одиннадцатого элемента И подключен к второму входу цетвертого элемента ИЛИ, к второму и третьему входам пятого элемента ИЛИ, к выходу формирователя одиночных импульсов и является пятым выходом блока управления, шестой выход клавиатуры подключен к вторым входам третьего и четвертого регистров, третьи входы которых подключены соответственно к выходам восьмого и девятого элементов И, а выходы - соответственно к первому и второму входу шестого элемента ИЛИ, выход которого подключен к первому входу сумматора, второй вход которого подключен к выходу четвертого элемента ИЛИ; третий и четвертый входы сумматора подключены соответственно к выходам шестого и седьмого элементов И, первый вход которого подключен к первому вьходу пятого счетчика и к входам элемента НЕ, к третьим входам четвертого и пятого элементов И, к второму входу шестого элемента И, к третьим входам восьмого и девятого элементов И, выход пятого элемента ИЛИ подключен к третьим входам третьегои четвертого счетчиков и к первому входу пятого счетчика, второй выход которого подключен к входу формирователя одиночных импульсов, выход элемента НЕ подключен к второму входу двенадцатого элемента И, выход которого соединен с вторыми входами второго триггера и третьего элемента ИЛИ, выход второго элемента ИЛИ подклюцен к второму входу четвертого триггера, второй вход пятого счетчика подключен к третьим входам седьмого и восьмого элементов И и является пер.вым входом блока управления, выход третьего счетчика подключен к третьему и четвертому входам соответственно первого и седьмого элементов И и является пятым выходом блока упоавления, выход четвертого счетчика подключен к четвертому входу первого элемента И, выход сумма;ора под- ключен к четвертым входам третьего и четвертого счетчиков, вход и седьсой выход клавиатуры являются соответственно третьим входом и чет;, вертым выходом блока управления.15 Источники информации,принятые во внимание при экспертизе1, Авторское свидетельство СССРМ 607218, кл. 6 06 Г 11/00, 1978,2. Авторское свидетельство, СССР2 О йф 728130, кл, О 06 Г 11/00, 1980прототип),Фпдикаатор Фиг 15 91203. Устройство по п.1, о т л и ц аю щ е е с я тем, что блок анализа места неисправности содержит регистр, два элемента И, счетчик, триггер, элемент задержки, сумматор, схему % сравнения, причем выход регистра подключен к первому входу схемы сравнения, первый выход которой подключен к первому входу первого элемента И, выход которого является первым 1 О выходом блока анализа, первый и второй входы сумматора, а также третий его вход, соединенный с входом элемента задержки, являются первым входом блока анализа, выход сумматора подключен к первому входу сцетцика, второй вход которого подключен к выходу второго элемента И, первый вход которого является входом блока анализа и подключен к второму входу схемы сравнения, второй выход которо 25 16го подключен к первому входу триггера, второй вход которого подключен к выходу элемента задержки, а выход - к второму входу второго элемента И, вход регистра является вторым входом блока анализа места неисправности, выход счетчика соединен свторым входом первого элемента И и является вторым выходом блока анализа места неисправности, третий вход схемы сравнения является третьимвходом блока анализа места неисправности.
СмотретьЗаявка
3003331, 10.11.1980
ПРЕДПРИЯТИЕ ПЯ А-3327
ПОПОВ ГЕОРГИЙ БОРИСОВИЧ, ПЕЧЕНКО ВАДИМ АРКАДЬЕВИЧ, ЖИВУЦКАЯ ЛЮДМИЛА ИВАНОВНА
МПК / Метки
МПК: G06F 11/22
Метки: диагностики, дискретных, объектов
Опубликовано: 07.07.1982
Код ссылки
<a href="https://patents.su/10-942025-ustrojjstvo-dlya-kontrolya-i-diagnostiki-diskretnykh-obektov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля и диагностики дискретных объектов</a>
Предыдущий патент: Устройство для управления подпрограммами
Следующий патент: Устройство для контроля распределителя
Случайный патент: Тканевый фильтр