Устройство для предварительной фильтрации входных сигналов узкополосных цифровых фильтров
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИРЕСПУБЛИК 1739481 А 1 1)5 Н 03 Н 17/О ГОСУДАРСТВЕННЫИ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГКНТ СССР ОПИСАНИЕ ИЗОБРЕТЕНИ(56) Автор М 107859 идетельство СССР 03 Н 17/00, 1983,(54) УСТРНОЙ ФИЛОВ УЗФИЛЬТРО К АВТОРСКОМУ СВИДЕТЕЛЬС 4/0902, Бюл. Мт 21инц, В.Н, Чионкин6.44(088,8)кое св, кл, Н ОЙСТВО ДЛЯ ПРЕДВАРИТЕЛЬЛЬТРАЦИИ ВХОДНЫХ СИГНАКОПОЛОСНЫХ ЦИФРОВЫХВ(57) Изобретение относится к цифровой измерительной технике и может быть использовано в цифровых системах обработки информации, цифровой фильтрации и спектрального анализа. Цель изобретения - повышение избирательности. Устройство для предварительной фильтрации входных сигналов узкополосных цифровых фильтров содержит аналого-цифровой преобразователь 1, блок 2 умножения преобразователи кода 3 и 8, сумматор 4, мультиплексор 7, регистры 5 и 6, блок 12 памяти, управляемый инвергор 11, дешифратор 13, буферный регистр 9, генератор 14 опорной частоты, блок 15 управления. 5 ил,:4Р. г С к оставитель М,Минцехред М.Моргентал зар тор О.ципле о ктор Подп обретениям и о аушская наб 4/5 КНТ СССР од, ул.Гагарина, 101 Заказ 2009 Тираж ВНИИПИ Государственного комитета по 113035. Москва, ЖИзобретение относится к цифровой измерительной технике и может быть использовано в цифровых системах обработки информации, цифровой фильтрации и спектрального анализа.Цель изобретения - повышение избирательности.На фиг, 1 приведена структурная схема устройства для предварительной фильтрации входных сигналов узкополосных цифровых фильтров; на фиг. 2 - функциональная схема возможного варианта реализации блока управления; на фиг. 3 - временные диаграммы процесса формирования кодо отсчетов опорного сигнала; на фиг, 4 и 5 временные диаграммы работы предлагаемого устройства и блок управлг.ия,Устройство для предвл;,игельной фильтрации входных сигналов узкополосных цифровых фильтров содеркит аналого-цифровой преобразователь (АЦП) 1, блок 2 умнокения, первый преобразователь 3 кода, сумматор 4, первый 5 и второй 6 регистры. мультиплексор 7, второй преобразователь 8 кода, буферный регистр 9, реверсивный счетчик 10, управляемый инвертор 11, блок 12 памяти, дешифратор 13, генератор 14 опорной частоты и блок 15 управления (фиг, 1).Цифровой вход АЦП 1 подключен к первому входу блока 2 умножения, выход которого через первый преобразователь 3 кодов подключен к первому входу сумматора 4. выход сумматора 4 через первый регистр 5 подключен к первому входу мультиплексора 7, а через второй регистр 6 - к второму входу мультиплексора 7, причем выход мультиплексора 7 непосредственно соединен с вторым входом сумматора 4 и через второй преобразователь кода 8 с входом буферного регистра 9, выход реверсивного счетчика 10 через последовательно соединенные управляемый инвертор 11 и блок 12 памяти связан с вторым входом блока 2 умножения, а входы прямого и обратного счета реверсивного счетчика 10 подключены соответственно к второму и третьему выходам блока 15 управления, при этом первый вход блока 15 управления соединен с выходом генератора 14 опорной частоты, второй вход - с выходом "Конец преобразования" аналого-цифрового преобразователя 1, третий вход - с Р-выходом реверсивного счетчика 10, четвертый вход с "Р" выходом реверсивного счетчика 10, пятый вход через дешифратор 13 соединен с выходом управляемого инвертора 11, а остальные выходы блока 15 управления соответственно подключены; первый - к входу "Пуск" - к входу "Пуск аналого-цифрового преобразователя 1, четвертый - к объединенным управляющим входам мультиплексора 7 и управляемого инвертора 11, пятый - к синхровходу первого регистра 5, шестой - к входу "Сброс" первого регистра 5, седьмой - к синхровхо ду буферного регистра 9, восьмой - к входу"Сброс" второго регистра 6, девятый - к синхровходу второго регистра 6, десятый выход блока 15 управления является синхровыходом устройства, а вход аналого-циф рового преобразователя 1 и выходбуферного регистра 9 служат соответственно сигнальными входом и выходом устройства.Блок 15 управления содержит Т-триггер 15 16, ВЯ-триггеры 19, 29 и 36, инверторы 17,27 и 28, логические элементы И 18, 20, 23, 25, 34, 37 и 38, логические элементы И - НЕ 31 и 32, логические элементы ИЛИ 24, 33 и 35 и элемент 26 задержки (фиг, 2), 20 Первый вход 39 блока управления подключен к счетному входу Т-триггера 16 и объединенным первым входам элементов И 20 и 21 и инвертора 17. Первый выход Т- триггера 16 соединен с первым выходом 40 25 блока 15 управления и вторым входом элемента И 18, выход которого подключен к Я-входу ВЯ-триггера 19. При этом В-вход этого триггера связан с общей точкой, объединяющей второй вход 41 блока 15 управле ния и вход инвертора 30, Прямой выходВЯ-триггера 19 подключен к объединенным вторым входам элементов И 20, 37 и четвертому выходу 53 блока 15 управления, а инверсный выход этого триггера соединен с 35 объединенными вторыми входами элементов И 21 и 38, Первые входы элементов И 37 и 38 объединены между собой и подключены к прямому выходу В 5-триггера 36, При этом выходы этих элементов соответственно свя заны с шестым 46 и восьмым 47 выходамиблока 15 управления, Третий вход 43 блока 15 управления через инвертор 27 подключен к 8-входу ВЯ-триггера 29 и первому входу элемента ИЛИ ЗЗ, а четвертый вход 42 45 блока 15 управления связан с В-входом ВЯтриггера 29 и вторым входом элемента ИЛИ 33 через инвертор 28. Прямой и инверсный выходы ВЯ-триггера 29 соответственно подключены к первым входам элементов И-НЕ 50 31 и 32, вторые входы которых объединеныи соединены с выходом инвертора 30, Выход элемента И - НЕ 31 подключен к третьему выходу 44 блока 15 управления и первому входу элемента И 22, а выход элемента И - 55 НЕ 32 соединен с вторым выходом 45 блока15 управления и первым входом элемента И 23, При этом выходы элементов И 22 и 23 через элемент ИЛИ 24 связаны с первым входом элемента И 25, второй вход которого соединен с пятым входом 50 блока 15 управ(2) ления. Выход элемента И 25 через элемент 26 задержки подключен к седьмому выходу 49 блока 15 управления и Я-входу ЯЯ-триггера 36, В-вход которого соединен с выходом элемента ИЛИ 35. При этом первый вход элемента ИЛИ 35 подключен к общей точке, объединяющей между собой выход элемента И 20, второй вход элемента И 22 и девятый выход 51 блока 15 управления, а второй входэлемента ИЛИ 35 связан с общей точкой, объединяющей выход элемента И 21, второй вход элемента И 23, пятый выход 52 блока 15 управления и второй вход элемента И 34. Кроме того, выход элемента И 34 подключен к десятому выходу 48 блока 15 управления, а первый вход этого элемента соединен с выходом элемента ИЛИ 33,Устройство работает следующим образом,Каждый очередной код х мгновенного значения исследуемого сигнала х(с 1) с информационного выхода АЦП 1 поступает на первый вход блока 2 умножения, на второй вход которого подается код у 1 кусочно-гармонической весовой функции у 1(ю) с выхода блока 12 памяти, На выходе блока 2 умножения формируется код произведения х у 1 ь который, проходя через первый преобразователь 3 кода, преобразуется в дополнительный, С выхода первого преобразователя 3 кода этот код подается на первый вход сумматора 4, на второй вход которого по команде блока 15 управления через мультиплексор 7 выдается код содержимого первого регистра 5, На выходе сумматора 4 формируется сумма кода содержимого первого регистра 5 и дополнительного кода произведения х у 1 ь которая по команде блока 15 управления записывается в первый регистр 5. Далее по команде блока 15 управления происходит выдача с выхода блока 12 памяти на второй вход блока 2 умножения кода у 2 кусочно-гармонической весовой функции у 2(И). При этом на выходе блока 2 умножения формируется прямой код произведения х у 2 ь По команде блока 15 управления результат этого произведения суммируется (в дополнительном коде) с соедржимым второго регистра 6, а полученная сумма записывается .в этот же регистр,На этом цикл обработки входного кода х заканчивается и начинается обработка следующего кода х+1 и так далее,Рассмотрим подробнее процесс формирования кодов у 11 и уз кусочно-гармонических весовых функций у 1(т 1) и у 2(т), которые идентичны друг другу, но сдвинуты по времени на величину Ь 1 =г . 10 15 20 25 30 35 40 45 50 55 с зпв,т, О ц тц,с зп (2 СОоГд СОо ц) Тд ц С 27,Из соотношения (2) видно, что период каждой из этих функций равен Т= 2 гд, а так значения кодов весовой функции симметричны относительно момента времени 1= т, то число запоминаемых ее кодов, а следовательно, объем блока 12 памяти и емкость реверсивного счетчика 10, определяют из соотношения Я=К/2+1, где К - число отсчетов весовой функции за период.При таком способе организации памяти кодов дискретных значений весовых функций у 1(т) и у 2(т) их сдвиг относительно друг друга на время г, осуществляется инвертированием выходного кода реверсивного счетчика 10, который циклически изменяет свое состояние от минимального до максимального и наоборот.На фиг. 3 изображены временные диаграммы, на которых в виде отсчетов решетчатых функций представлены значения прямого кода Й(т) на выходе реверсивного счетчика 10 (фиг. За), значения соответствующих им кодов функции у 1(Щ.(фиг, Зб), значения инверсного кода Я(т) (фиг. Зв) и соответствующие им значения кодов функции у 2(ц) для случая К=30 (2=К/2+1=16),Процесс формирования этих кодов заключается в следующем. Предположим, что реверсивный счетчик 10 находится в исходном, нулевом состоянии, Тогда на его выходах Р и Р будут соответственно действовать потенциалы уровня логической единицы и уровня логического нуля, а блок 15 управления установится в такое состояние, что импульсы "Конец преобразования" с выхода АЦП 1 будут проходить через него на вход прямого счета реверсивного счетчика 10, который под действием этих импульсов изменяет свое состояние от минимального (все нули) до максимального (все единицы). Как только реверсивный счетчик 10 достигнет состояния "Все единицы" потенциалы на его выходах Р и Р соответственно примут значения логлческого нуля и логической единицы, вследствие чего последующие импульсы "Конец преобразования" будут поступать уже с третьего выхода 44 блока 15 управления на вход обратного счета реверсивного счетчика 10, Этот процесс циклически повторяется.Выходной код реверсивного счетчика 10 через управляемый инвертор 11 поступа 1739481(3) который записывается в буферный регистр 9. После этого на десятом выходе 48 блока 15 управления формируется синхроимпульс, по которому разрешается считывание содержимого буферного регистра 9 в запоминающее устройство узкополосного цифрового фильтра, а на шестом выходе 46 блока 15 управления формируется импульс "Сброс", под действием которого происходит обнуление первого регистра 5, т.е. производится опрос и сброс первого канала двухканального цифрового интегратора,. Аналогичным образом, при накоплениикво втором регистре 6 суммы,) х 1 у 2 = кх у 1(+к/2) блок 15 управления формирует управляющие команды, по которым в буферный регистр 9 записывается прямой код 1 1а 2= - ,Я х у 21 = -х у 1(+к/2), (4) После этого на десятом выходе 48 блока 15 управления вновь формируется синхроимпульс для узкополосного цифрового фильтра, а на восьмом выходе 47 - импульс "Сброс", по которому производится обнуление второго регистра 6. Таким образом, проет на адресный вход блока 12 памяти, на выходе которого формируется соответствующий ему код весовой функции, При этом, если с четвертого выхода 53 блока 15 управления на управляющий вход управляемого инвертора 11 поступает потенциал, равный уровню логической единицы, то в управляемом инверторе 11 производится инвертирование поступающего на его вход кода, а если этот потенциал равен уровню логического нуля, то инвертирование не производится.Работа предлагаемого устройства при поступлении очередных кодов х)+п происходит аналогично до тех пор, пока в первомкрегистре 5 не накопится сумма, х у 11.=1 В этот момент блок 15 управления формирует команду, по которой выходной код первого регистра 5 через мультиплексор 7 поступает на вход второго преобразователя 8 кода, где он преобразуется в прямой код51015 исходит опрос и сброс второго канала двухканального цифрового интегратора.При этом период следования синхроимпульсов, формируемых на десятом выходе 48 блока 15 управления, равен 7 д интервалу дискретизации входного сигнала узкополосного цифрового фильтра, а время интегрирования в каждом канале предлагаемого устройства составляет тц =2 т=Ктпр, где 7 пр - время преобразования АЦП 1, а К - число отсчетов в одном периоде весовой функции.Таким образом, на выходе буферного регистра 9 формируется последователь- НОСТЬ КОДОВ. 1- к+пун- для нечетных );К - 1а;= (5)1- Х х + иу 2 - для четных 11 К - 1 20 25 30 35 40 45 50 55 гдеа=К(-1)/2, а п=К-2)/2.На фиг. 4 и 5 представлены временныедиаграммы, иллюстрирующие работу блока15 управления и всего устройства в целом.При этом указанные диаграммы изображены для случая К=14, а=а 2, а+1=аз,Последовательность тактовых импульсов, формируемая на выходе генератора 14опорной частоты (фиг. 4 а, 5 а), поступает через первый вход 39 блока 15 управления навход Т-триггера 16, вход инвертора 17, первый вход элемента И 20 и первый вход элемента И 21, При этом на прямом выходеТ-триггера 16 формируется последовательность импульсов "Пуск", которая через первый выход 40 блока 15 управления (фиг. 4 б,5 б) поступает на вход запуска АЦП 1.На второй вход 41 блока 15 управленияс выхода "Конец преобразования" АЦП 1подаются импульсы "Конец преобразования", которые поступают на В-вход йЯ-триггера 19 и через инвертор 30 на вторые входыэлементов И 31 и 32 (фиг. 4 в, 5 в).По фронту этих импульсов на выходе .АЦП 1 формируются коды отсчетов мгновенных значений входного сигнала х(1), которыеостаются неизменными до момента появления следующего импульса "Конец преобразования" (фиг, 4 г) и поступают на первыйвход блока 2 умножения,На фиг, 5 и изображен сигнал на выходеР реверсивного счетчика 10, который черезтретий вход 43 блока 15 управления поступает на вход инвертора 27, Под действиемэтого сигнала КЯ-триггер 29 устанавливается в состояние "Единица", открывая тем самым элемент И - НЕ 31 для прохожденияимпульсов "Конец преобразования" на третий выход 44 блока 15 управления и далее на вход обратного счета реверсивного счетчика 10(фиг. 5 м), На четвертый вход 42 блока 15 управления подается сигнал с Р выхода реверсивного счетчика 10 (фиг, 5 к), который, пройдя инвертор 28, поступает на В-вход ВЗ-триггера 29. Под действием этого сигнала ВЯ-триггер 29 устанавливается в состояние "Ноль", закрывая тем самым элемент И - НЕ 31 и открывая элемент И - НЕ 32, вследствие чего импульсы "Конец преобразования" будут поступать уже на вход прямого счета реверсивного счетчика 10 с второго выхода 45 блока 15 управления(фиг.5 л). Таким образом происходит изменение направления счета реверсивного счетчика 10, на выходе которого формируется последовательность кодов И от минимального Д=1) до максимального Д=Е) и наоборот(фиг.4 д, 5 е). Эти коды поступают на вход управляемого инвертора 11, с выхода которого они подаются на входы блока 12 памяти и дешифратора 13 (фиг. 4 ж. 5 д), При этом если на управляющем входе управляемого инвертора 11 действует уровень логической единицы, то происходит инвертирование входного кода, а если действует уровень логического нуля, то инвертирование не производится (фиг. 4 е, 5 г),Таким образом имеем следующее М 1 - 000=0 Й 1-111=7К 2 001=1 К 2-110=6Кз - 010=2 Йз - 101=5М 4 011=3 Кд=4Иб - 100=4 К 5 01 1=3Мб 101=5 Й 6 - 010=2Мт в 110 М 7 в 001Мв=7 Ка=0Сигнал управления для управляемого инвертора 11 формируется на прямом выходе ВЯ-триггера 19 и через четвертый выход 53 блока 15 управления поступает на управляющий вход управляемого инвертора 11, Формирование этого сигнала происходит следующим образом. В момент совпадения высоких логических уровней сигнала "Пуск" и инверсной последовательности тактовых импульсов на выходе элемента И 18 формируется уровень логической единицы, по фронту которого ВЯ-триггер 19 устанавливается в состояние "Единица". Это состояние сохраняется до тех пор, пока на В-вход ВЯ- триггера не поступит импульс "Конец преобразования" (фиг, 4 в, 5 в), по фронту которого триггер возвращается в состояние "Ноль".В соответствии с адресными кодами, поступающими на вход блока 12 памяти, на 5 10 15 20 25 30 40 45 501 55 его выходе формируются коды отсчетовопорного кусочно-гармонического сигналау (фиг. 4 з), которые подаются на второй входблока 2 умножения.Коды произведений с выхода блока 2умножения поступают на вход первого преобразователя 3 кода; где они преобразуются в дополнительные коды, которыеподаются на вход сумматора 4. На второйвход сумматора 4 через мультиплексор 7выдается код содержимого первого регистра 5 или второго регистра 6 в зависимостиот уровня сигнала, действующего на управляющем входе мультиплексора 7. При этомвысокому уровню этого сигнала соответствует код, хранящийся во втором регистре 6,а низкому уровню - код, хранящийся в первом регистре 5. В качестве сигнала управления для мультиплексора 7 используется тотже сигнал, что и для управляемого инвертора 11 (фиг. 4 е и 5 г),После установления на выходе сумматора 4 кода суммы, под действием синхроимпульсов, формируемых на пятом и девятомвыходах 52 и 51 блока 15 управления (фиг,4 и, к, 5 ж, з), проводится запись этого кодасоответственно в первый регистр 5 или вовторой регистр 6 (фиг. 4 л, м).Синхроимпульсы для первого регистра5 формируются на выходе элемента И 21(фиг, 4 и, 5 ж) в моменты совпадения высокихлогических уровней последовательноститактовых импульсов (фиг. 4 а, 5 а) и сигналаинверсного сигналу, испбльзуемому в качестве управляющего для управляемого инвертора 11 и мультиплексора 7, Асинхроимпульсы для второго регистра 6(фиг,4 к, 5 з) формируются на выходе элемента И 20 при совпадении высоких логическихуровней последовательности тактовых импульсов (фиг. 4 а и 5 а) и непосредственносигнала управления управляемого инвертора 11 (фиг. 4 е, 5 г). При этом выход элементаИ 21 через пятый выход 52 блока 15 управления подключен к синхровходу первого регистра 5, а выход элемента И 20 черездевятый выход 51 блока управления подключен к синхровходу второо регистра 6.По окончании каждого цикла интегрирования, т.е, после записи в первый регистр 5или во второй регистр 6 кода суммык кх +у илих +уг произво 1дится запись кодов - 7 х +уп илиК- )1- , х +у 2 в буферный регистр 9, ПроК =исходит это следующим образом.Синхроимпульсы, формируемые на пятом 52 и девятом 51 выходах блока 16 уп равления, кроме указанных выходов, поступают также на вторые входы соответствующих элементов И 23 и 22, первые входы которых соединены с вторым выходом 45 и третьим выходом 44 блока управления соответственно. При этом выходы элементов И 23 и 22 через элемент ИЛИ 24 связаны с первым входом элемента И 25, а второй вход элемента И 25 через пятый вход 50 блока 15 управления подключен к выходу дешифратора 13, В зависимости от уровней напряжения, действующих на втором 45 (фиг, 5 л) и третьем 44(фиг. 5 м) выходах блока 15 управления, на первый вход элемента И 25 проходят синхроимпульсы либо с выхода элемента И 22, либо,с выхода элемента И 23, Причем, если в это время на выходе дешифратора 13 действует высокий уровень напряжения, то указанные синхроимпульсы проходят на выход элемента И 25 откуда они, в свою очередь, поступают на вход элемента 26 задержки и через некоторое фиксированное время тэ появляются на его выходе (фиг. 4 п, 5 п). Далее через седьмой выход 49 блока 15 управления эти импульсы поступают на синхровход буферного регистра 9 и под их действием осуществляется1запись кода - Х а+в у 1 илиК; - 11Х х + и У 21 (фиг, 4 р) в буферный ре- К - 1гистр 9, При этом деление на число К производится путем сдвига разрядов кода на соответствующее число в сторону младших разрядов,Дешифратор 13 в рассматриваемом примере настроен на код Й 2=М 7, Не трудно заметить, что за один полный цикл пересчета реверсивного счетчика 10 на выходе дешифратора 13 будет сформирован высокий логический уровень напряжения четыре раза. Однако описанная выше логика работы блока 15 управления обеспечивает формирование синхроимпульса для записи кода в буферный регистр 9 только в двух случаях: когда К=И 7, при окончании второго счета, и когда й=й 2, при окончании обратного счета.Этот импульс, кроме того. поступает также на Я-вход ВЯ-триггера 36, устанавливая его в состояние "Единица". что, в свою очередь, приводит к открыванию элементов И 37 и 38. При этом, если ВЯ-триггер находится в состоянии "Единица", то высокий логический уровень напряжения формируется на выходе элемента И 37. В противном случае высокий логический уровень напряжения формируется на выходе элемента И 38, В-вход ВЯ-триггера 36 через элементИЛИ 35 связан с пятым 52 и девятым 51выходами блока 15 управления, Поэтомупервый же импульс, появившийся на любом5 из этих выходов, возвращает ВЯ-триггер 36в состояние "Ноль" и элементы И 37 и 38закрываются, Таким образом, на выходахэтих элементов формируются короткие импульсы, которые через выходы 46 и 47 блока10 15 управления поступают на входы "Сброс"регистров 5 и 6 соответственно (фиг, 4 н, о и5 н, о). Под действием этих импульсов указанные регистры устанавливаются в состояние "Ноль" (фиг, 4 л, м), т.е. производится15 операция "Сброс" соответствующего канала цифрового интегратора,Для синхронизации работы узкополосного цифрового фильтра, совместно с которым предназначено использовать20 предлагаемое устройство, на десятом выходе 48 блока 15 управления формируютсясоответствующие синхроимпульсы.Так как информация на выходе устройства формируется в цифровом виде, то обыч 25 но используемый в узкополосном цифровомфильтре блок АЦП становится ненужным, ауказанные выше синхроимпульсы должныиспользоваться вместо импульсов "Конецпреобразования" этого блока,30 Рассмотрим подробнее процесс формирования этих синхроимпульсов. которыйможно представить в виде следующего логического алгоритма:35 548=852 х (543+542) (6) где 548 - сигнал, формируемый на десятомвыходе 48 блока 15 управления (фиг, 4 п и5 п);40 352 - сигнал, формируемый на пятомвыходе 52 блока 15 управления (фиг. 4 и, 5 ж);34 з - сигнал, поступающий с Р-выходареверсивного счетчика 10 на третий вход 43блока 15 управления (фиг, 5 д);45 342 - сигнал, поступающий с Р-выходареверсивного счетчика 10 на четвертый вход42 блока 15 управления (фиг. 5 к),При этом логическую операцию инвертирования осуществляют соответственно50 инверторы 27 и 28, операцию логическогосуммирования - элемент ИЛИ 33 и операцию логического умножения - элемент И 34.Таким образом, на выходе элемента И34 формируются импульсы, которые посту 55 пают на десятый выход 48 блока 15 управления и служат в качестве синхроимпульсовдля узкополосного цифрового фильтра,Формула изобретенияУстройство для предварительной фильтрации входных сигналов узкополосныхцифровых фильтров, содержащее генератор опорной частоты, блок управления, реверсивный счетчик и блок умножения, о,т л ич а ю щ е е с я тем, что, с целью повышения избирательности, введены аналого-цифро вой преобразователь, информационный выход которого подключен к первому входу блока умножения, последовательно соединенные первый преобразователь кода, вход которого соединен с выходом блока умно жения, сумматор, первый регистр, мультиплексор, выход которого соединен с вторым входом сумматора, второй преобразователь кода и буферный регистр, последовательно соединенные управляемый 15 инвертор, информационный вход которого подключен к информационному выходу реверсивного счетчика, и блок памяти, выход которого соединен с вторым входом блока умножения, дешифратор, вход которого 20 подключен к выходу управляемого инвертора, и второй регистр, информационный вход которого соединен с выходом сумматора, а выход подключен к второму информационному входу мультиплексора, при этом такто вый вход сигнала "Конец преобразования", первый, второй и третий синхронизирующие входы блока управления соединены соответственно с выходом генератора опорной частоты, с выходом "Конец преобразования" аналого-цифрового преобразователя, с прямым выходом реверсивного счетчика, с инверсным выходом реверсивного счетчика и с выходом дешифратора, выходы сигнала "Пуск", сигнала прямого счета, сигнала обратного счета, сигнала коммутации, первого сигнала записи, первого сигнала обнуления, второго сигнала записи, второго сигнала обнуления и третьего сигнала записи блока управления соединены соответственно с входом "Пуск" аналого-цифрового преобразователя, с входом прямого счета реверсивного счетчика, с входом обратного счета реверсивного счетчика, с обьединенными управляющими входами мультиплексора и управляемого инвертора, с синхровходом первого регистра, с входом сброса первого регистра, с синхровходом буферного регистра, с входом сброса второго регистра и с синхровходом второго регистра, десятый выход блока управления является синхровыходом устройства для предварительной фильтрации входных сигналов узкополосных цифровых фильтров, информационные вход и выход которого являются соответственно информационным входом аналого-цифрового преобразователя и выходом буферного регистра.
СмотретьЗаявка
4838794, 12.06.1990
ХАРЬКОВСКОЕ ВЫСШЕЕ ВОЕННОЕ КОМАНДНО-ИНЖЕНЕРНОЕ УЧИЛИЩЕ РАКЕТНЫХ ВОЙСК ИМ. МАРШАЛА СОВЕТСКОГО СОЮЗА КРЫЛОВА Н. И
МИНЦ МАРК ЯКОВЛЕВИЧ, ЧИНКОВ ВИКТОР НИКОЛАЕВИЧ, КАЛЬЯНОВ ГРИГОРИЙ КОНСТАНТИНОВИЧ, ВОРОНКИН АНАТОЛИЙ МИХАЙЛОВИЧ
МПК / Метки
МПК: H03H 17/00
Метки: входных, предварительной, сигналов, узкополосных, фильтрации, фильтров, цифровых
Опубликовано: 07.06.1992
Код ссылки
<a href="https://patents.su/10-1739481-ustrojjstvo-dlya-predvaritelnojj-filtracii-vkhodnykh-signalov-uzkopolosnykh-cifrovykh-filtrov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для предварительной фильтрации входных сигналов узкополосных цифровых фильтров</a>
Предыдущий патент: Имитатор отрицательной индуктивности
Следующий патент: Регуляризованный фильтр
Случайный патент: Устройство для изменения угла наклона люльки аксиально поршневой гидромашины