Функциональный преобразователь

Номер патента: 1211756

Авторы: Корень, Трахтенберг

Есть еще 2 страницы.

Смотреть все страницы или скачать ZIP архив

Текст

(56) Авторское свидетельство СССР У 993271, кл. С 06 Р 15/353, 1982,Авторское свидетельство СССР У 1037272, кл. С 06 Р 15/353, 1982, (54) ФУНКЦИОНАЛЬНЫЙ ПРЕОБРАЗОВАТЕЛЬ (57) Изобретение относится к области автоматики и вычислительной техники, в частности к устройствам кусочно- линейной аппроксимации функций, и мо жет быть использовано в составе аналого-цифровых вычислительных систем. Преобразователь содержит регистр аргумента, блок вычитания аргумента,генератор импульсов, реверсивныйсчетчик результата, сумматор-вычитатель ординат, блок деления, элементзадержки, реверсивный счетчик адреса,сумматор-вычитатель абсцисс, блок памяти узловых значений абсцисс и ординат, реверсивный счетчик аргумента, блок управления счетчиками, триформирователя импульсов, два сумматора по модулю два, четыре триггера,два элемента И, два элемента ИЛИ идва дешифратора нуля. Блок управлениясчетчиками состоит из:элемента И,М-триггера, трех элементов НЕ идвух элементов И-ИЛИ. функциональный спреобразователь расширяет функциональные возможности за счет преобразования знакопеременных во всех четырех квадрантах функций. 3 ил,Фс1211Изобретение относится к .автоматике и вычислительной технике, в частности к устройствам кусочно-линейной аппроксимации функций, и может быть использовано в составе аналого-циф ровых вычислительных систем.Целью изобретения является расширение функциональных возможностей за счет преобразования знакопеременных функций во всех четырех квадран О тах.На фиг. 1 представлена блок-схема функционального преобразователя; на фиг.2 - функЦиональная схема блока управления счетчиками; на фиг.3 - 15 несколько участков аппроксимации функции при различных знаках аргумента и ординаты.Функциональный преобразователь содержит регистр 1 аргумента, информационный вход 2 преобразователя, блок 3 вычитания аргумента, генератор 4 импульсов, первый элемент И 5, первый. управляемый делитель 6 частоты, реверсивный счетчик 7 результата, сумматор-вычитатель 8 ординат, содержащий выход 9 знака и выход 10 обнуления, блок 11 деления, элемент 12 задержки, вход 13 знака полярнос 30 ти аргумента, реверсивный счетчик 14. адреса, выход 15 кода сумматора-вычитателя 8 ординат, сумматор-вычитатель 16 абсцисс, блоки 17 и 18 памяти узловых значений абсцисс и ординат соответственно, реверсивный счетчик 19 аргумента, выход 20 знака разности блока 3 вычитания аргумента, второй управляемый делитель 21 частоты, выход 22 обнуления блока 3 вычитания аргумента, первый элемент ИЛИ 23, первый дешифратор 24 нуля, второй триггер 25, первый сумматор 26 по модулю два, второй дешифратор 27 нуля, четвертый триггер 28, второй сумматор 29 по модулю два, 45 блок 30 управления счетчиками, первый формирователь 31 импульсов, тре- . тий элемент И 32, второй формирователь 33 импульсов, второй элемент И З 4, второй элемент ИЛИ 35, третий триггер 36, выход 37 четвертого триггера 28, выход 38 второго сумматора 29 по модулю два, первый триггер 39, первый 40 и второй 41 выходы блока 30, третий формирователь 42 импульсов и третий элемент ИЛИ 43.Блок 30 управления счетчиками содержит третий элемент И-ИЛИ 44,756 ъВб-триггер 45, второй, первый и третий элементы НЕ 46-48, первый и второй элементы И-ИЛИ 49 и 50.Преобразователь работает следующим образом.В блоки 17 и 18 памяти заносятся коды и знаки полярности узловых точек абсцисс и ординат функции преобразования 1(х; , причем знаку положительной полярности соответствует нулевой код знакового разряда, а отрицательной - единичный.По выходному коду реверсивного счетчика 14 адреса, разрядность которого определяется количеством участков аппроксимации, находятся коды ординаты и абсциссы соответствующего значения функции преобразования.Сумматоры-вычитатели 8 и 16 определяют результат кодов между поступившими и предыдущими значениями ординат и абсцисс соответственно.С помощью блока 11 деления и управляемого делителя 6 частоты автоматически устанавливается коэффициент наклона интерполирующих отрезков, причем коэффициент передачи делителя 6 частоты на каждом интервале аппроксимации пропорционален отноше- нию Уа У 17Х;-Х; 7где ;., и ц, - предыдущее и поступив шее значения ординат;Х;, и х; - предыдущее и поступившее значения абсцисс.С помощью блока 3 вычитания определяется момент остановки воспроизведения функции по совпадению кода поступившего аргумента с выхода регистра 1 аргумента и кода с выхода реверсивного счетчика 19 аргумента, Управляемый делитель 21 частоты управляет частотой импульсов, поступающих на счетный вход счетчика 19, в соответствии с разностью кодов между поступившей Х; и предыдущей Х;., абсциссами.Состояние триггеров 25 и 28 знака кода ординат и абсцисс определяет область нахождения текущего кода ординат и абсциссы. При этом нулевой код на выходе триггера 25 соответствует положительной ординате, а единичный - отрицательной. Аналогично1211756 50 ф Уох,-х, 1 55 состояние триггера 28 определяет область нахождения абсциссы,Управление реверсом счетчиков .14 и 19 осуществляется с выходов 40 и 41 блока 30 в соответствии с состоянием сигналов на его входах.управление реверсом счетчика 7 результата осуществляется триггером 39 в зависимости от состояния сумматора .26 по модулю два и сигнала знака кодов ординат с выхода 9 сумматора-вы-. читателя 8. При этом нулевые коды на выходах 40 и 41 блока 30 соответствуют режиму суммирования счетчиков 19 и 14, а единичные - режиму вычитанияС помощью элемента ИЛИ 35 и триггера 36 осуществляется запись в счетчики 7 и 19 кодов ординаты и абсциссы первой узловой точки в момент приема первого значения аргумента в регистр 1, что позволяет преобразовывать функции, начинающиеся не с нулевого значения.Рассмотрим работу функционального преобразователя в соответствии с фиг.3.В исходном состоянии реверсивные счетчики 7, 14 и 19, регистр 1 аргумента, триггеры 25, 28, 36, 39 и 45 обнулены, По нулевому коду счетчика 14 адреса из нулевых ячеек блоков 17 и 18 памяти извлекаются коды и знаки полярности абсциссы у, и ординаты , первой узловой точки функции преобразования 1 ( ц ). При этом знаки полярности абсциссы Х, и ординатызаписываются соответственно вотриггеры 28 и 25 по разрешающему сигналу с выхода дешифраторов 27 и 24 нуля. На выходе 22 блока 3 присутствуетсигнал сравнения, который поступаетчерез элемент ИЛИ 23 на вход элемента И 5, закрывая его, и на вход стробирования регистра 1, разрешая приемкода и знака полярности первого значения аргумента х. При поступлениив регистр 1 аргумента к триггер 36переводится в единичное состояние,а на выходе 22 блока 3 формируется задний фронт сигнала сравнения, задержанный на время установки кода и знака реверса счетчиков 7 и 19. По фронту сигнала с выхода триггера 36 разрешается запись в счетчики 7 и 19 кодов ординаты ц и абсциссы м изаоблоков 18 и 17 памяти соответственно. Таким образом на выходе 10 суммато 5 1 О 15 20 25 30 35 40 45 4ра-вычитателя 8 формируется импульсный сигнал сравнения, длительностькоторого определяется временем, необходимым для установки коэффициентовделения делителей 6 и 21 частоты.Сигнал сравнения с выхода 10 сумматора-вычитателя 8 подтверждает черезэлемент ИЛИ 23 закрытое состояниеэлемента И 5,Формирование знаков управленияреверсом счетчиков 7, 14 и 19 производится следующим образом,Управление реверсом счетчика 14осуществляется с выхода 41 блока 30,На выходе 38 сумматора 29 по модулюдва формируется нулевой код за счетсовпадения знаков аргумента Х и абсциссы х, . На выходе 20 блока 3 формируется единичный код, соответствующий разности кодов х - х,. На входахИ элемента И-ИЛИ 49 происходит совпадение сигналов с выхода 37 триггера28, выхода 20 блока 3 и выхода элемента НЕ 48, в результате чего триггер 45 обнуляется. Таким образомсчетчик 14 устанавливается в режимсуммирования.Управление реверсом счетчика 19осуществляется с выхода 40 блока 30По совпадению сигналов на входах элемента И-ИЛИ 44 на выходе 40 блока 30формируется единичный сигнал, и счетчик 19 устанавливается в режим вычитания.По переднему фронту сигнала сравнения с выхода 1 О сумматора-вычитателя 8, задержанному элементом 12задержки на время установки знакареверса, состояние реверсивного счетчика 14 изменяется на единицу. Приэтом из блоков 17 и 18 памяти извлекаются коды и знаки полярности абсциссы х, и ординатыпервого участка аппроксимации, сумматоры-вычитатели 8 16 вычисляют разности кодов, - , и х, - х, соответственно. Посигналу сравнения с выхода 10 сумматора-вычитателя 8 в блоке 11 делениявычисляется код управляющий коэффициентом передачи делителя 6 частотыа в делителе 21 частоты устанавливается коэффициент передачи, соответствующий разности кодов х, - хо с выхода сумматора-вычитателя 16.1211 Управление реверсом счетчика 7осуществляется с выхода триггера 39,на информационный вход которого поступает нулевой код с выхода 9 сумматора-вычитателя 8, соответствующийразности кодов У, - У . Таким образом,по нулевому сигналу на входе синхронизации, поступающему с выходасумматора 26 по модулю два, триггер39 устанавливается в нулевое состояние, переводя счетчик 7 в режим суммирования,После поступления на вход сумматора-вычитателя 8 кода ординаты пер;вого участка аппроксимации Ц, на выходе 10 сумматора-вычитателя 8 вырабатывается задний фронт сигнала сравнения, задержанный на время, необходимое для установки коэффициентовпередачи делителей 6 и 21 частоты.По заднему фронту сигнала сравненияоткрывается элемент И 5, и импульсыс выхода генератора 4 поступают насчетные входы счетчиков 7 и 19, Начинается ступенчато-линейная интерполяция функции на первом участкеаппроксимации, причем частота импульсов на счетных входах счетчиков7 и 19 частоты определяется коэффициентами деления делителей 6 и 21частоты соответственно,20 При достижении счетчиком 7 кода ординаты 11, на выходе 10 сумматоравычитателя 8 формируется передний фронт сигнала сравнения по которому элемент И 5 закрывается. В связи с тем, что состояние сигналов на выходе 20 блока 3, на выходе 38 сумматора 29 и на выходе 37 триггера 28 не изменились, знаки реверса счетчиков 14 и 19 остаются прежними и Формирователь 42 импульсов не срабатывает. Таким образом, состояние счетчика 14 адреса, задержанное элементом 12 задержки, по переднему фронту импульса с выхода 10 сумматора-вычитателя 8 изменяется на единицу, и из блоков 17 и 18 памяти извлекаются коды и знаки полярности абсциссы ю и ордиг наты ь следующей узловой точки. ПоУгизменению состояния на выходе знака полярности блока 18 срабатывает формирователь 31 импульсов и переводит сумматор-вычитатель 8 на время вычисления коэффициента деления делителя 55 частоты 6 в режим суммирования. В сумматоре-вычитателя 16 вычисляется разность кодов хг - х, , которая за 756бносится в делитель 21 частоты, а блок11. деления вычисляет кодкоторый заносится в делитель 6 частоты.По единичному коду с выхода знака полярности блока 18 сумматор 26 по модулю два устанавливается в единичное состояние Таким образом, триггер 39 по установочному входу переведен в единичное состояние и счетчик 7 работает в режиме вычитания, По заднему фронту сигнала сравнения с выхода 10 сумматора-вычитателя 8, задержанному на время установки коэффициентов деления делителей 6 и 21 частоты, открывается элемент И 5 и начинается воспроизведение второго участка аппроксимации. По достижении счетчиком 7 нулевого кода на вход синхронизации триггера 25 с выхода дешифратора 24 поступает сигнал, по которому в триггер 25 заносится единичный код. При этом на выходе сумматора 26 устанавливается нулевой код, по которому разрешается запись в триггер 39 знака кода разности с выхода 9 сумматора-вычитателя 8. Таким образом, на выходе триггера 39 устанавливается нулевой сигнал, и счетчик 7 начинает работать в режиме суммирования. По достижении счетчиком 7 кода узловой точки У, заканчивается воспроизведение второго участка аппроксимации, и на выходе 10 сумматора-вычитателя 8 формируется очередной импульсной сигнал сравнения. Воспроизведение последующих участков аппроксимации происходит аналогичным образом.При достижении счетчиком 7 кода ординатына выходе 10 сумматоравычитателя 8 формируется очередной передний фронт сигнала сравнения, по которому закрывается элемент И 5. Состояния сигналов на входах блока 30 остаются прежними, а следовательно не изменяются знаки реверса счетчиков 14 и 19, и счетчик 14 адреса по переднему фронту сигнала сравнения переходит в следующее состояние. Из блоков 17 и 18 памяти извлекаются коды и знаки полярности абсциссы М,и ординаты , По пзменению состояния на выходах знака полярности блоков 17 и 18 срабатывают формиХ, +х,определяющий коэффициент передачи15 делителя 6 частоты.Знак полярности ординатыусЫ 1 танавливается в единичное состояние сумматор 26 по модулю два, а он в свою очередь переводит в единичное состояние триггер 39, Таким образом, счетчик 7 работает в режиме вычитания.По заднему фронту сигнала сравнения с выхода 10 сумматора-вычитателя 8, задержанному на время установки коэффициентов деления делителей 6 и 21.частоты, открывается элемент И 5 и начинается воспроизведение функции на данном участке аппроксимации.1При достижении счетчиком 19 кода аргумента х на выходе 22 блока 3 формируется передний. фронт сигнала сравнения, закрывающий элемент И 5, и разрешающий прием в регистр 1 кода и знака полярности очередного аргумента Х+, . Нулевой код знака полярности аргумента хизменяет с нулевого на единичный выходной код сумматора 29 по модулю два. В блоке 30 осуществляется формирование знаков управления реверсом счетчиков .14 и 19. На входах элемента И-ИЛИ 49 происходит совпадение сигналов с выхода 37 триггера 28 и выхода 38 сум- . матора 29, подтверждая нулевое состояние триггера 45, и следовательно, режим суммирования счетчика 14. По единичному коду с выхода 38 сумматора 29, поступающему на входы второго элемента И элемента И-ИЛИ 44, в счетчике 19 подтверждается режим вычитания. Реверс счетчика 7 остает-ся прежним.По заднему фронту сигнала сравнения с выхода 22 блока 3, эадер жанному на время установки знаков реверса счетчиков 7, 14 и 19, открыва 20 рователи 33 и 31 импульсов и сумматоры-вычитатели 16 и 8 соответственно переходят на время вычисления коэффициентов деления в режим суммирова 5 ния.В сумматоре-вычитателе 16 вычисляется сумма кодов хх , определяпз+( 1ющая коэффициент передачи делителя 2 1 частоты, а в блоке 11 деления код 10 ется элемент И 5 и продолжается вос- . произведение функции на данном участке аппроксимации.При достижении счетчиком 7 нулевого кода в триггер 25 записывается нулевой код знака полярности ординаты что поиводит к установке на выходе сумматора 26 по модулю два нулевого кода и, соответственно, записи в триггер 39 нулевого кода с выхода 9 сумматора-вычитателя 8, Таким образом, счетчик 7 начинает работать в режиме суммирования.При достижении счетчиком 19 нулевого кода в триггер 28 записывается нулевой код знака полярности абсциссы х,+ что приводит к установке на выходе сумматора 29 по модулю два нулевого кода. Наличие нулевого кода на выходе 20 блока 3 приводит к установке на выходе 40 блока 30 нулевого сигнала, и счетчик 19 начинает работать в режиме суммирования.При достижении счетчиком 19 кода аргумента хна выходе 22 блока 3 формируется передний фронт сигнала сравнения, закрывающий элемент И 5 и разрешающий прием в регистр 1 кода и знака полярности очередного аргумента х , . На выходе 20 блока 3 формируется знак разности кодов х-х, по которому в блоке 30 устанавливаются знаки управления реверсом счетчиков 14 и 19. При этом на входах элемента И-ИЛИ 44 происходит совпадение сигналов и счетчик 19 устанавливается в режим вычитания. На входах элемента И-ИЛИ 50 происходит совпадение сигналов, и триггер 45 устанавливается в единичное состояние, переводя счетчик 14 в режим вычитания. Изменение состояния на выходе 41 блока 30 приводит к срабатыванию формирователя 42 импульсов, выходом соединенного со счетным входом счетчика 14 адреса. Таким образом, из блока 17 и 18 памяти извлекаются коды и знаки полярности абсциссых и ординаты цщ . По единичному коду знака полярности ор- динатына выходе сумматора 26 устанавливается единичный код, и соответственно триггер 39 переходит в единичное состояние, а счетчик 7 - в режим вычитания.По заднему фронту сигнала сравнения с выхода 22 блока 3, задержан 12117561 О 15 20 25 30 35 40 45 50 55 ного на время установки знаков реверса счетчиков, открывается элемент И 5 и начинается отработка поступившего аргумента Х, , По достижении счетчиком 19 кода аргумента хна выходе 22 блока 3 формируется передний фронт очередного сигнала сравнения, закрывающий элемент И 5 и разрешающий прием в регистр 1 кода и знака полярности очередного аргумента Х В соответствии со знаком полярности аргумента Х , на выходе сумматора 29 по модулю два появляется единичный сигнал, который через элемент И-ИЛИ 44 подтверждает режим вычитания счетчика 19. Совпадение сигналов на входах элемента И-ИЛИ 50 с выхода 38 сумматора 29 и выхода элемента НЕ 46 подтверждает единичное состояние триггера 45 и соответственно режим вычитания. счетчика 14. По заднему фронту сигнала сравнения с выхода 22 блока 3 открывается элемент И 5 и начинается отработка поступившего аргумента хк+зПри достижении счетчиком 19 нулевого кода в триггер 28 записывается единичный код знака полярности абсциссы х. Это приводит к установке на выходе сумматора 29 нулевого кода и отсутствию совпадения сигналов на входах элемента И-ИПИ 44. Таким образом счетчик 19 начинает работать в режиме суммирования. Совпадение сигналов на входах элемента И-ИЛИ 50 подтверждает единичное состояние триггера 45 и режим вычитания счетчика 14. При достижении счетчиком 7 нулевого кода в триггер 25 записывается единичный код знака полярности ординаты, и на выходе сумматора 26 устанавливается нулевои код. В триггер 39 записывается нулевой код с выхода 9 сумматора-вычитателя 8, и счетчик 7 начинает работать в режиме суммирования.При достижении счетчиком 7 кода ординаты , на выходе 10 сумматоравычитателя 8 формируется передний фронт сигнала сравнения, по которому закрывается элемент И 5 Состояние сигналов на входах блока 30 остаются прежними, а следовательно не изменяются знаки реверса счетчиков 14 и 19, и счетчик 14 адреса по переднему фронту сигнала сравнения переходит в следующее состояние. Из блоков 17 и 18 памяти извлекаются кодыи знаки полярности абсциссы х ., иординаты, . В делителе 6 и 21частоты заносятся соответствующиекоэффициенты деления на данном,участке аппроксимации. По заднемуфронту сигнала сравнения с выхода10 сумматора-вычитателя 8 открывается элемент И 5 и продолжается отработка аргумента х , . На последующих участках аппроксимации устройство работает аналогично. Таким образом, в предлагаемом функциональном преобразователе по сравнению с известным устройством расширяется класс воспроизводимых функций за счет ступенчато-линейной интерполяции функций в зависимости от кода и знака полярности поступившего аргумента, а также осуществляется воспроизведение функций, начинающихся с произвольного значения. формула изобретения функциональный преобразователь, содержащий генератор импульсов, первый и второй управляемые делители частоты, реверсивный счетчик аргумента, реверсивный счетчик результата, реверсивный счетчик адреса, блок памяти узловых точек ординат, блок памяти узловых точек абсцисс, блок деления, блок вычитания аргумента, регистр аргумента, первый элемент И, элемент задержки и первый элемент. ИЛИ, причем выход генератора импульсов соединен с первым входом первого элемента И, выход которого подключен к информационным вхоцам первого и второго управляемых делителей частоты, выходы которых соединены соответственно с счетными входами реверсивных счетчиков результатаи аргумента, информационный вход преобразователя соединен с информационным входом регистра аргумента, выходкоторого подключен к входу уменьшаемого блока вычитания аргумента, выход признака нуля которого соединенс первым входом первого элемента ИЛИ,выход которого подключен к второмувходу первого элемента И, выход реверсивного счетчика адреса соединенс адресными входами блоков памятиузловых точек абсцисс и ординат,выход блока деления подключен к управляющему входу первого управляемо1 О 5 20 25 30 35 40 45 50 55 го делителя частоты, информационныйвыход реверсивного счетчика результатов соелинен с выходом преобразователя, выход реверсивного счетчикааргумента подключен к входу вычитаемого блока вычитания аргумента,о т д и ч а ю щ и й с я тем, что, сцелью расширения функциональных возможностей за счет преобразования знакопеременных функций во всех четырехквадрантах, в него введены сумматоры-вычитатели абсцисс и ординат,два сумматора по модулю два, блокуправления счетчиками, два дешифратора нуля, четыре триггера, второй итретий элементы ИЛИ, три формирователя импульсов и второй и третийэлементы И, причем выход блока памяти узловых точек ординат соединен спервым информационнь 1 м входом сумматора-вычитателя ординат и установочным входом реверсивного счетчика результата, выход которого соединен свходом первого дешифратора нуля ивторым информационным входом сумматора-вычитателя ординат, выход признака нуля которого соединен со стробирующим входом блока деления, первыми входами второго и третьего элементов И, вторым входом первогоэлемента ИЛИ, входом элемента задержки и разрешающим входом второго управляемого делителя частоты, управляющий вход которого соединен с информационным выходом сумматора-вычитателя абсцисс и входом делителяблока деления, вход делимого которого подключен к информационному выходу сумматора-вычитателя ординат,выход знака кода которого соединенс информационным входом первого триггера, входы синхронизации и установки которого подключены к выходу первого сумматора по модулю два, первый вход которого соединен с выходомвторого триггера, вход синхронизациикоторого подключен к выходу первогодешифратора нуля, выход разряда знака полярности блока памяти узловыхточек ординат соединен с информационным входом второго триггера, вторымвходом первого сумматора по модулюдва и входом первого формирователяимпульсов, выход которого подключенк второму входу третьего элемента И,выход которого соединен с управляющим входом сумматора-вычитателя ординат, выходы разряда регистра аргумента подключены к входам второго элемента ИЛИ, выход которого подключен к входу установки третьего триггера, выход которого соединен с входами разрешения записи реверсивных счетчиков аргумента и результата, выход первого триггера подключен к управляющему входу реверсивного счетчика результата, выход знакового разряда блока вычитания аргумента соединен с первым входом направления счета блока управления счетчиками, первый выход которого подключен к управляющему входу реверсивного счетчика аргумента, выход которого соединен с первым входом сумматоравь 1 читателя абсцисс и входом второго дешифратора нуля, выход которого подключен к входу синхронизации четвертого триггера, выход которого соединен с первым входом второго сумматора по модулю два и вторым входом напряжения счета блока управления счетчиком, второй выход которого подключен к управляющему входу реверсивного счетчика адреса и через третий формирователь импульсов к первому входу третьего элемента ИЛИ, выход элемента задержки соединен с вторым входом третьего эпемента ИЛИ, выход которого подключен к счетному входу реверсивного счетчика адреса, выход обнуления блока вычитания аргумента соединен с входом стробирования регистра аргумента, вход знака полярности аргумента которого соединен с информационным входом преобразователя, а выход знака соединен с вторым входом второго сумматора по модулю два, выход которого соединен с третьим входом направления счета блока управления счетчиками, выход разряда знака полярности блока памяти узловых точек абсцисс соединен с информационным входом четвертого триггера и входом второго формирователя импульсов, выход которого подключен к второму входу второго элемента И, выход которого соединен с управляющим входом сумматора-вычита теля абсцисс, второй информационный вход которого. соединен с информационным выходом блока памяти узловых точек абсцисс и информационным входом реверсивного счетчика аргумента, причем блок управления счетчиками содержит три элемента НЕ, три элемента И-ИЛИ и 85 -триггер, первый вход направления счета блока управления счетчиками соединен с входом первогоэлемента НЕ и с первыми входами первых групп первого, второго и третьего элементов И-ИЛИ, инверсный выходпервого элемента ИЕ соединен с первыми входами вторых групп первого ивторого элементов И-ИЛИ, второйвход направления счета блока управления счетчиками соединен с входомвторого элемента НЕ, вторым входом.первой группы первого элемента И-ИЛИ,первым входом третьей группы первого элемента И-ИЛИ,. вторым входомвторой группы второго элемента И-ИЛИ,инверсный выход второго элемента НЕсоединен со вторыми входами второйгруппы первого элемента И-ИЛИ, первой и третьей групп второго элемента И-ИЛИ, третий вход направления счета блока управления счетчикамисоединен с входом третьего элемента НЕ, с вторыми входами третьихгрупп первого и второго элементов И-ИЛИ и с первым и вторым входами второй группы третьего элемента И-ИЛИ, инверсный выход третьегоэлемента НЕ соединен с третьими входами первой и второй групп первого 10 и второго элементов И-ИЛИ и вторымвходом первой группы третьего элемента И-ИЛИ, выходы первого и второго, элементов И-ИЛИ соединены соответственно с входами сброса и установки 05 -триггера, выход которого соединен с вторым выходом блока управле .ния счетчиками, первый выход которогосоединен с выходом третьего элемента И-ИЛИ.

Смотреть

Заявка

3781966, 16.08.1984

ПРЕДПРИЯТИЕ ПЯ В-2817

ТРАХТЕНБЕРГ АЛЕКСАНДР СРУЛЬЕВИЧ, КОРЕНЬ СЕМЕН ДАВИДОВИЧ

МПК / Метки

МПК: G06F 17/17

Метки: функциональный

Опубликовано: 15.02.1986

Код ссылки

<a href="https://patents.su/10-1211756-funkcionalnyjj-preobrazovatel.html" target="_blank" rel="follow" title="База патентов СССР">Функциональный преобразователь</a>

Похожие патенты