Просочкин
Вычислительное устройство
Номер патента: 1674109
Опубликовано: 30.08.1991
Авторы: Просочкин, Свиньин, Тулузаков
МПК: G06F 7/52
Метки: вычислительное
...сдвига вправо кодаделимого у.Блок 2 сдвига производит левый сдвигкода делителя, необходимый для получениянормированной величины т Е (О; Ц, Например, если Мо = О, то в блоке 2 сдвига осуществляется нулевой сдвиг кода, при Мо = 1код делителя сдвигается влево на один разряд и т,д. (и - 1)-разрядный код, определяющий нормированную величину г, поступаетна вход блока 5 формирования базиснойфункции.Блок 5 формирования базисной функции(см. Фиг. 2) вычисляет ее значение в видесуммы кусочно-линейной р т) и корректиру щей Ьр фущцйЮ=уь (г)+Ьрт, Р)Где фд (7) = 1 - Г/2;Ьр)=1/(+ )-, +/2,Кусочно-линейная функция рформируется в виде дополнительного кода величины т/2. Кодтинвертируется в блоке 10инверторов и поступает со сдвигом в одинразряд(деление на...
Устройство для извлечения корня третьей степени
Номер патента: 1656531
Опубликовано: 15.06.1991
Авторы: Колесников, Просочкин, Свиньин
МПК: G06F 7/552
Метки: извлечения, корня, степени, третьей
...17 мантиссы. На адресный вход младших разрядов блока 28 памяти подаются старшие разряды первого регистра 13 мантиссы. Из блока 28 памяти считывается значение М 1, где М - значение мантиссы в узловой точке. Результат поступает на информационный вход четвертого регистра 27 мантиссы.По второму тактирующему импульсу, поступившему по входу 21 синхронизации, производится запись во второй триггер 2, второй регистр 10 порядка, буферный регистр 25, второй регистр 17 мантиссы и четвертый регистр 27 мантиссы кодов, поступивших на их информационные входы. Содержимое второго 17 и четвертого 27 регистров мантиссы складывается на сумматоре 18, а результат умножается умножителем 26 на код из буферного регистра 25. Таким образом, на информационный вход...
Устройство для извлечения корня
Номер патента: 1508209
Опубликовано: 15.09.1989
Авторы: Просочкин, Свиньин, Тулузаков
МПК: G06F 7/552
Метки: извлечения, корня
...участок аппроксимации с начальным значением аргумента Х =1000.ОО (Фиг,2) коду М,=1 - первыйучасток с Х=010000 и т,д, Кодс выхода дешифратора 1 поступает наадресный вход блока 4 памяти, изкоторого считывается соответствуюКГ 1щая .-му участку величина -1 Х , поступающая на первый вход умножителя 5,Кроме того, выходной код дешифратора 1 поступает на управляющий входблока 2 сдвига, где осуществляетсясоответствующий сдвиг кода аргумента, необходимый для получения нормированной величины ГЕ 0;. Например, если М =О, то в блоке 2 сдвигаосуществляется нулевой сдвиг кода,при М= код аргумента сдвигаетсявлево на один разряд и т,д, (и) -разрядный код, определяющий нормиро- +ванную величину , поступает на инфор 1мационный вход блока 3...
Устройство для вычисления функций
Номер патента: 1472901
Опубликовано: 15.04.1989
Авторы: Комков, Просочкин, Свиньин
МПК: G06F 7/544
Метки: вычисления, функций
...Новое преобразование производится с подачей очередного сигнала СТАРТ и происходит аналогичноописанному выше,Формула изобретения1. Устройство для вычисления функций, содержащее генератор импульсов, блок управления, блок формирования функций, первый и второй счетчики, блок постоянной памяти первый и второй блоки оперативной памяти, с первого по третий коммутаторы, первый сумматор, входной регистр и элемент И - НЕ, причем выход генератора импульсов соединен с тактовым входом блока управления, входы пуска и сброса которого подключены соответственно к входам пуска и сброса устройства, вход сброса которого соединен с первым входом начальной установки блоКа формирования Функций, выход значения функции которого соединен с выходом...
Интерполятор
Номер патента: 1465893
Опубликовано: 15.03.1989
Авторы: Докучаев, Колесников, Просочкин
МПК: G06F 17/17
Метки: интерполятор
...5 сброса сигнала "0", который переводит счетчик 1 в режим приема старших разрядов аргумента, сбрасывает триггер 10, регистр 13, при этом сигнал с выхода элемента НЕ 11 стробирует зались мпадшкх разрядов аргумента в регистр 2. На первый вход коммутатора 5 с выхода регистра 2 поступает код группы младших разрядов аргумента, определяющий величину= (х - х)3 14658 у астка аппроксимации воспроизводимэи функции;Я 0 у 1 у 1 = 1 рвр 2 у р - число старших разрядов аргумента), а на его второй вход - код вели-чйны (1 . С) с выхода преобразователя 4. Сигнал "0" с прямого выхода триггера 10, поступающий на управляющий вход коммутатора 5, подключает его ыход к выходу преобразователя 4 и 10 ход блока 7 памяти, и на вход множнеля умножителя 8 подается...
Устройство для воспроизведения функций
Номер патента: 1348828
Опубликовано: 30.10.1987
Авторы: Максимов, Просочкин, Свиньин
МПК: G06F 7/544
Метки: воспроизведения, функций
...степени на томучастке, которые хранят ся в последовательныхячейках ПЗУ 6 в порядке,приведенном на фиг.Зб.Номер участка 3 задается кодом надвух младших разрядах счетчика 4.Различие режимов ФП и ГФВ заключается только в том, что в режимеФП на вход адреса ПЗУ 6 и вход сумматора 25 поступает через мультиплексор 20 линейно нарастающий код с выхода счетчика 4, а код, определяемыйзначениями, записанными до запускапредлагаемого устройства, - на воспроизведение функции в ОЗУ 23. Поэтому в дальнейшем этй режимы не разК моменту г., (см. фиг,2) на входе накапливающего регистра установлено первое произведение С В (х),передний фронт второго тактового импульса с выхода элемента И-НЕ 3 через элемент И 12, работа которогоразрешается логической единицей...
Гибридное интегрирующее устройство
Номер патента: 1316008
Опубликовано: 07.06.1987
Авторы: Белов, Комаров, Просочкин, Якимов
МПК: G06G 7/186
Метки: гибридное, интегрирующее
...сигналапо первому информационному входу четвертого мультиплексора 44 (т.е. без инверсии),поэтому 1 = Ь.Анализ диаграмм 1 м 1 в промежутке времени То- Т показывает,что сигнал с = О в течении всеговремени второго интегрирования вовтором интеграторе 33. Если 1=1,как это имеет место в промежутке времени С- С, то сигнал р = 1 и четвертый мультиплексор 44 пропускаетсигнал Ь по второму информационномувходу (т.е. с инверсией), поэтому- Ь. Анализ диаграмм Ь,р,с в промежутке времени Т - 1 ь показывает,что с=0 в течение всего времени второго интегрирования во втором интеграторе 33. Такю образом, при любом знакевыходного напряжения второго интег -ратора 33 сигнал с = 0 в течениивсего времени второго интегрированияво втором интеграторе 33, что...
Аналого-цифровое интегрирующее устройство
Номер патента: 1275483
Опубликовано: 07.12.1986
Авторы: Комаров, Просочкин
МПК: G06G 7/18
Метки: аналого-цифровое, интегрирующее
...на единицу больше максимального отрицательного числа 1,0001. Если во всех разрядах мантиссы имеют" ся нули, то на выходе элемента ИЛИНЕ 12 появляется сигнал логической единицы, при наличии логической единицы на знаковом выходе реверсивного счетчика 1 на выходе элемента И 13 появляется сигнал логической единицы, который устанавливает в единичное состояние триггер 14, что является признаком переполнения.Принцип действия преобразователя11 дополнительного кода в прямой(фиг, 2). Входной цифровой сигнал устройства подается на вход преобразователя 11 следующим образом.Знаковый сигнал подается на,знаковый вход (нижний по схеме, фиг. 2), а (и)-разрядная мантисса подается на информационный вход (верхний по схеме, фиг. 2). Если входной цифровой...
Устройство для воспроизведения функций
Номер патента: 1182546
Опубликовано: 30.09.1985
Авторы: Комаров, Просочкин
Метки: воспроизведения, функций
...на входе 20 устройства и представляет собой адрес блока 4 памяти, р старших разрядов этого кода определяют адрес блока 5 памяти. По каждому адресу в блок 4 заносится информация, которая формит руется на входе 21 устройства и включает в себя код крутизны (включая знак) наклона линейного участка аппроксимации воспроизводимой функции, код числа тактов, определяющий длину воспроизводимого участка и признак окончания формирования функции. По каждому адресу в блок 5 памяти заносится код, который формируется на входе 22 устройства и представляет собой значение функции в начале каждого 1-го, где= 1 2(= О,1, 2 2 ), участка аппроксимаРции. По окончанию программирования блоков 4 и 5 памяти счетчик 2 адреса сбрасывается в нулевое...
Устройство для воспроизведения запаздывающих функций
Номер патента: 1173424
Опубликовано: 15.08.1985
Авторы: Комаров, Недорезов, Просочкин, Сюхин
МПК: G06G 7/26
Метки: воспроизведения, запаздывающих, функций
...на шину задания кода времени запаздывания устройства. Для воспроизведения выходной функции используется метод кусочно-линейной аппроксимации, реализуемый с помощью цифроаналогового интегратора 19. Наклон линейных участков воспроизводимой функции определяется величиной входной проводимости интегратора 19, которая устанавливается кодом, поступающим на информационный вход интегратора 19 из блока 10 оперативной памяти через регистр 13. Коды, характеризующие коэффициенты наклона линейных участков аппроксимации, определяются в блоке 16 вычитания в виде разности отсчетов, соответствующих концу и началу отрезков, и записываются в ячейки блока 10 оперативной памяти. Импульсы, синхронизирующие запись информации в ячейки блока 10, формируются...
Устройство для воспроизведения запаздывающих функций
Номер патента: 1168973
Опубликовано: 23.07.1985
Авторы: Кисленко, Комаров, Просочкин
МПК: G06G 7/26
Метки: воспроизведения, запаздывающих, функций
...с выходом формирователя, первый вход подключен к выходу элемента задержки, а второй вход - к входу формирователя и входу З 5 элемента задержки. Демультидлексор 17 содержит элемент НЕ и два элемента И, подключенные первыми входами к информационному входу демультиплексора, а выходами - соответственно 40 к первому и второму выходам демультиплексора, а второй вход первого элемента И соединен через элемент НЕ с управляющим входом демультиплексора и вторым входом второго элемента И. устройство функционирует в двухрежимах: "Подготовка" (триггер 2 обнулен импульсом."Стоп" с шины 13 50 устройства) и "Воспрбизведение"(триггер 2 установлен в единичное состояние. импульсом "Старт" с шины 12 ,устройства) . Кроме того, переключение триггера 2 в...
Гибридное интегрирующее устройство
Номер патента: 1168972
Опубликовано: 23.07.1985
Авторы: Абросимов, Белизин, Белов, Кокорев, Комаров, Просочкин, Якимов
МПК: G06G 7/186
Метки: гибридное, интегрирующее
...призна. ком отрицательного интегрирующего напряжения. Если Ц О, то выходные импульсы появляются на выходе 16 поло. 5 жительного приращения (промежуток времени с -с на диаграмме з, фиг.4). При Ь=1 в первом интеграторе 29 реализуется второе интегрирование (про 10 межутки времени С-С и С 7- на диаграмме Й, фиг.4), а во второй интеграторе 30 - первое интегрирование (промежутки времени С-.С и тр- на диаграмме Г, фиг.4), Источник ин 15 тегрируемого напряжения при этом через резистор 9 и переключатель 8 под" ключен к входу второго интегратора 30, второй выход ГЭТ 11 обесточен, первый выход ГЭТ 11 активизирован. Процесс второго интегрирования в первом интеграторе 29 идентичен вышеуказанному аналогичному процессу во втором интеграторе 30,...
Формирователь сложных сигналов
Номер патента: 1153391
Опубликовано: 30.04.1985
Авторы: Комаров, Просочкин
МПК: H03K 4/02
Метки: сигналов, сложных, формирователь
...11 импульсов, первый вход четвертого элемента 15 И соединен с первой входной шиной 5 устройства, второй вход первого элемента 1 И соединен с первым выходом цифрового элемента сравнения 9, второй выход которого соединен с вторым входом четвертого элемента 15 И, первый вход элемента 17 ИЛИ соединен с второй входной шиной 18 устройства, третья входная шина 19 соединена с вторым входом демультиплексора 10, первый выход которого соединен с второй выходной шиной 0 устройства, второй выход демультиплексора 10 соединен с вторым входом элемента 17 ИЛИ,Первые входы счетчиков 2, 7 и 8 являются счетными (входами сложения), вторые входы первого счетчика 2 и третьего счетчика 8 являются входами синхронизации, второй вход второго счетчика 7...
Формирователь сложной функции
Номер патента: 1075400
Опубликовано: 23.02.1984
Авторы: Комаров, Просочкин
МПК: H03K 13/02
Метки: сложной, формирователь, функции
...при вЗ (строчными латинскими буквами на ней обозначены проводники и шины, сигналы в которых используются в дальнейших фигурах); на Фиг. 2 - эпюры напряжений, поясняющие принцип действия предлагаемого устройства, в режиме фРабота 1 при формировании прямоугольных Функций У (1) - на первом и У (1,1 Мцд, ) - на втором выходах устройства (при И 3), гдетекущее время, Мцр - цифровой код, подаваемый на первый вход устройства и определяющий величину сдвига по Фазе функции У (1) относительно Функции у(1), для двух значений Ицпр000 и Мцрр ь 01 1Латинскими стрЬчными буквами обозначены сигналы, которые действуют в соответствующих проводниках.Формирователь содержит генератор 1 тактовых импульсов, блок 2 Формирования адреса, основной и дополнительный...
Функциональный преобразователь
Номер патента: 1045225
Опубликовано: 30.09.1983
Автор: Просочкин
МПК: G06F 1/02
Метки: функциональный
...преобразователь (ЦАП), приЧем вход устройства соединен с входом АЦП, выход устройства соединен с выходом ЦАП2Недостатком известного устройстваявляется сложность, обусловленнаябольшой информационной емкостью ЗУ,При воспроизведении функциональнойзависимости У=Г(Х) (входная и выходная аналоговые переменные определенына интервалах0; ХД 0; Усоот, ветственно) необходимое число адресовЗУ определяют по ФормулеМ., (1Х ЬХ;и30где Ь Хя,я- минимальный шаг аппроксимации, который можно определить поформулеЗа упХ 1. =35где 5 - допустимая погрешность аппроксимации Функции У, л;11(щд- максимальное значение модуляпроизводной функции У на ин 40тервале определения Х.Учитывая (2), получают100 ХягкичОм (3)8 увНеобходимую разрядность ячеек блока...
Функциональный преобразователь
Номер патента: 1019444
Опубликовано: 23.05.1983
Автор: Просочкин
МПК: G06F 7/544
Метки: функциональный
...и второго элементов И, вторые входы которых соединены с выходом третье о элемента И, первый и вто рой входы которого соединены с выходами триггера и генератора импульсов, вы . ход реверсивного счетчика соединен с входом первого блока памяти и"информа-ционным входом выходного регистра,управляющий вход которого соединен свыходом схемы сравнения,На чертеже представлена блок-схема5 преобразователя.Функциональный преобразователь содержит входной регистр 1, блоки 2 и 3имяти, вход 4 и выход 5 преобразовате1 О ля, схему сравнения ь, триггер 7, элементы И 8 10, реверсивный счетчик 13.,выхорной регистр 3.2 генератор импульсов13 и регистр функции 14,Устройство работает следующим обра 35 зом. На вход 4 подается переменная Х,На выходе регистра 1...