Устройство для контроля логических блоков
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
Союз Советскка Соцкалксткяескмк Республик(22) Заявлено 0 Ь 08,76 (21) 2398349/18-21с прнсоерннением заявки РЬ -(51) И. Кл,С 01 В 31/28 Государственный комитет СССР по дедам изобретений и открытн й(088.8) Дата опубликования описания 2504.79(71) заявитель институт электроники и вычислительной техники(54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЛОГИЧЕСКИХБЛОКОВ Изобретение относится к контрольноизмерительной и вычислительной технике и может использоваться для функционально-динамического контроля интегральных логических структур,Известно устройство для контроляэлектронных схем цифровых вычислительных машин, содержащее блок ввода, регистр задания, блок сравнения, анализируемую схему, блок управления, блокиндикации, а также блоки преобразования, эталонов и компаратора - преобразователя 1),Недостатками устройства являютсяневозможность осуществления функцио- (5нально-динамического контроля, т,е,контроля задержки распространения.сигналов в проверяемых узлах, отсутствие воэможности проверки большогофЪчисла узлов ЦВМ или же больших инте- ф"гральных схем (БИС), имеющих синхронную органиэацию, т.е. требующих подачи на свои входы одного или нескольких импульсных сигналов.Известно устройство для контроля фамплитудно-временных параметров логических сигналов, содержащее блок ввода информации, блок управления, формирователь входных сигналов, блоксравнения, блок памяти, анализа и ре- оО гистрации, блок считывания, линию задержки, генератор стробсигнала, блокустановки опорных напряжений, источ ".ник опорных напряжений 2,Недостатком устройства являетсяотсутствие воэможности контроля интегральных узлов с синхронной органиэацией, а также невозможность подачиимпульсных сигналов (или серии импульсов) с максимальной рабочей частотой работы проверяемых блоков,С целью расширения функциональныхвоэможностей в устройство для контроля логических блоков, содержащее блокввода информации, соединенный с формирователем входных сигналов, которыйподключен к входным зажимам испытуемого блока, к выходным зажимам кототого подсоединен первый вход блокасравнения, соединенный с блоком памяти, анализа и регистрации, вход блокаустановки опорных напряжений соединенс источником опорных напряжений, а выход подключен к второму входу Слокасравнения, к третьему входу которогоподсоединен генератор стробсигнала,связанный с линией задержки, и блокуправления, вход которого связан сблоком ввода информации, а выходыс линией задержки, генератором строб 658509сигнала и блоком считывания, соединенным с вторым входом Формирователявходных сигналон, введены многоканальный генератор импульсов и блок запуска линии задержки, при этом входымногоканального генератора импульсонсоединены с дополнительными выходами 8блока. управления, одни из выходов - свходными зажимами испытуемого блока,а другие выходы - с одними из входовблока запуска линии задержки,другойвход которого связан с блоком считывания а выход - с линией задержкиНа чертеже приведена структурнаяэлектриче кая схема устройства,Устройство содержит блок 1 вводаинФормации, формирователь 2 входных 5сигналон, блок 3 управления, блок 4считывания, многоканальный генератор5 импульсов, блок б запуска линии задержки, испытуемый блок 7, линию 8 задержки,блок 9 сраннения,генератор 10стробирующих сигналон, блок .1 памяти,анализа и регистрации, блок 12 установки опорных напряжений и источник 13опорных напряжений,Программа проверки, состоящая иэтестовых и управляющих команд, поступает из блока 1 ввода информации навходы формирователя 2 и блока 3. Выходы блока 3 управления соединены с входами блока 4 считывания, генератора 5импульсов, линии 8 зад эржки и генератора 10. С выхода Формирователя 2 после прихода на его нход иэ блока 4 считывания сигнала считывания на входблока 7 подаются сигналы О ис заданными уровнями напряжения. Этот 35же сигнал считывания с другого выхода блока 4 поступает на один из входоэ блока б,Первая группа выходов генератора 5импульсов соединена с входами блока407,а вторая группа выходон - с входамиблока б. Исследуемые сигналы с ныходаиспытуемого блока 7 подаютсл на одиниз входов блока 9 сравнения, на другом входе которого устанавливаетсязаранее необходимый уровень опорногонапряжения Билис блока 12,соединенного с источйиком 13. Задержанный сигнал с выхода линии 8 задержки подается на вход генератора 10 свыхода которого сформированный стробсигнал подается на стробируемый входблока 9 сравнения, выход последнегоноединен с входом блока 11 памяти,анализа и регистрации.Устройство работает следующим образом.Программа проверки испытуемого блока 7, состоящая из тестовых наборов,последовательно вводится н формирователь 2 из блока 1. 60После записи одного тестового кабора из блока 3 на вход блока 4 поступает команда, н результате чего посигналу считына.ния с выхода блока 4считывания на входы испытуемого блока 7 подается записанный в Формиронателе 2 тестовый набор, Та же команда,которая подается н блок считывания,запускает генератор 5 импульсон, Характерной особенностью генератора 5явллется возможность регулируемогофазового сдвига импульсон и каналах,длительность, полярность, количествои частота следонания которых такжеможет программироваться. В частномслучае может быть использован генератор импульсов с одним выходом. Импульсные сигналы с определенным фаэоным сдвигом и задержкой по отношению к поданному тестовому набору,имеющие заданную амплитуду, длительность и полярность, с выходов генератора 5 поступают на импульсные входы испытуемого блока 7 с частотойследования, определяемой программой,которая много вьпле частоты смены тестовых наборов, поступающих через формирователь 2 на испытуемый блок 7.Вапуск линии 8 задержки и формирование стробсигнала в генераторе 10 длястробирования блока 9 сравнения, навходы которого с выходов блока 7 подаются сигналы реакции в ответ напотенциальные и импульсные воздействия с выходов Формирователя 2 и генератора 5 импульсов и соответствующие уровни опорного напряжения, осуществляется сигналом с выхода блокаб запуска линии задержки, котораясрабатынает от последнего импульсалюбого выбранного выхода (1 - и ) генератора 5, После подачи стробсигнала в блок 9 н последнем осуществляетс я амплитудно-временная селекция.Информация о гоцности или негодностиисследуемых логических сигналов поуровню (амплитудная селекция) и задержке распространения в испытуемом узле(временная селекция) регистрируетслблоком 11 памяти, анализа и регистрации,Аналогично происходит работа присчитывании последующих тестовых наборов. Если после какого-либо тестовогонабора не требуется подача импульсныхсигналон с многоканального генератора5 импульсон, то в соответствии с программой проверки происходит блокировка генератора импульсов сигналом сблока 3, а запуск линии 8 задержки иФормирование стробсигнала осущестнляется в этом случае с ныхода блока бзапуска линии задержки от сигнала считывания иэ блока 4 . При необходимостипосле любого тестового набора блокировка с генератора 5 может быть снята и его запуск осуществляется командой считывания из блока управления.Таким образам, предлагаемое устройство реализует проверку значительнобольщих разновидностей испытуемых логических блоков, так как введенныедополнительно многоканальный генератор импульсон и блок запуска линии509 Формула изобретения Составитель Г.РассмотроваРедактор Л,Гребенникова Техред Э.Чужик Корректор И,Муска Тираж 1089 ПодписноеЦНИИПИ Государственного комитета СССРпо делам изобретений и открытий113035, Москва, Ж, Раушская наб д.4/5 Заказ 2050/41 Филиал ППП Патент, г.ужгород, ул,Проектная,4 5 658задержки позволяют осуществлять Функциональную проверку с контролем амплитуды и времени задержки распространения выходных сигналов в узлах с одно-двух-и многофазовой синхронизацией,а также целого ряда последовательныхблоков (регистры, счетчики и т.д.),при этом подача импульсов в серии влюбом из каналов может осуществлятьсяна максимальной рабочей частоте (5мГц, 2 мГц и т.д,) для проверяемыхблоков,)О Устройство для контроля логических блоков, содержащее блок ввода информации, соединенный с Формирователем входныХ. сигналов, который подключен К входным зажимам испытуемого блока, к выходным зажимам которого подсоединен первый вход блока сравнения, 20 соединенный с блоком памяти, анализа и регистрации, вход блока установки опорных напряжений соединен с источником опорных напряжений, а выход подключен к рторому входу блока сравне- я 5 ния, к третьему входу которого подсое динен генератор стробсигнала, связанный с линией задержки, и блок управления, вход которого связан с блоком ввода информации, а выходы - с линией задержки, генератором стробсигнала и блоком считывания, соединенным с вторым входом формирователя входных сигналов, о т л и ч а ю щ е е с я тем, что, с целью расширения Функциональных возможностей устройства, в него введены многоканальный генера,тор импульсов и блок запуска линии задержки, при этом входы многоканального генератора импульсов соединены с дополнительными выходами блока управления, одни из выходов - с входными зажимами испытуемого блока, а другие выходы - с одними их входов блока запуска линии задержки, другой вход которого связан с блоком считывания, а выход - с линией задержкиИсточники информации, принятые во внимание при экспертизе1, Авторское свидетельство СССР Р 378852, кл. С 06 Г 15/46, 18.04,73.2. Авторское свидетельство СССР Р 411399, кл, С 01 В 31/28, 15.01.74,
СмотретьЗаявка
2398349, 03.08.1976
ИНСТИТУТ ЭЛЕКТРОНИКИ И ВЫЧИСЛИТЕЛЬНОЙ ТЕХНИКИ АН ЛАТВИЙСКОЙ ССР
ЖУЛЯКОВ ВИКТОР КУЗЬМИЧ, ПЕЛИПЕЙКО ВЛАДИМИР АПОЛЛОНОВИЧ, ПЛОКС ВАЛЕНТИН ОСКАРОВИЧ
МПК / Метки
МПК: G01R 31/3177
Метки: блоков, логических
Опубликовано: 25.04.1979
Код ссылки
<a href="https://patents.su/3-658509-ustrojjstvo-dlya-kontrolya-logicheskikh-blokov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля логических блоков</a>
Предыдущий патент: Устройство для регистрации вольтфарадных характеристик
Следующий патент: Устройство для контроля прохождения импульсов
Случайный патент: Способ диагностики механизмов с вращающимися узлами и устройство для его осуществления