Процессор для контроля цифровых схем
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(22) Заявлено 22.03,72 (21) 1761828/18-24 51) М. Кл. 6 06 11/00 нием заявки ЛЪ присое государственный комитет Совета Министров СССР по делам изобретений и открытий.07.74, Бюллетеньата опубликования описания 22.11.74 72) Автор изобретен и ф 1 ффц 1. ц сии ссссе й М Сергеев Институт электронных управляющих м 71) Заявител(54) ПРОЦЕССОР ДЛЯ КОНТРОЛЯ ЦИФРОВЫХ С Изобретение относится к области вычислительной техники, Оно может быть использовано в системах автоматического контроля интегральных схем, а также блоков и устройств средств вычислительной техники при их производстве и обслуживании.Известны процессоры для систем автоматического контроля цифровых схем, содержащие арифметико-логическое устройство, соединенное с микропрограммным устройством управления, регистр адреса, регистр кода операции, регистры операндов, выход первого регистра операндов через первый коммутатор и первый выход второго регистра операндов соединены с соответствующими входами а рифм етико-логического устройства, выход которого подключен ко входу буферного регистра, первый выход которого соединен с первым входом второго регистра операндов, выход которого подключен к информационному выходу процессора, регистр индикации с подключенными к нему индикаторами, устройство управления регистром индикации. Первый выход микропрограммного устройства управления, первый выход регистра кода операции и выход регистра адреса соединены соответственно с синхронизирующим, кодовым и адресным выходами процессора и соответствующими входами устройства управления регистром индикации, Первый вход процессора подключен к первому входу микропрограммного устройства управления, второй вход которого соединен со вторым выходом регистра кода операции, а второй вы ход - с первым входом первого коммутатора. Такие процессоры расчитаны на использование в качестве источника программ непосредственно устройства ввода с перфоленты 10 или накопителя на магнитной ленте или каких-либо других устройств внешней памяти.Данный способ программирования позволяет обойтись без оперативного запоминающего устройства (ОЗУ), но наряду с этим обеопе чивает решение лишь достаточно простых задач контроля и исключает возможность использования быстрых нестартстопных устройств внешней памяти, так как длительность ряда операций контроля (измерения пара метров) и вывода (печать) существенно превышает время цикла выдачи информации этими устройствами. Известные процессоры ЦВМ, управляемые программой из ОЗУ, обладающие алгоритмической универсальностью 25 и позволяющие использовать быстрые устройства внешней памяти, не могут программироваться прямо от устройств ввода, т. е, без ОЗУ и оказываются слишком дорогими для большинства простых и массовых задач кон троля,Целью изобретения является создание процессора, программное управление которым возможно как непосредственно от устройств ввода и внешней памяги, так и от ОЗУ, и структура и состав оборудования которого может, изменяться в зависимости от вида управления и характера решаемых задач контроля.Целью изобретения, кроме того, является обеспечение универсальности процессора в отношении номенклатуры и числа подключаемых устройств внешней памяти или ввода используемых в качестве средств программного управления, и сокращение сго ооорудования по сравнению с известными устройствами, выполняющими функции процессора в системах автоматического контроля,В предложенный процессор введены регистр адреса команды, регистр длины формата команды, информационный регистр памяти, адресный регистр памяти, устройство анализа запросов, приоритетное устройство, устройство сдвига, коммутаторы и микропрограммный блок управления, соединенный с микропрограммным устройством управления, второй выход которого подключен к первому входу второго коммутатора, второй вход которого соединен с информационным входом процессора. Выход второго коммутатора подключен к первому входу регистра кода операции, ко второму входу второго регистра операндов, ко входам регистра адреса и первого регистра операндов и к первому входу регистра длины формата команды, выход которого соединен со вторым входом первого коммутатора, второй и третий входы - соответственно с третьим выходом микропрограммного устройства управления и вторым входом буферного регистра. Первый и второй выходы устройства управления регистром индикации подключены соответственно к первым входам третьего и четвертого коммутаторов, вторые входы которых соединены соответсгвенно с информационным выходом процессора и первым выходом регистра индикации. Выход третьего коммутатора подключен к первому входу регистра индикации, выход четвертого коммутатора соединен с информационным входом процессора. Первые входы пятого и шестого коммутаторов соединены соответственно с первым и вторым выходами микропрограммного блока управления, три входа которого соединены соответственно с синхронизирующим, адресным и кодовым выходами процессора, четвертый вход - с первым входом процессора, второй вход которого подключен к первому входу устройства анализа запросов, Второй вход последнего подключен к третьему выходу микропрограммного блока управления, Первый выход устройства анализа запросов соединен с первым входом приоритетного устройства, второй - с первым входом информационного регистра памяти, первый выход которого подключен ко второму входу приоритетного 5 10 15 20 25 30 35 40 45 50 55 60 65 устройства и второму входу регистра индикации. Второй выход последнего соединен с первыми входами устройства сдвига и адресного регистра памяти, второй вход которого подключен к выходу приоритетного устройства, третий вход - к первому ыходу устройства сдвига, второй выход кс,орого соединен со вторым входом регистра кода операции. Информационный выход процессора соединен со вторым входом информационного регистра памяти, второй выход которого подключен ко второму входу устройства сдвига. Третий выход информационного регистра памяти, выходы адресного регистра памяти и регистра адреса команды через шестой коммутатор, второй вход которого соединен с первым выходом буферного регистра, подключены к:ретьему входу,первого коммутатора, к информационному входу процессора и ко второму входу пятого коммутатора, выход которого соединен со входом регистра адреса команды, с третьим входом информационного регистра памяти и с четвертым входом адресного регистра памяти. Микропрограммный блок управления, информационный регистр памяти и адресный регистр памяти соединены с соответствующими входами,и выходами процессора,На фиг, 1 приведена блок-схема системы автоматического контроля, основанной на минимальной модификации процессора, состоящей только из одного центрального модуля; на фиг. 2 - блок-схема системы, построенной на основе расширенной модификации процессора, включающей центральный модуль и модуль расширения; на фиг. 3 - блок-схема расширенной модификации процессора; на фиг. 4 - структура и форматы команд процессора.Система контроля (см. фиг. 1), основанная на минимальной модификации процессора содержит центральный модуль 1 с шинами сопряжения 2, различные устройства ввода и внешней памяти 3, используемые в качестве источников программ системы, устройства вывода и проблемно-ориентированные устройства контроля 4. Подключение всех устройств З,и 4 к центральному модулю 1 осуществляется через шины сопряжения 2 стандартным образом. Состав и номенклатура устройств 3 и 4 определяется конкретными задачами и условиями применения системы контроля,Расширенная модификация процессора состоит из центрального модуля 1 и модуля расширения 5, Система контроля, основанная на этой модификации (см. фиг, 2) помимо всех перечисленных ранее устройств содержит также оперативную память 6, Устройства ввода и внешней памяти 3 в этой системе могут использоваться как непосредственно для программного управления процессором, так и в качестве средств загрузки программ в оперативную память 6.В систему шин сопряжения 2 центрального модуля 1 (см. фиг. 3) с устройствами 3, 4входят: кодовый выход 7 процессора, адресный выход 8, информат ионный втзтход 9, синхронизируюптий выход 10. информационный вход 11, первый вход процессора (шчньт ответов готовности) 12. Каждьттт вход и выход процессора представляет собой набор шцн сопряженця. Полный комплект штхн обеспечивает стандартную формт связи процессопа с внешними устройствами 3, 4 системы. и, в частности селекцито заданного устройства, обмен управляющей информацией и даньпямц, управление оперяциямц во внешних устройствах, синхронизацию работы этих устройств и процессора.Подключение внешних устройств к шинам сопряжения осуществляется через их местные устоойства управления (адаптеры), в функции которых входят согласование Форматов информации, ттара.тетров сигналов, обнаружение ошибок в цнформапци и т. п.В состав центоальчого модуля 1 протдессора входит ко тмутатрр 13, предназначенный для подклточения цнтттормяционного входа 11 процессора к рстальттьт.д элементам, принимающим бацтьт котланд ч данных от устройств 3, 4, К таким элементам относятся регистр длины Форттагя коттандьт 14, который хранит число принятых от устройств 3 байтов текущей команды переменного формата; регистр кода операццц 15 ., регистр адреса 16, предназнаценпьте для з.поминания и выдачи на выходы 7 и 8 процессора полей кода операции и адреса команды; первый 17 и второй 18 регистпы операндов. являютциеся регистра лц арифметико-логиеского т.стройствя, а также используемые для промежуточного хранения НРфинимаемьтх с ттнфоогтат 1 иоттного вхола и вттдаваемых на выход 9 данных при обмене с внешними мстройствямтт. В состав центрального модуля входят так;ке пепвый хрммутатор 19, Обеспечивающий цспользрвянц- ариф- МЕтцКО-ЛрГц 1 тЕСКОГО уетВОйетВа 20 дЛя УМЕНЬ- шения на едттттицу содержимого регистра 14 при счете ттпцнцмаельтх байтов команды и ДЛЯ ОПЕРатти","т. С аДРЕСЯЪтЛ В .тОДУЛЕ РаетцИРЕ- ния 5: буферный регистр 21 результатов операпчй, выполняемых в ярифметцко-логическом устройстве 20; . ттткпопрогря.,тмное устройство управления 22, рбеспечивающее вьтдачу управлятотццх сттгтталов, необходимых для вьгполнения команд, во все элементы центрального модуля и ття синхронизирующий выход 10 процессора,Работа устройства управления 22 определяется в процессе выполнения команды кодом в регистре 15, индикаторами результатов устройства 20, состоянием регистра 14 и сигналами окончания операций во внешних устройствах, полгтя .ымц по входу 12 процессора,Для вывода результатов контроля и оперативного хранеттцтт пр" ржуточных результатог, в центральном;толу "р процессора имеется также регистр ттндтт" яции 23, управляющий цифровыми ин;тикаторями 24 пульта. Этрл. 5 10систе;я птцн, что и в минимальном процессоре. Дополнительной группой шин являются гвтттт ат рогов ня прерывание Гвтооой вхртт 28 процессора), которые служат для сигнялцЗапип МОМЕНтОЗ ОтРНЧЯНтЛЯ ОттЕРапттй В тЕД- :тр.тньтх вттетттттцх устройствах, и обмен инфор- мацией с которыми осуществляется через систему прерываний.В состав модля пастттцвения 5 вхрттят ячр-СтЫй рЕГИСтр ПяМятн 29. цнфортдяццпНННЫй регистр памяти 30, регистр адоеса команды 31. т.б тен информацией тежду эттлттт регистрами, я также выдача инФОрмя гцц на инФрпмационный вход т 1 ппоцерсорг и в яотлдтметико-логическое устройство 20 производцтся грттез пятьтц 32 и шестой 33 ксотмсУтяготтч. ттерез эти км.тутатортд обеспечтлвается также зясттлка ттнФормапттц из буйерногр регцстпа 21 г, лтобо."т цз кязятлньтх регистпов. Связи регистров 29 - 31 с коммут,".тр тртт 19 и Нет ттс, орм 2 т позволятот тт по тт,заявя гь япттфу е тИКР-;тОГЦЧЕСКОЕ УСтООйСтВО ттрнтРЯЛЬНОГО тутя Чття ЧЧЧЧЕНЧя На гт Нтттту С тд пжчтО- ГО ЛЮбОГО ПЗ НИХ, ЧтО трябуртря Прц Обпяэовят т"т адтт ся с тетттотттт"т чр ятт т 1 тв-р т. ттрк Сапитт тЛ В ттОКотРОЫХ ттР 1 ттГ Рттатт тттГУ ттотт 11 ля оасшцренця. Регистр цндцкя т " . 23 в рясширенном процессоре служит таоке для хпаНЕНця НоттЕра Стряттттттт.,т ОПЕрятцВНрй ПяМяттт 6, к котовой процзводцгс, обпащенчр 1 тттдет- ся в команде инлексатгии. я гадже упрявлятрщего слова (начальный адрес оператпвной па яти и число чередавярт ьтх бяйтрв 1 ровмстценного с процессором каня,"я прямого доступа. С этой цельто выходы регистра 23 связаны со входами адресного регцстра памяти 29, а его входы - с инфоотлационньтмрегистром памяти 30.В состав модуля расптирения входят также устпойство сдвига 34. предназначенное для Формцпованця адресов в регистрс 29 путем соединения номера стряттттттьт, содержатдтегося В рЕГИСтрЕ 23. И адрЕСа ИЗ КОМаНЧЫ (В пЕГИ- стре 30) р необходимым гдвцггот. в зявпсц-ости от видя адресации памятч (до Одного бцтя, до четырех битов. или до одного бяттта 1; мцкррпрограгтыньттт блок управления 35, вттрябатывающий наооры управляющих сигналов для обращения к р-.еративной памяти, гыполнения операций в ттодуле расширения и 20 25 30 35 40 45 50 55 60 65 регистр подключен к 1 тдинам сопряжения направах внешнего устройства. Прием информации в регистр 23 с информапцоннрго вттхода 9 процессора и выдача инт 1 тормяттцтт т;з :.того регистра на информационный вход 11 ПротЕССОпа ПрОИЗВОдИтея ЧррЕЗ трЕтИй 25 ц четвертый 26 коммутаторы. Выбор задяттттрго байта в регистре 23 тт обеспечение выдачи информации на выход 9 и вход 11 производится устройством управления 27 регцстррм индикации.В расширенном процессоре (сл. Фцг. 3), Образованном соединением централт ного модуля 1 и модуля расширения 5, для связи с внетпними стройствяти использтется тя жезапуска устройства управления 32 центрального модуля; устройство анализа запросов 36, которое обеспечивает распределение по классам и запоминание в регистре 30 запросов на прерывание программы, получаемых от внешних устройств; приоритетное устройство 36, которое выбирает среди зафиксированных в регистре 30 запросов запрос высшего приоритета и формирует в регистре 29 адрес начала подпрограммы, обслуживающей этот запрос.Основной исходной информацией для блока управления 35 является значение кода операции в регистре 15 и признаков адресации в регистрах 16 и 30,Предлагаемый процессор работает следующим образом.Центральный модуль 1 обеспечивает выполнение команд следующих типов (см. фиг, 4):Тип 1. Команды переменного формата, содержащие непосредственные операнды длиной от 1 до 16 байтов, служащие для передач информации во внешние устройства (в том числе в регистр индикации 23), выполнения операций во внешних устройствах, а также операций анализа принимаемой от них информации (сравнение на равенство, сравнение с пределом, проверка на нуль по маске, проверка на единицу по маске и т. п.),Тип П. Команда фиксированного формата (два байта), предназначенная для обмена информацией размером в 1 байт между внешними устройствами и регистрами 17, 18 операндов центрального модуля, выполнения операций во внешних устройствах, а также некоторых операций управления центрального модуля,Тип 111, Команда переменного формата Выполнение микропрограммы. Эта команда задает выполнение от 1 до 16 микрокоманд форматом в 1 байт. В ней могут быть использованы микрокоманды управления порядком следования команд (условный пропуск команды или последовательности команд), микро- команды операций с индикаторами результатов арифметико-логического устройства 20, а также микрокоманды обмена информацией между регистрами 17, 18, 23 и операций в устройстве 20, К числу последних относятся логические операции И, ИЛИ, НЕ, а также сдвиги, сравнение, сложение с фиксированной запятой в дополнительном коде. Большинство этих операций возможно с операндами длиной 1,4 или 8 бит.Длина и адрес операнда в регистрах 17, 18, 23 задаются специальным полем микро- команды.В минимальном процессоре (один только центральный модуль) возможно выполнение всех указанных типов команд. Прием каждой команды программы от источника программ осуществляется последовательно-параллельно (побайтно) через информационный вход 11 процессора. Обработка принятого65.байт и исполнительный адрес операнда рас 5 10 15 20 25 30 35 40 45 50 55 60 байта команды включает обычно две фазы: распределение и выполнение операции, В фазе распределения с помощью второго коммутатора 13 байт засылается в один из регистров 14 - 18. Выбор регистра определяется текущим состоянием микропрограммного устройства управления 22. После засылки принятого байта в заданный регистр состояние этого устройства изменяется таким образом, чтобы определить регистр, в который должен быть помещен следующий байт. Новое состояние устройства 22 определяется его предыдущим состоянием и кодом выполняемой команды в регистре 15. Для определения конца команды в командах переменного формата используется регистр 14, который вместе с арифметико-логическим устройством 20 и буферным регистром 21 образует счетчик байтов информационного поля в командах типа 1 и поля микрокоманд в команде типа 111. В фазе распределения любого байта указанных полей содержимое регистра 14 уменьшается на единицу. Момент его равенства нулю фиксируется микропрограммным устройством управления 22 как конец команды. При этом устройство 22 возвращается в исходное состояние, при котором следующий байт помещается в регистр 15. В команде фиксированного формата типа 11 последовательность состояний устройства 22, в том числе момент перехода в исходное состояние, жестко определяется логикой самого устройства.Фаза выполнения представляет собой набор действия, реализующих непосредственно задаваемую командой операцию, и существует для всех байтов команд, начиная со второго. Последовательность и характер этих действий задаются кодом в регистре 15 и управляющими сигналами устройства управления 22, Если операция предусматривает обмен информацией с внешним устройством, то устройство 22 обеспечивает выдачу необходимых сигналов запуска операции в этом устройстве через синхронизирующий выход 10 процессора и производит обмен, используя шины информационного выхода 9 или входа 11 процессора. На время занятости шин 9, 11 или выполнения операции во внешнем устройстве запуск источника программ (также через шины выхода 1 О) задерживается, Момент окончания операции сигнализируется внешним устройством через шины первого входа 12 процессора.Расширенный процессор образуется добавлением к центральному модулю 1 модуля расширения 5. При этом набор выполняемых процессором команд пополняется командами типа П 7, адресующими оперативную память (см. фиг, 4). Часть команд этого типа служит для арифметической и логической обработки информации. В таких командах разряд-модификатор определяет способ интерпретации адреса памяти и формат Операнда. Если этот разряд содержит О, то операндом являетсясматривается как адрес байта в оперативной памяти (вторым операндом является байт, содержащийся в регистре 18). Если этот разряд содержит 1, то длина операнда (1 или 4 бита) задается специальным триггером, входящим в блок управления 35, который предварительно устанавливается в требуемое состояние одной из модификации команды типа 11. При этом исполнительный адрес операнда воалринимается соответственно как адрес бита или тетрады битов в оперативной памяти, Другая группа команд типа 17 является командами управления и индексации, оперирующими с информацией фиксированного формата, равного двум байтам (безусловный переход, засылка индекса в регистр 23, индексация заданной ячейки памяти, счет в заданной ячейке памяти, обращение к подпрограмме и т. п.).Все команды типа 1 У обеспечивают два способа адресации оперативной памяти: постраничную прямую и косвенную. Вид адресации определяется разрядом признака адресации в команде.Для большинства команд типа 1 У возможна автоиндексация, которая имеет место тогда, когда в команде указан адрес одного из автоиндексных регистров (первые 16 байтов каждой страницы оперативной памяти), используемый как косвенный адрес,Действия модуля расширения при выполнении программы из оперативной памяти складываются в общем случае из четырех фаз: выборки команды, косвенной адресации, автоиндексации и выполнения.Фаза выборки существует для каждой команды. Во время этой фазы микропрограммный блок управления 35 обеспечивает запуск операции в оперативной памяти, выдачу адреса байта команды из регистра 31 в регистр 29 и прием байта команды в регистр 30, В конце этой фазы содержимое регистра адреса команды 31 увеличивается на единицу с помощью арифметика-логического устройства 20. Если имеет место команда типов 1 - 111, то находящийся в регистре 30 байт команды передается на информационный вход 11 процессора и обрабатывается в центральном модуле 1 так, как это описано ранее. Если имеет место команда типа 1 Ч, то для ее первого байта справедливо все то же. Обработка второго байта может включать в себя дополнительные фазы, В фазе косвенной адресации микропрограммный блок управления 35 обеапечивает выборку исполнительного адреса из оперативной памяти, который помещается в регистр 30, Если команда требует автоиндексации, то далее выполняется обращение к памяти для выборки содержимого автонндексного регистра. Принятое в регистр 30 значение индекса увеличивается на единицу (с помощью устройства 20) и возвращается в оперативную память, Затем начинается фаза выполнения, Устройство 35 обеапечивает передачу адреса операнда из регистра 30 врегистр 29 и производит обращение к памяти. При этом в зависимости от заданной длины операнда устройство 34 сдвигает (при передаче из регистра 30) адрес в регистре 29 на требуемое число разрядов вправо. Одновременно это устройство формирует в регистре кода операции 15 поле длины и адреса операнда так, чтобы получить одну из микро- команд, используемых в команде типа 111.Прочитанный в регистре 30 байт выдается из этого регистра на шины информационного входа 11 процессора и принимается в один из регистров 17, 18, Затем блок управления 35 производит запуск устройства управления 22, и центральный модуль выполняет операцию в соответствии с кодом в регистре 15, Если операция требует, записи в оперативную память, то по окончании работы центрального модуля модуль расширения принимает байт данных из регистра 18 в регистр 30 и производит обращение к памяти.Действия модуля расширения при прерывании программы составляют фазу прерывания. Эта фаза возможна для большинства команд после завершения фазы выполнения. В начале фазы прерывания все запросы, поступающие на второй вход 28 процессора сгруппированные устройством анализа запросов 36 в соответствующие классы, запоминаются в регистре 30. Далее состояние этого регистра анализируется приоритетным устройством 37, которое выделяет класс высшего приоритета, устанавливает в регистре 29 адрес байта оперативной памяти, с которого начинается подпрограмма, обслуживающая данный класс, и запускает фазу выборки команды.Для работы с быстрыми внешними устройствами расширенный процессор имеет совмещенный с ним канал прямого доступа к оперативной памяти. В режиме прямого доступа может быть использовано любое из внешних устройств, подключенных к шинам сопряжения процессора. Этот режим обеспечивается одной из модификаций команды типа 11. Предварительно в регистр 23 с помощью команды типа 1 заносится управляющее слово канала. В процессе выполнения команды обмена в режиме прямого доступа управление всеми действиями центрального модуля и модуля расширения осуществляется микропрограммным блоком управления 35,Процессор для контроля цифровых схем, содержащий арифметика-логическое устройство, соединенное с микропрограммным устройством управления, регистр адреса, регистр кода онерации, регистры операндов, выход первого из которых через первый коммутатор и первый выход второго регистра операндов соединены с соответствующими входами арифметика-логического устройства, выход которого подключен ко входу буферного регистра, первый выход которого соединен с 5560 65 5 15 20 25 Зо 35 40 45 50 Предмет изобретенияпервым входом второго регистра операндов, выход которого подключен к информационному выходу процессора, регистр индикации с подключенными к нему индикаторами, устройство управления регистром индикации, первый выход микропрограммного устройства управления, первый выход регистра кода операции и выход регистра адреса соединены соответственно с синхронизирующим, кодовым и адресным выходами процессора и соответствующими входами устройства управления регистром индикации, первый вход процессора подключен к первому входу микропрограммного устройства управления, второй вход которого соединен со вторым выходом регистра кода операции, второй выход - с первым входом первого коммутатора, отлич а ю щ и й с я тем, что, с целью расширения функциональных возможностей процессора, в него введены регистр адреса команды, регистр длины формата команды, информационный регистр памяти, адресный регистр памяти, устройство анализа запросов, приоритетное устройство, устройство сдвига, коммутаторы и мииропрограммный блок управления, соединенный с микропрограммным устройством управления, второй выход которого подключен к первому входу второго коммутатора, второй вход которого соединен с информационным входом процессора; выход второго коммутатора подключен к первому входу регистра кода операции, ко в-орому входу ворого регистра операндов, ко входа: регпс ра адреса и первого регистра операндов и к первому входу регистра длины формата команды, выход которого соединен со вторым входом первого коммутатора, второй и третий входы - соответственно с третьим выходом микропрограммного устройства управления и вторым входом буферного регистра; первый и второй выходы устройства управления регистром индикации подключены соответственно к первым входам третьего и четвертого коммутаторов, вторые входы которых соединены соответственно с информационным выходом процессора и первым выходом регистра индикации; выход третьего коммутатора под 5 10 15 20 25 30 35 40 45 ключен к первому входу регистра индикации; выход четвертого коммутатора соединен с информационным входом процессора; первые входы пятого и шестого коммутаторов соединены соответственно с первым и вторым выходами микропропраммного блока управления, три входа которого соединены соответственно с синхронизирующим, адресным и кодовым выходами процессора, четвертый вход - с первым входом процессора, второй вход которого подключен к первому входу устройства анализа запросов, второй вход которого подключен к третьему выходу микропрограммного блока управления; первый выход устройства анализа запросов соединен с первым входом приоритетного устройства, второй - с первым входом информационного регистра памяти, первый выход которого подключен ко второму входу приоритетного устройства и второму входу регистра индикации, второй выход которого соединен с первыми входами устройства сдвига и адресного регистра памяти, второй вход которого подключен к выходу приоритетного устройства, третий - к первому выходу устройства сдвига, второй выход которого соединен со вторым входом регистра кода операции; информационный выход процессора соединен со вторым .входом информационного регистра памяти, второй выход которого подклочен ко второму входу устройства сдвига; третий выход информационного регистра памяти, выходы адресного регистра памяти и регистра адреса команды через шестой коммутатор, второй вход которого соединен с первым выходом буферного регистра, подключены к третьему входу первого коммутатора, к информационному входу процессора и ко второму входу пятого коммутатора, выход которого соединен со входом регистра адреса команды, с третьим входом информационного регистра памяти и с четвертым входом адресного регистра памяти, микропрограммный блок управления, информационный регистр памяти и адресный регистр памяти соединены с соответствующими входами и выходами процессора, 435527435527 иИрк 5 нгшнего уиаройапйДонно ннфорноиионного попейод аюеркнн понанда лип Ядюг онеанего уопроиидоИ 03 опеюиннПризнан нонан 3 ю ннронононд И+Я лмд тцрононанд и ажыЬ Мнанда мю Я 4 пег оперцанбнон ланвпиПрганан адресоииииодагрикоюор нонандыехин едакт Заказ 3167/17ЦНИИ Изд. М 979 сударственного комитет по делам изобретений Москва, Ж, Раушска
СмотретьЗаявка
1761828, 22.03.1972
Б. Г. Сергеев, ЛИГ ШЛГ ПТГ, Институт электронных управл ющих машин
МПК / Метки
МПК: G06F 11/22, G06F 15/06
Метки: процессор, схем, цифровых
Опубликовано: 05.07.1974
Код ссылки
<a href="https://patents.su/8-435527-processor-dlya-kontrolya-cifrovykh-skhem.html" target="_blank" rel="follow" title="База патентов СССР">Процессор для контроля цифровых схем</a>
Предыдущий патент: Устройство для контроля дуплексных электронных вычислительных машин
Следующий патент: Пневматический преобразователь
Случайный патент: Способ определения влагосодержания пароводяной смеси