Патенты с меткой «выполнением»

Устройство для управления параллельным выполнением команд в стековой электронной вычислительной машине

Загрузка...

Номер патента: 556440

Опубликовано: 30.04.1977

Авторы: Горштейн, Жарков, Назаров, Сазонов, Сахин, Ялунин

МПК: G06F 9/20

Метки: выполнением, вычислительной, команд, машине, параллельным, стековой, электронной

...адресами. Вся оуфепнаяпамять рассматривается как ресурс ячеек,назначаемых в стековую память под реяльтаты очередных команд и возвращаемых обратно после использования в качестве операндов в последующих командах. Для этогов устройстве служат две малоразрядные памяти для хранения адпесов ячеек блока 12буферной памяти, Первая память - стек 5дешифрированных адресов содержит ядПесаячеек блока 12 буферттой памяти, занятых встеке на момент дешифрации очереднойкоманды. Эти адреса размещены в порядкестековой дисциплины обработки команд. Вторая память - стек 7 свободных адресов содержит адреса всех неиспользованных в данный момент ячеек блока 12 буферной памяти.Стек 7 вободных адресов используется попринцип очереди. Управление записью...

Устройство для управления параллельным выполнением команд в электронной вычислительной машине

Загрузка...

Номер патента: 1078429

Опубликовано: 07.03.1984

Авторы: Акимов, Демниченко, Кузнецов, Лобкова, Хетагуров, Яковлев

МПК: G06F 9/36

Метки: выполнением, вычислительной, команд, машине, параллельным, электронной

...их исплльзонэния наибольшей При этом повышаетсяпрлизнодительность работы вычислительной системы в целом.Цель изобретения - повышение прои )зодительности. Поставленная цель достигается тем ,то в устройство, содержащее регис" операций, шифратор кода режима, б.-ок адресации, блок буферной памят.; т:к дешифриронанных адресов. (. ", у.(1. в .:ателей стека дешифриронан=д "е сон, стек свободных адресов, бт:о( указателей стека снОбДных адресов) Форннронатель кода операций Флрмирова (е яь синхронизирующих сиг - налов, коммутатор адресов) блок буФерной памяти команд, блок носстанОвления и распределитель тактОвых импульсов первый вход и выход которого подкпсчны соотнетстненно к первому управляющему входу устройства и к первому входу блока...