Мультиплексный канал
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 525941
Авторы: Буряченко, Доля, Редченкова
Текст
Союз Советскик Социалистических РеспубликО П И С А Н Идр 594 тИЗОБРЕТЕН ИЯК АВТОРСКОМУ СВМДЕТЕЛЬСУВУ(51) М, Кл "- Ь 06 7 3/04 Государственный комитетСовета Иинистров СССРоо делам изобретенийи открытий(45) Дата опубликования описания 19,11,7 б(54) МУЛЬТИПЛЕКСНЫЙ КАНАЛ Изобретение относитсяк цифровой вычислительной технике и может быть использовано для ввода/вывода информации из цифровых вычислительных систем.Известны мультиплексные каналы, содержашиеселекторные подканалы, кажды из,которых состоит из блока сопряжения с внешними устройствами, первые вход и выход,которого соединены с первыми входом и выходом канала, регистра подканала, выход 10жкоторого 11 одключен ко второму входу блока;соединен с вторым выходом блока сопряже,ния с внешними устройствами, второго ре- бгисо ра информации, вход которого подключене";к выходу первого регистра информации, первый выход- соединен с вторым входом блока сопряжения с внешними устройствами,мультиплексный подканал, который состоит 20из блока сопряжения с внешними устройствами, первые вход и выход которого соединены соответственно с вторыми входом и вы ходом канала, регистра подканала, выход которого подключен ко второму входу блока 5 сопряжения с Внешними устройствам, регистра информации .иервы 1, ВхОд и Выход которогоСОЕДИНЕНЫ СООТВЕТСТВЕННО СО ВТОРЫМИ ВЫХСдом и входом бл 1;а сопряжения с Внешннмнустройствами, блок сО 11 рыкения с центральнойОПЕРаттс-тО Па 1 от -1 тт Рвый г Ч 1 ОР и 1-ХОды которого подключены соответственно ктретьему и четвертому входам канала, первы(1 и Второй Выходы соединены соответственно с третьим и четвертым Выходом канала, блок сопряженя с центральным процессором, первый и Второй входы которого соединены соответственнО с пятым н шестымвходами канани, первый выход подключен кпятому Выходу канала, Обший регистр информации, первый зход которогс соединет,"стретьим Выходом блока сопряжения с центральной Оператиьной памятью, Вторые ВходыПОДКЛЮЧЕНЫ СООТВЕТСТВЕННО К ОДНОМУ ИЗ ВТОрых выходов Вторв регистра 1 фор 1 Вцн 1каждого селекторнгО 1 Од(яна.гя третийВход соединен со Втрым В ходом;,О.нс 1 ай 11 формаци 11 мл 1=т 1 и:1 екс 1 ого ,",кокала, перВь 1 Й Выход пдклОчен 1( третье.".1 у хду б;1 Ока сопряжения с 1 втпйВВО( Оп 1 ч 1 тВОпамятью,оегистр управления, первый вход которого соединен с первым выходом Общего регистра информации, первый выход подключен к четвертому входу блока сопряжения с центральной оперативной памятью, основной регистр подканала, ейервые входы которого соединены соответственно с выходом регистра подканала каждого селекторного подканала, второй вход подключен ко второму выхоцу блокасопряжения с центральным процес- Осором, выход соединен с третьим входом блока сопряжения с центральным процессором и первыми входами регистров подканалов каждого селекторного подканала и входом регистра под)еацала мультиплексного подканала, блок модификации, Вход и Вьход которого подключен соответственно к первому выходу и второму входу регистра управления, блок Основной памяти, первый вход которого соорицец с первым выходом общего регистра информации, и вторым выходом РЕГИСТРВ УПРаВЛЕЦП 51, ВЫХОД ПОДКХПОЕц КО второму входу регистра информации мультиплекс ного подкац)11)ачетвертому входу Обц)еерйь го регистра информации ц третьему входу регистра уеравления, блок памяти адресов, ПЕРВЫЙ ВХО 1 КОТОРОГО СОЕ Д 11 ЦОЦ С Ьна)ХОДОМ ОСНОВНОГО реГ 1 Стра ОдЕс)ц).Е)1 Е)тор);МИ ВЫ ходами Ол 01 еов сопряжеепя с Внеш 1 шм 11 ус 1 рой,мО ствамц се)екторных подкаца)ОВ и му 11 ьтип лексцого подкишгла и третьим выходом р гистра у)равеци 51, первый Выход подключен КО ВТОРОМУ ВХОДУ 6 ЛОКЯ ОСНОВНОЙ ПаМЯ- )ти,бок определенЕя дроса свободной зонь) основной памяти, первый ц Второй входы которого соединены соответствецНо С НЕРВиЕмВТОРЫМ ВЫХОД;1 МИ ОЛОКН мяти ЯдресоВ, В)11 ход подк)101 ец к Второму входу блока осцовной памяти и второму Входу блока памяти адресов.Однако работа синхронных устройств таких, как магнитная лента - магнитная лента, возможна лишь при условии, что разницав скоростях передачи данных не превышаетВНУтРЕННЕй ЕМКОСТИ ЭТОГО СПЕЦИап)п)ОГО УСтройства. В связи с этим при необходимости сопряжения синхронных устройств со знач)еетееп ной разностью в скоростях в том чи-, сле одного синхронного, а другого асиеехрое)- ног устройства) потребуетсч буферная память значительного объема, что связано е дополнительеЫми затратами Оборудования,Все ИЗВесте 1 ые среде)ескоростные и Высокоско РОСтнЫЕ МУяЕЬТИЕЕ 1 ЕКСЕЕЫЕ КаНаЛЫ ВоЧИСЛИТЕЛЬЕЕЫХЯ.с.машйн и спстем, ссушествляеоиейе обмен данных. Между многочисленными внешними устройствами и центральной оперативной памятью вычислительной системыимеют встроенную местну 10 оперативную память для хра- О ненни управляюшей информации и буферизации данных подканалОВ.ФИзвестны также каналы, используеоцеие косвене)ую адресацию памяти, в которых применена динамическая (косвенная) адресация местной памяти для соуашения объема памяти при постоянном числе подключенных устройств или увеличении количества подключенных устройств при данном объема памяти. Возможности известных ееаналов ограничены операциями обмена информапией о оперативной памятью, На ирак тите наото"вооникает необхопнмооть в пер писи без обработк Еенфордацие) с устройст- ва на устройство, с одного носителя на другой, напримерданные, поступающие из каналов связ.п, не могут быть обработаны сразу цз-за отказа це);трайВцых устройств и их е)еобхоШЕ)о буферировать ца магниткой ленте. Такая перепись может быть осушествлена и в этих известных каналах, однако, для этого потребуется сначала запись этой информации В центральную оперативную память с одного Внешнего устройства, а затем чтение этой же информации из оперативной пам 5 пц с выдачей другому внешнему устройству, Очевидно, )то, Во-первых, при этом ДВОЙцое Обра)ее 1 ше к центральной Оеера- тцВнОЙ ца)м 5)т 11 5 Вляетс 51 лиНим, снцжа 10 шим ПРОИЗВОДИтОЛЬЦОСТЬ В)оьПСЛЦТЕеноЕ)О СИСТЕМЫ, а Во-вторых, такая ерец)01 возможна лишь ПРИ ИСПРДВЦЫХ ЦЕЦ)РагпоЦОМ ПРОЦЕССОРЕ И ЦЕЕ 1 ТРЯЛЬЦОЙ ОПЕРНТЦВНОЙ По) МЯТ).Е 1 ель изобр тония - повышецце эффективности работы мультцллексцого канала.ЛОСТЕГаетс 5 это благодаря тому, что в канал Введены регистр цсисправцости, вход которого соединен соответственно с четвертым и третьим Выходами блока сопряжения с центральной оОративцой еамятью и блока сопряжения с центральцым процессором, блок выдачи команд, первый и второй входь) которого подключены соответственно к выходу регистра неисправности и первому выходу регистра управления, выход соединен с вторыми входами блоков сопряжения с внешними устройствами селекторцых подканалов и мультиплексного подканала, блок одсчеа количества занятых зоц Основнойпамяти, вход которого соединен с выходомблока определения адреса свободной зоныосновной памяти, выход подключен к третьему входу блока сопряжения с центральнымпроцессором, блок и формирования адресавнешнего устройства, выход каждого из которых подключен соответственно к второму Входу ре 1.стра подкацала . в каждом селекторном подканале, четверный вход и второйвыход общего регистра информации соедицецы соответственно с вь)ходом блока опреде 525941ления адреса свободной зоны основной памяти и четвертым, входом регистра управления,В канале получена наряду с обычнымиоперациями ввода/вывода возможность переписи информации с одного внешнего устрой-,ства на другое без обрашения за информацией в центральную оперативную память..Причем,это достигнуто за счет использова-,ния имеющейся в кацале местной памятипри незначительном увеличении обшего количества используемого оборудования канла, Кроме того, в канале предусмотрена,Гвозможность рирования ин ормации, пссдекдей от Одного (или несколькнк вненнего устройстве (непример, ие кинелев сен ВЕзи) в другое внешнее устройство (например, на магнитной ленте) в случае отказа,центральной оперативной памяти или/и центрального процессора, При атом обеспечивается прямая связь через канал между внешними устройствами, как подключенными кОдному интерфейсу ввода-вывода, так и кинтерфейсам других (например, селекторных) подканалов.На чертеже приведена структурная схема мультиплексного канала,Схема содержит селекторные подканалы1 каждый из которых состоит из блока 2,1сопряжения с внешними устройствами, регистра 3.1 подканала, блока 4 формировя- ЗОния адреса вйешнего устройства, первогорегистра 5 информации, второго регистра6 информации; мультиплексный подканал 7,который состоит из блока 2.2 сопряженияс внешними устройствами,;егистра 3,2 под-канала, регистра 8 информации, регистра 9неисправности (центральной оперативной памяти или центрального прбцессоряД блока10 выдачи команд 11 основной памяти, предназначенного для хранения управляющей ин.й 4 Оформации и данных подканалов; блока 12модификации общего регистра информации.13, блока 14 определения адреса свободной.зоны основной памяти; блока 15 подсчетаколичества занятых зон основной памяти;регистра 16 управления; основного регистр17 подканала; блока 1 8 памяти адресов,предназначенного ддя храненуя адреса зошосновной памяти, отведенного данному внеи 1нему устройству; блока 19 сопряжения сцентральной оперативной памятью и бдоиа, 20 сопряжения с центральным процессором,Подключение мудьтиплексного какала ввычислительной системе осуществляется с ббпомощью следующих шин; шины интерфейса21 ввода/вывода, шины 22 неисправностицентральной оперативной памяти, шицы 23адреса ячейки це: льной оперативной па- .мяти, входнвх шин ". и выходных шин 25 6 О информации сопряжения с центральной оперативной пал(ю.ью, шины 26 неисправнсстицентральногто процессора, шины 27 переда-,чи кода инструкци: и шины 28 Выдачи пре-рываний и кода условий центральнол процессору,Мудьтиплексный кяял управляется инструкциями и выполняет Все операции по ввоДУ/ВоВОДУ ИНфОРМЯЦИИ ОПРЕДЕЛЯЕМЫЕ СИСтЕмой команд выи(с 1 тельнси системы ЕСЭВМй.Дсполнительнс мультиилексный канал Осуществляет операцию цо,вводу дяиных в канал лОтодиого внешнегс устройства и выдаче чх друго,1, внешнему устройству без ирсмежутсчной записи в цеитряьиу 1 с Оперятивну 1 О ПаМЯтЬ ПРИ НЯЛЛИИ 1 СПЕИЯЛЬНОГОПРИЗНЯКЯ В УПРЯВЛЯЮШЕМ СЛОВЕ 1(Я 1 Ят(Я.Инструкция ссстс:т из 32 разрядов. ИвДРЕСНОЕ СС ВО КЯНЯЛЯ СОДЕР)1 Т 3 2 РЯее ряда (0-31): разряды 0-3 ключ зящиты, разряды 8-31 адрес упрявляОи(его слова какала.УПРЯВЛЯЮЩЕЕ СЛОВО,".ЯпсЛЯ СО ГОИГ Из 64 разрядсВ /О-;63 у:, разряды 0-7 код ОпеЯНи Язс 1 о 3ЯНРОО даиных ил 1 а 1 э нОМер Б:1 еиНе.с ус-,рсйств, с которым бу%т работать Г(анисе Внешнее устрсйствс при неиссредс;Веисй связи через канал, и .(.6 1 не иснсльзу 1 стся В ОЯВисиллсст 1 От зняче 1 я рязрядя 47,: разряды 32-36 - флажки, разряд 47 приз ак непосредственно 1 связи дзух Внешиих устрсйст , разряды 4 Ь - счет дяалых.Рябстя Л, 11 Г;тл С; С гя Ля БПО иструкци 1 кслвидяПячять БВОд/Вывсд поступает нз цеитряльнсгс процессора В блок 0 сопри 1(еня с центральным процессором; блок 20 Выдяе сггнял признака инструкции и номер Виешнего устройства, ко торый фиксируется на ссисвнсм регистре 17 подканала. В канал нз центральной Оперативной памяти через Н(во 2- и блок 19 сопряжения с ентряльнсй ОпсратиБной памятью выбирастсч на Об 1;11 й зегистр 13 инфсрмации, адресное слсвс кяняля которое далее переписывается ня регистр и.б управления. По адресному слову канаЯ через блок 19 начрегистр л.3 БВлряетст уиравля;ссиее слово канала, Пересчет адрес ОВ Ос уи есть Нетс я блоком 12 лс 111 ндя.:1 и, (ярялел.1 с с В.1- борксй из центра:сй сиерстивной памяти ПРОИЗВОДИТСЯ фт";СН.;.=,:.- ЗИ;ЯВяО 1 ей информации в блоке 11 Осисииой пал 1 яти, ля ХРЯНЕНЯЯ УИРЯ ВЯ Ю 1 Е 1: " .И)СРЛСЯЦ 1 И ОТ Го ОД 1 1 Т, началу фиксации ее адрес имеется на входе блока 14 Определетцтя адреса свободнойо.1гзоньх. Адрес занимаемой зоны основной памяти записйвается в ячейку блока 18 памяти адресов, связанную с номером внешнего устройства, и используется в дальнейшем при любом обращении закрепленного за ней внешнего устройства за управляющей информацией. При этом учитывается состояние блока 15 подсчета количества занятых зон основной памяти, Операция продолжает ся при отсутствии сигнала переполнения с выхода блока 15. Если блок 15 выдает сигнал переполнетптя основной памятИ, через блок 20 и шину 28 в центральный процес- Х 5 сор будет послан код условия "канал занят", Поиск свободной зоны основной памяти в(-.- дется для последуошей работы одновременно с записью управляющей информации в блоке 11, таблица занятости зон основной па- фт мяти хранится в блоке 18 в специально отведенном местеПараллельно с чтением управляющей ихформации из центральной опера:ивной памяти канал осуществляет выборку внешнего Й устройства по адресу, переданному с регистра 17 ца регистр 3 подканала, блок сопряжения с внешними устройствами, интергейс ввода-вывода 2.1 и далее внехгНему устройству. После ттолучеция каналом управгяюшегоЭО слова канала внешнему устройству выдается код Операщтн О регистра 16 через блок 10 выдачи команд и блок 2. По получении от втхешгхего устг)ойства нулевого байта состояния начинается обмен данными, 35Йля монопольного режима цаприлер, в селекторцых полка)(гхОв,т обмен дацнъ(ми про- ДОЛжаЕТСИ 6 ЕЭ ЛОГИЧЕСКОГО ОтклюггЕт 1)я ВНЕШ- него устройства от интерфейса. т.тля мульти-ПЛЕКСХХОГО ПОДКанаЛаи Л(УЛЬТХЦгЕКСНОЛ РЕ - 4 О жиме дальнейшее взаимодействие между каналом и вцештхим устройством прерывается и возобновляется цо требованию абонента поступак)шему и блок 2. Выбрав адрес внешнего устройства, выставившего требование, блок 2 в)дает этот адрес в блок 18. Прочитанное по этому адресу в блоке 18 слово ЧиляЕТСя адГ)ЕСОМ ЗОНЫ 6 ЛОКа 11 ХХ)аггтягцЕ- го управляюЛую информацию этого вцец(него устройствст. Адрес 30 ны передаетсй в блок 11 й по немг выбирчк)тся угтт)авляттттцис слова и пересы)латотся ца т)егистры 13 и 18.Да(ХЕ( ДаННЫЕ ПОСХХОХЗНО П(ЕВ,ХХаг)ТСЯ ЧЕРЕЗ г)ттотг т Я м;)(Гтт у цегтТ)алтт 1 ьтой Оператит",ной па,г г .,-, 55 МЯХЬто Н Ктггта ОМ, г.(ЛХХ ПобайТЦОГО ОглгЕна ДЯГХНЬЛг С ЖтоггггтгЛгтг "СТ)ОйгтстиаЛи )СГОЬэуЮТС 11 ХЕ;.111 Хй г БТ)Ой т)ЕГИСТ)ЬГ 5 И) Йц .форМагИгг СтгКТО)ГХОХО цодиагтаЛа ИЛИгист) 1 гггтлта.)ги 8 лог,гтьтиплексного 1 ц)д-КЯ Ц сЗ,Г сЧ ) . Работа мультиплексного т(аН)а цри пе реписи данных с Одного вгг(н)(зго устройствао на другое непосредственно без обрашетптя за данными в центральную оперативную па мять также инициируется инструкцией "начать ввод/иыводф. Аналогично Г)писагцгому выше происходит выборка из цец.ральнс)Й ОПЕратИВНОй ПаМятн адрЕСНОГО И уттраи)1 Кг)Е- го слов канала. Дальнейшее течение операции дополнительно определяется значением 47 разряда управляющего слова канала, Обьгчно сначала инициируется операция ввода/вггвода внешнего устройства осушествляюшего операцию считывания, т:)хОк 15 при подсчете ,количества занятых зоц учитывает кроме зотп тнеобходилОй для хранения уХэавлятохгетт, информации некоторое количество зон основной памяти, полученного пересчетом заданного в управлчк)шем слове канала ф Хцта-юшегофустройтства счета данных в число зоц, необхоХхтмых для буферизации данных. Если при этом сигнал переполнения иэ блока 15 отсутствует, операция продолжается. Данные, в количестве, определяемом заданным в команде счетом данных, накапливатотся в блоке 11. Первое слово запоминается как при обычной операции ввода в зоне, отведенной для управляюшей информации подканала. После приема Кбайтов данных где К- число байтов в слове), а месте тт.- байта записывается адрес следуошей зотхывзятой с вьхода блока 14, Адрес зоны,записывается дважды: последнил байтом в ицфорллации т д)я образования цепочки датХц,х) и ца место стар)него байта адреса данных в кадестве старших разрядов текущего номера байтов. Для этого номер свободной зоны с выхода блока 14 церепиСЫВаитоя ца Гт(ЕСТО НОСЛЕдцЕГО байта В рЕ- гистр 13 и дал(ее на место адреса дацных и регистр 1, Мл(гхтт)гий байт адреса данных и этом случае определяет адрес байта в зоне буферирования Гтаттгтых. Посге хриема каждого байта счет данных уменьшается на едиХХИЦУт а Йд)ттЕС Дагтць(Х УВЕЛИЧИВаЕТСЯ На ЕДИ ницу, После Р=1 бай хтде Р- чисчо бтгй- тов в зоне,т с выхода блока 14 выбирается номер стедую)г.(ей эоны и процесс повторяется с использованием этого номера в качестве адреса данных и адреса в цепочке ианцых,Процесс буфе 1)гровиия д(г,)х и Осггох)- НОЙ ПаМЯТИ ттХ)ОДОгтжаЕТСЯ ДО ТОГО Г,(ОЛ(ЕЦЯ, пока счет данных це станет т)агц гм цулк),ИцХцит)рованте работы г)цГ(:)его устройСТВа, г(ОТОфОЕ СОВЛс.С 1 НО С ц)(ЗГг,гу)ггХЛ БИОИ НПЛ устрОйотС)М Ооущсстггг(. Г Опора(ШГОЭал)тси г ДолжО ЦагГтгатгс) Т г(гг: Е 1 г:ТХгг - цией 11 атхать ввохгу гз)д . П Г("у г(я л)- жет быть выдана в канал тгк с;га:.,у за )ц; -9струкцией начать ввод/вывод" для "читакзшнгоф внвшнвго устройства, твн н по прося раммно-управляемому прерыванию, полученному после осуществления внешним устройствомпения первого массива данных. Получив ин струкцию для второго внешнего устройства канал выбирает адресное и управляющее слово канала и по адресу внешнего устройства в управляющем слове канала проверяет, закончило ли первое устройство чтения масои ва данных, Если не закончило, адресное и управляющее слова канала запоминаются в зоне, отведенной этому внешнему устройству. Если закончило, с целью контроля правильности установления непосредственной связи 15 между двумя внешними устройствами производится сравнение адресов внешних устройств, собственного и находящегося в управляющем слове канала подканала, работающего в паре.20 Далее первое слово данных из зоны подквнала первого внешнего устройства переписывается на место, закрепленное зв первым словом в зоне, отведенной второму внешне- нему устройству . После этого подканал и первые внешнее устройство может продолжать работу по цепочке команд, если она имеется. После передачи второму внешнему устройству Кбайтов данных, "К" - байт помещается через регистр 13 на место вто- о рого байта адреса данных регистра 16 и используется вместе с третьим (младшим) байтом адреса данных в качестве номера ( адреса) байта данных в блоке 11, После окончания записи массива во втором внеш- З 5 нем устройстве блок 15 корректирует количество занятых зон блока 11. гПри поступлении сигнала неисправности центральной оперативной памяти или цент рального процессора на шинах 22 и 26 и далее на регистр 9 неисправности работа внешних устройств, осуществляющих операции "читать продолжается до окончания программ, принятых в канал, Информация бу феризуется в блоке 1 8 как это описано выше. При переполнении основной памяти кана лв информация переписывается в специально резервируемое для этой цели устройство (например, на магнитной ленте). Адрес этого 5 О внешнего устройства предварительно устанавливается в блоке 4 задания адреса внешнего устройства. Запись на внешний носитель буферизированной информации сопровождается но-" мером внешнего устройства с которого эта 55 информация принята, и программой, при исполнении которой возникла неисправность. Команды взаимодействия с внешним устройством, ,в котором буферизуется информация, выраба,тывается блоком 10 выдачи команд. В бло 110ке 10 эта подпрограмма нв случай отказа центральных устройств задана заранее, Пос- ле восстановления центральных устройств буриэироввнные данные могут быть прочитайь и использованы для дальнейшей обработки.Формула изобретенияМультиплексный канал, содержащий селек торные подканвлы, каждый из которых состоит из блока сопряжения с внешними устройствами, первые вход и выход которого соединены с первыми входом и выходом канала, р Егистрв подканвла, выход которого подключен ко второму входу блока сопряжения с внешними устройствами, первого регистра иН- , формации, вход которого соединен со вторым выходом блока сопряжения с внешними устройствами, второго регистра информации, вход которого,подключен к выходупервогорегистрв информации, первый выход - соединен со вторым входом блока сопряжения с внешними устройствами, мультиплексный подканал, который состоит из бл окв сопряжения с внешними устройствами, первые вход и выход которого сс- единены соответственно со вторыми входом и выхоДом канала, регистра подканвла, выход которого подключен ко второму входу блока сопряжения с вн ешн ими устройствами г р егистра информации, первые вход и выход которого соединены соответственно со вторыми выходом и входом блока сопряжения с внещ-, ними устройствами, блок сопряженияс цент- ральной оперативной памятью, первый и второй входы которого подключены соответственно к третьему и четвертому входам канала, первый и второй выходы - соединены соответственно с третьим и четвертым выходвмиквнала, блок сопряжения с центральным процессором, первый и второй входы1которого соединены соответственно с пятым и шестым входами канала, первый выход подключен к пятому выходу канала, общий регистр информации, первый вход которого соединен с третьим выходом блока сопряжечия с центральной оперативной памятью, вторы входы подключены соответственно к одному из вторых выходов второго регистра информации каждого селекторного поЛка-нала, третий вход соединен со вторым выхо- дом регистра информации мультиплексного подквнала, первый выход подключен к третьему входу блока сопряжения с центральной оперативной памятью, регистр управления, первый вход которого соединен с первым выходом обп;его регистра информацян, первый выход подключен к четверто.;у наглу11525 Олака сопряжения с центральной оперативной памятью, основной регистр подканала, пер 4 вые входы которого соединены соответствен но с выходом регистра подканала каждого селекторного подканала, второй вход подб ключен ко второму выходу блока сопряжения с центральным процессором, выход соединен. с третьим входом блока сопряжения с центральным процессором и первымн входами регистров подканалов каждого селекторного подканала и входом регистра подканала мультиплексного подканала блок модификации, , вход и выход которого подключенысоответственно к первому выходу и второму входу регистра управления, блок основной памяти, первый вход которого соединен. с первым вйходом общего регистра информации и вторым выходом регистра управления, выход подключен ко второму входу регистра инфор мации мультиилексного подканала, четверто- О му входу общего регистра информации и третьему входу регистра управления,; блок памяти адресов, первый вход которого соединен с выходом основного регистра подканала, вторыми выходами блоков сопряжения с внещ,Жними устройствами свлекторных подканалов и мультиплексного подканала и третьим выходом регистра управления, первый выход- подключен ко второму входу блока основной памяти, блок определения адреса сво- ЗО бодной зоны основной памяти, первый и второй входы которого соединены соответствен 941гно с первым и вторым выходами блока памяти адресов, выход подключен к второму входу блока основной памяти и второму входу блока памяти адресов, о т и и ч и ющ и й с я тем, что, с целью повышения эффективности работы канала, в юго, введены регистр неисправности, входоторого соединен соответственно с четвертым и третьим выходами блока сопряжения с центральной оперативной памятью и блока сопряжения с центральным процессором, блок выдачи команд, первый и второй входы которого подключены соответственно к выходу регистра неисправности и первому выходу регистра управления, выход соединен с вторыми входами блоков сопряжения с внешними устройствами селекторных подканалов и мультиплексного подканала, блок подсчета количества занятых зон основной памяти, вход которого соединен с выходом блока определения адреса свободной зоны оснвной йамяти,выход подключен к третьему входу блока сопряжения с центральным процессором, блоки формирования адреса внещнего устройствавыход каждого из которых подключен соответственно к второму входу регистра подканала в каждом селекторном подканале, четвертый вход и второй выход общего регистра информации соединены соответственно с выходом блока определения адреса свободной зоны основной памяти и четвертымвходом регистра управления.525941 оставитель А. ехред Г. Родак о 5 оринскля актор Е, Гонча рректор сноеров СССР по делам изобрете3035, Москва," Ж, Ра 5 ал ППП "Патент", г. Ужгород, ул. Проектная 4 каз 5225/486 ЦНИИПИ Государств ираж 864ного комите Под Совета Мини й и откуьтий нская набд.
СмотретьЗаявка
1995505, 11.02.1974
ПРЕДПРИЯТИЕ ПЯ Р-6380
БУРЯЧЕНКО КОНСТАНТИН КИРИЛЛОВИЧ, ДОЛЯ АЛЕКСАНДР ДАВЫДОВИЧ, РЕДЧЕНКОВА ЕЛЕНА ЕВГЕНЬЕВНА
МПК / Метки
МПК: G06F 3/04
Метки: канал, мультиплексный
Опубликовано: 25.08.1976
Код ссылки
<a href="https://patents.su/7-525941-multipleksnyjj-kanal.html" target="_blank" rel="follow" title="База патентов СССР">Мультиплексный канал</a>
Предыдущий патент: Устройство сопряжения датчика информации с каналом вычислительной машины
Следующий патент: Устройство для вывода информации
Случайный патент: Одновибратор