Устройство коррекции временных искажений

Номер патента: 1718744

Автор: Такеси

ZIP архив

Текст

(51)5 Н 04 5 ГОСУДАРСТВЕННЫЙ КОМИТЕТ ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТ ОБРЕТЕН ПРИ ГКНТ СССР ПИСАНИ К ПАТЕНТУ(21) 3267800/09 тора тактовых импульсов записи подключе- (22) 09.04.77 ны соответственно к первому и второму вхо- (31) 238501/24 дам блока измерения погрешности (32) 17,07.76 развертки и к первому входу блока памяти (33) ЛР погрешности развертки, второй вход кото- (46)07.03.92. Бюл. М 9:рого соединен с.выходом блока измерения (1) Сони Корп.орейшн (ЭР) погрешности развертки, группа управляю- (72) Такеси Ниномия (3 Р) щих входов блока памяти погрешности раз- (53) 621.397(088.8) .. вертки соедийена: с соответствующей (56) Патент США М 3860952, группой выходов блока управления, а выход кл. Н 04 й 5/76, 1975.;блока памяти погрешности развертки подПатент США М 3900885, . ключен к второму входу генератора импулькл. Н 04 й 5/76, 1975, сов считывания, при этом блок памяти (54) (57) 1,УСТРОЙСТВО КОРРЕКЦИИ ВРЕ- погрешности развертки содержит цифровой МЕННЫХ ИСКАЖЕНИЙ,содержащеепо- . сумматор, блок записи ошибки скорости, следовательно соединенные блок веода блок записи ошибки считывания, группу информации, блок памяти и блок вывода . ключей записи, группуключей считывания, информации, последовательно включенные группу элементов И, группу усилителей, блок управления и блок управления;па-: группу конденсаторов, первый и второй мятью,. выход которого подключен к управ- ждущие мультивибраторы, элементИЛИ; ляющему входу блока памяти, генератор первый и второй переключатели и клю 4, импульсов считывания, первый вход которо- причем группа управляющих входов блока го соединен с вторым выходом блока управ- памяти погрешности развертки состоит из ления, а выход подключен к первому первого, второго и третьего адресного вхоуправляющему входу блока управления ла-. дов, входа пускового сигнала и входа лбгимятью, между вторым выходом блока ввода., ческого сигнала управления, первый информации и первым входом:блока управ-: адресный вход является входом блока запиления последовательно, включены синхро;: си ошибки считывания, выходы которого селектор и генератор тактовых импульсов: подключены к управляющим входам соотзаписи, второй вход которого соединен с ветствующих ключей считывания, выходы выходом блока выделения сигнала вспыщ- . которых объединены и соединены с первым ки,первыйвходкоторогосоединенсвходомвходом первого переключателя, а выходы синхроселектора, а второй - с выходом син-:, через соответствующие усилители подклюхроселектора, причем первый выходтенера-цены к выходам соответствующих ключей торатактовыхимпульсовэаписи подключен: записи, к входам усилителей параллельно к второму. управляющему входу блока уп- . подключены соответствующие конденсато -равления памятью, отл и ч а ю щ ее с ятем,; ры, а входы ключей записи объединены ичто, с целью повышения точности коррек- соединены с вторым входом первого пере . ции временных искажений, введены блок:, ключателя, третий вход которого являетсяпамяти погрешности развертки и блок йзме- вторым входом блока памяти погрешности рения погрешности развертки, при этом развертки, второй адресный вход которого второй, третий и четвертый. выходы генера- является первым входом второго переклю1718744 51015 25 30 35 чателя, выходы блока записи ошибки скорости через элементы И соединены с соответствующими управляющими входами ключей записи, вторые входы элементов И объединены и через элемент ИЛИ соединены с управляющими входами первого и второго переключателей и с выходом второго ждущего мультивибратора, вход которого через ключ подключен к входу пусковото сигнала, управляющий вход ключа является входом логического сигнала управления, третьим адресным входом является вход цифрового сумматора, выход которого подключен к второму входу второго переключателя, выход которого подключен к входу блока записи ошибки скорости, второй вход элемента ИЛИ соединен с выходом второго ждущего мультивибратора, а выходом блока памяти Изобретение относится к технике телевидения и может использоваться при видеозаписи и преобразовании стандартов,Цель изобретения - повышение точности коррекции временных искажений,На фиг,1 приведена структурная электрическая схема устройства коррекции временных искажений; на фиг,2 и 3 структурные электрические схемы соответственно блока памяти погрешности развертки и генератора импульсов считывания.Устройство коррекции временных искажений содержит блок 1 ввода информации, блок 2 памяти, блок 3 вывода информации, блок 4 управления памятью, блок 5 управления, синхроселектор 6, блок 7 выделения сигнала вспышки, генератор 8 тактовых импульсов записи, формирователь 9 импульсов, детектор 10 пропадания сигнала, блок 11 измерения погрешности развертки, блок 12 памяти погрешности развертки, генератор 13 импульсов считывания, синхрогенератор 14 и блок 15 памяти дефектов. При этом блок 1 ввода информации содержит демодулятор 16, управляемый усилитель 17, элемент 18 выборки и хранения, усилитель 19 и аналого-цифровой преобразователь 20. Блок 3 вывода информации содержит буферный элемент 21 памяти,цифроаналоговый преобразователь 22 и смеситель 23. Блок 12 (фиг.2) памяти погрешности развертки содержит цифровой сумматор 24, блок 25 записи ошибки скорости, блок 26 записи ошибки считывания, ключи 27 записи, ключи 28 считывания, усилители 29,.конденсаторы 30, элементы И 31, элемент ИЛИ 32, первый 33 и второй 34 ждущие мультипогрешности развертки являются объедуненные выходы ключей считывания. 2. Устройство по п.1, о т л и ч а ю щ е й- с я тем, что генератор импульсов считывания содержит последовательно соединейные генератор пилообразного напряжения,фазовый модулятор, мультивибратор, полосовой фильтр и усилитель, и формирователь импульсов, выход которого является выходом генератора импульсов считывания, первым и вторым входами. которого являются соответственно второй вход фазового модулятора и первый вход генератора пилообразного напряжения, второй вход которого соединен с выходом инвертора, вход которого является входом сигнала синхронизации. вибраторы, первый 35 и второй 36 переключатели, ключ 37 и буферный усилитель 38,Генератор 13 импульсов считывания (фиг,З) содержит генератор 39 пилообразного напряжения, фазовый модулятор 40, мультивибратор 41, паласовой фильтр 42, усилитель 43, формирователь 44 импульсов и инвертор 45.Устройство работает следующим обра-. зом,Входной видеосигнал подается на демодулятор 16 блока 1. Результирующий видеосигнал ИТКС поступает через управляемый усилитель 17 на элемент 18 и далее через усилитель 19 на аналого-цифровой преобразователь 20.Восстановленные видеосигналы ЙТЗС поступают на синхроселектор 6, который осуществляет выделение сигналов синхронизации по горизонтали, а также на блок 7, который управляется выделенными сигналами горизонтальной синхронизации таким образом, чтобы выделить сигналы вспышки из видеосигналов МТЕРС. Выделенные указанным образом сигналы синхронизации по горизонтали и сигналы вспышки подаются на генератор 8, который формирует синхронизирующие импульсы записи ВЯСК высокой частоты (примерно 10,74 мкГц), т,е. частоты, которая в три раза превышает частоту т с цветовой поднесущей сигналов АТИС, причем их частота или скорость,повторения и фаза изменяются согласно с изменениями частоты и фазы сигналов синхронизации по горизонтали, а также сигналов вспышки, выделенных из входных видеосигналов и зависящих от ошибок оси времени в указанных входных сигналах.Разделенные сигналы синхронизациипо горизонтали поступают на формирователь 9, который формирует импульсы записи ЮЯТ на заранее заданных интервалах, например, в начале каждого горизонтального или линейного интервала входных видеосигналов в том случае, если цифроваяинформация, соответствующая одному горизонтальному или линейному интервалу, должна быть записана в блок 2 памяти.Импульсы пуска записи ЮЯТ, а также синхронизирующие импульсы записи 9/ВСК подаются на блок 5 управления, который управляет работой блок 4 управления памятью, обеспечивая селективное выполнение операций записи и воспроизведения.Чтобы определить скорость синхронизации, с которой преобразованная в цифровую форму информация считывается из блока 2 памяти, имеется синхрогенератор 14, который формирует несущий сигнал фиксированной или стандартной частоты, например стандартной частоты 1 с цветовой поднесущей 3,58 мгГц для цветных видеосигналов МТЕРС, подавая указанный сигнал на генератор 13 импульсов считывания,:Синхронизирующие импульсы считывания ВСК поступают также на буферный элемент 21 памяти, который принимает преобразованную в цифровую форму информацию, последовательно считываемую из.блока 2, а также на цифроаналоговый .преобразователь 22, который вводится в работу для обратного преобразования цифрового выходного сигнала в аналоговую форму. Аналоговый выходной сигнал подается затем на смеситель 23, в который поступает также сигнал несущей стандартной частоты от синхрогенератора 14 и который вводится в действие для суммирования с выходным сигналом цифроаналогового преобразователя 22 сигнала вспышки и составных синхронизирующих сигналов, которые предварительно выделены из входных видеосигналов,Для коррекции изменяющихся временных ошибок, которые могут иметь место вовходных видеосигналах, устройство дополнительно определяет ошибку скорости генератора 8 в течение периода записи, а затемподает сигнал ошибки скорости в блок 12 памяти с помощью блока 11 измерения, Блок 12 памяти, управляемый блоком 5 управления, запоминает ошибку скорости, определенную в течение периода записи, а втечение периода считывания из блока 12 памяти подается соответствующий корректирующий сигнал ошибки скорости на синхрогенератор 14, где происходит модуляция выходного сигнала генератора 13 (импуль 40 45 50 51015 20 25 30 сов ВСК), соответствующая полному и".лл" чению или компенсации ошибок скорос 1 и. Таким образом, синхронизирующием пульсы считывания ВСК, имеющие стандартную частоту в начале и конце каждого периода считывания, могут претерпевать изменения по фазе в течение указанного периода считывания,Устройство коррекции снабжено детектором 10 пропадания сигнала, который фор мирует соответствующий сигнаг пропадания, подаваемый в блок 5 управления, а также в блок 15 памяти дефектов, в котором хранится информация, относящаяся к дефектам во входных видеосигналах и использующаяся затем для выбора последовательно считывания из блоков 2 и 12 памяти, а также для записи в последние видеоинформации, свободной от пропадания, таким образом, чтобы исключить указанное пропадание из видеосигналов с откорректированной осью времени,Ошибка скорости, измеряемая в блоке 11, поступает на вход первого переключателя 35(фиг.2), который подает сигнал ошибки скорости на буферный усилитель 38. Первь.й 35 переключатель переводится в положение, соответствующее замыканию входа А только во время перезаписи в блоке 2 по сигналу перезаписи РВЮВА видеоинформации, идентифицированному окончательным адресом считывания РОВА, Ключ 37 замыкается в результате наличия высокого уровня ("1") логического выходного сигнала И на входе второго ждущего мультивибратора 34, Ждущий мультивибратор 34 формирует выходной сигнал относительно высокого уровня "1" с длительностью примерно 20 мкс. Указанный выходной сигнал подается на первый переключатель 35 для его перевода в положение, соответствующее замыканию контакта А, и второй переключатель 36, подвижный контакт которого в нормальном режиме работы занимает положение Б (фиг.2), на который подается сигнал от цифрового сумматора 24, Подвижный контакт второго переключателя 36 соединен с блоком 25,Во время выполнения операции записи в блок 2 памяти, идентифицированный по адресу ИВА, блок 25 подает соответствующий управляющий сигнал на один из элементовв И 31. Импульс длительностью 40 мкс, поданный через второй ждущий мультивибратор 34 и элемент ИЛИ 32 к всем элементам И 31, замыкает соответствующий ключ 27 записи. После замыкания выбранного из ключей 27 сигнал ошибки скорости, измеренный в блоке 11, подается через буферный усилитель 38 и ключ 27 насоответствующий конденсатор 30 и усилитель 29.Таким образом, во время выполнения операции записи цифровой аидеоинформации в блок 2 памяти сигнал об ошибке скорости развертки записывается в следующем интервале записи. в соответствующий конденсатор 30,Для считывания информации об ошибке скорости в процессе выполнения нормальной операции считывания из блока 2 памяти предусмотрена подача окончательного адреса считывания на блок 26, Блок 26 может формировать сигналы управления, обеспечивающие селективное замыкание нормально разомкнутых ключей., 28,. расположенных между выходами буферных усйлителей 29 и выходом блока 12.В генераторе 13 импульсов считывания имеется генератор 39 пилбобразного напряжения, на который поступает сигнал ошибки скорости с выхода блока 12. Далее команда считывания ВСО поступает на инвертор 45, выход которого соединен с генератором 39 таким образом, что выходной сигнал последнего остается равным нулю в течение ийтервала времени, когда выходной сигнал инвертора 45 имеет высокий уровень("1"), т,е. втечение интервалов времени между последовательными командами считывания ВСО. Сигнал поднесущей ЯС, например, имеющий частоту 3,58 мгГц в случае обработки цветного видеосигнала МТЕРС, 5 поступает от синхрогенератора 1.4 на фазо-.вый модулятор 40, предназначенный для модуляции по фазе в соответствии с выходным сигналом генератора 39 пилообразного напряжения10 Модулированный по фазе сигнал поднесущей подается на мультивибратор 41, который формирует соответственно модулированный по фазе сигнал прямоугольной формы, а также его гармоники. Вы ходной сигнал мультивибратора подаетсяна полосовой фильтр 42, который. настроен на третью гармонику сигнала поднесущей ЯС так, что модулированный по фазе выходной сигнал полосового фильтра 42 имеет 20 частоту, например, 10,74 мгГц, Выходнойсигнал полосового фильтра 2 подается через усилитель 43 на формирователь 44 импульсов с целью. получения требуемых синхронизирующих импульсов считывания 25 ИСК, модулированный величиной ошибкискорости и определяющих скорость синхронизации, с которой преобразованная в цифровую форму видеоинформация считывается из блока 2 памяти.1718744 Корректор М.Максимищ ктор И,Шул роизводственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 10 аказ 893 ВНИИПИ Госу Составитель А.Юдин Техред.М.Моргентал Тираж Подписноетвенного комитета по изобретениям и открытиям при ГКНТ СССР 113035, Москва, Ж, Раушская наб., 4/Б

Смотреть

Заявка

3267800, 09.04.1977

Соне. Корпорейшн

ТАКЕСИ НИНОМИЯ

МПК / Метки

МПК: H04N 5/95

Метки: временных, искажений, коррекции

Опубликовано: 07.03.1992

Код ссылки

<a href="https://patents.su/6-1718744-ustrojjstvo-korrekcii-vremennykh-iskazhenijj.html" target="_blank" rel="follow" title="База патентов СССР">Устройство коррекции временных искажений</a>

Похожие патенты