Способ передачи и приема цифровой информации и устройство для его осуществления

Номер патента: 1534481

Автор: Иванов

ZIP архив

Текст

(51) 5 С 08 С 15/06 ОПИСАНИЕ ИЗОБРЕТЕНИЯ ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГННТ СССР(56) Авторское свидетельство СССР 9 739613, кл. С 08 С 15/06, 1978,Компьютеры. Справочное руководство ./Под ред, Г,Хелмса. М,: Мир, 1986, т. 3. с. 310, рис. 27, 26(54) СПОСОБ ПЕРЕДАЧИ И ПРИЕМА ЦИФРОВОЙ ИНФОРМАЦИИ И УСТРОЙСТВО ДЛЯ ЕГО ОСУЩЕСТВЛЕНИЯ(57) Изобретение относится к электросвязи и может использоваться в телеметрических системах, Способ и устройство реализуют передачу основной цифровой информации с помощью Изобретение относится к электросвязи и может использоваться в теле- метрических системах.Цель изобретения - повышение информативности способа и устройства,На фиг. 1 изображена функциональная схема передающей стороны устройства:, на фиг. 2 - функциональная схема приемной стороны устройства, на фиг. 3 - функциональная схема блока коммутации; на фиг. 4 - функциональная схема блоков синхронизации.Устройство содержит на передающей стороне (фиг,1) блок 1 синхронизации, элемент И 2, регистр 3 сдвига, выполненный на ячейках 4 памяти и группах элементов И 5, - 5 п, блок 6 коммутации и блок 7 сравнения, ка 1 ЯО 1534481 А 12разрешенных кодовых комбинаций и вслучае повторения в соседних циклахпередачи основной информации осуществляют передачу дополнительной цифровой информации с помощью запрещеннойкодовой комбинации, что повышает информативность способа и устройства.Устройство содержит на передающей .стороне блок синхронизации, элементИ, регистр сдвига, выполненный наячейках памяти и группах элементов И,блок коммутации и блок сравнения,канал связи, на приемной сторонеблок синхронизации, регистр сдвига,три дешифратора, блок сравнения, блокоперативной памяти, элемент И, эле,мент ИЛИ и элемент ЗАПРЕТ. 2 с,п.ф-лы, 4 ил, 1 табл,нал 8 связи, на приемной стороне (фиг.2) - блок 9 синхронизации, регистр 10 сдвига, первый дешифратор 11 запрещенной кодовой комбинации, блок 12 сравнения кодов, второй дешифратор 13 размещенных кодовых комбинаций, третий дешифратор 14 запрещенной кодовой комбинации, блок 15 оперативной памяти, элемент И 16, элемент ИЛИ 17 и элемент ЗАПРЕТ 18.Блок 6 коммутации (фиг,3) содержит элемент НЕ 19, элементы. ИЛИ 20 и 21, группы 22 и 23 элементов И и элемент 24 постоянной памяти запрещенной кодовой комбинации.Блок 1(9) синхронизации (фиг,4) содержит счетчик 25 импульсов, элемент И 26, счетчик 27 импульсов, де 1534481шифратор 28, руппу 29 элементов И иэлемент 30 цикловой синхронизации.Способ осуществляют следующим образом.При передаче задерживают основной5сигнал на время одного цикла, сравнивают два сигнала, отстоящие другот друга на расстоянии одного цикла,в момент, когда передается сигнал,число значений которого меньшечислазначений сигналов, которые могутбыть переданы, в случае равенствадвух значений сигнала Формируют сигнал разрешения передачи дополнительной информации, "О" дополнительнойинформации передают без измененияосновного сигнала,При передаче "1" дополнительнойинформации изменяют второе значение сигнала на запрещенный сигнал.При приеме запоминают принимаемый сигнал на время одного цикла,сравнивают два сигнала, отстоящиедруг от друга на расстоянии одногоцикла, сочетание двух одинаковых значений декодируют, как "0" дополнительной информации.Сочетание разрешенного и запрещенного значений сигналов декодируют как "1" дополнительной информации. В момент прчхода эапрещенногсигнала повторяют предыдущее значение основного информационного сиг:.ала.Устройство работает следующим об разом;Сигнал основной информации подают на входы блока 6 коммутации.Если на управляющем входе блока 6"О", то сигнал через элементы И 540переписываются в первую группу ячеек 4 регистра 3 в моменты, определяемые цикловыми импульсами с выходаблока 1, Если на управляющем входеблока 6 "1", то в те же ячейки 4 регистра 3 записывается запрещеннаякодовая комбинация иэ элемента 24.Записанная информация продвигается по регистру 3 и через один циклблок 7 производит сравнение двухкомбинаций - поступающей вновь и предыдущей, задежанной на один цикл,Если комбинации различны, то в мо-мент, определяемый цикловым импульсом, на выходе блока 7 сравнения устанавливается "О", разрешая записьв регистр 3 очередной разрешенной. комбинации. Если комбинации одинаковы, то блок 7 сравнения выдает сигнал () разрешения передачи первого бита дополнительной информации, Если значение бита равноО, то в регистр 3 эаписывается разрешенная кодовая комбинация и в канал 8 поступают две одинаковые кодовые комбинации, сдвинутые на один цикл, т.е, такой сигнал, какой поступает на вход устройства.При одинаковых сигналах на соседних циклах основной информации ("1") дополнительной информации на управляющем входе блока 6 устанавливается И 1 ф1, в регистр 3 записывается запрещенная комбинация и вместо двух одинаковых разрешенных комбинаций в канал 8 поступает сочетание разрешенной и запрещенной кодовых комбинаций.Через цикл сравнивают поступащцую кодовую комбинацию с задержанной на цикл запрещенной комбинацией, На выходе блока 7 сразн.ния устанавливается "0", на выходе элемента И 2 "0", и в регистр 3 записывается разрешенная кодовая комбинация. Далее процесс повторяется.Работа передающей части демонстрируется таблицей состояний (столбцы а,б,в,г,д.е), где индекс столбца соответствует буквенному обозначению точки на фиг,1. Работе приемной части соответствуют столбцы в,ж,з,и,к,л,м,,о,п, где индекс столбца соответствует буквенному обозначению на Фиг,2.Р обозначает любые разрешенные комбинации. Равенство индексов при Р указывает, что комбинации на соседних циклах повторяются, разные индексы указывают на различие кодовых комбинаций на соседних циклах.3 обозначает запрещенные кодовые комбинации, Столбец а показывает пример последовательности кодовых комбинаций основной информации на входе, Столбец б представляет кодовую комбинацию дополнительной информации вида 010110. Столбец в характеризует кодовые комбинации на выходе передающей части и на входе приемной части.Из таблицы видно, что при одинаковых комбинациях на входе передающей части на выходе блока 7 сравнения выделяются импульсы, разрешающие ввод дополнительной информации (столбец г), причем "О" дополнитель ной информации передается разрешен"1" дополнительной информации передается запрещенной кодовой комбинацией.В приемной части производят за 5держку сигнала на один цикл и срав- .нивают кодовые комбинации в точкахи мс на двух соседних циклах.Если в указанные точки пришли раз- Орешенная и запрещенная кодовые комбинации, то на выходе элемента И 16появляется 1 (м), указывая, что принята . "1" дополнительной информа 1ции, одновременно через элементИЛИ 17 проходит сигйал, указывающийна появление дополнительной информации (н),Если пришли две одинаковые комбинации, то на Выходе элемента И 16появляется "О (м) дополнительноинформации, на выходе блока 12 сравнения появляется "1 ", которая пройдячерез элемент ИЛИ, указывает на появление сигнала передачи дополнительной информации (н), т.е, принят "О"дополнительной ИИФОрмации.Если приходят две разрешенные,норазличные кодовые комбинации (Р и Р )то на выходе дешифратора 11,а следо- ЗОвательно, и на выходе элемента И 16появляется "О" но устанавливается"О" и на выходе блока 12 сравкения.В результате сигнал приема дополнительноЙ информации на Выходе элемента ИЛИ 17 (н) отсутствует, указывая,что в этот момент дополнительнаяинформация не передавалась,Таким образом, предлагаемые способ и устРОЙство позволяют пОВысить 40информативность передачи, чем чащеповторяются сигналы, т.е. чем большеих избыточность, тем больше дополнительной информации можно передать.1. Способ передачи и приема цифровой информации, заключающийся в том, что на передающей стороне в каждом временном цикле Фиксированной длительности Формируют разрешеннуюкодоимпульскую комбинацию сигналов основной цифровой информации и передают сформированную разрешенную кодо импульсную комбинацию сигналов на приемную сторону, О т л и ч а ющ и й с я тем, что, с целью повышения информативности передачи, каРРРу 1 Р 1 мент И, на приемной стороне - блоксинхронизации и регистр, первые выходы которого являются первыми информационными выходами устройства,первый выход регистра передающейстороны соединен через канал связис информационным входом регистраприемной стороны, о т л и ч а ю щ ее с я тем, что, с целью повышенияинформативности устройства, в негона передающей стороне введены блоккоммутации и блок сравнения, выходкоторого соединен с первым входомэлемента И и является первым управляющим выходом устройства, выход элемента И соединен с управляющим входомблока коммутации, информационныевходы которого объединены с одноименными первыми информационными входами блока сравнения и являются вторыми информационными входами устройства, выходы блока коммутации соединены с одноименными вторыми информационными входами регистра, вторые выходы которого соединены с одноименными вторыми информационными входамиблока срайнения, третьи выходы блокасинхронизации соединены с одноименными вторыми управляющими входамирегистра, четвертый выход блока синхронизации соединен с третьим управляющим входом регистра и управляющимвходом блока сравнения, второй входэлемента И и вход блока синхронизации являются соответственно третьиминформационным входом устройства ипервым тактовым входом устройства,5 1 О 15 20 25 30 35 на приемной стороне введены дешифраторы, блок сравнения, блок памяти,элемент И, элемент ЗАПРЕТ и элементИЛИ, тактовые входы блока синхронизации и регистра объединены и являются вторым тактовым входом устройства, вторые выходы регистра соединены с одноименными информационными входами первого дешифратораи первыми информационными входамиблока сравнения, выход которогосоединен с первым входом элементаИЛИ, выход которого является вторымуправляющим выходом устройства,третьи выходы регистра соединеныс одноименными информационными входами второго, третьего дешифраторов,блока памяти и вторыми информационными входами блока сравнения, четвертые выходы регистра, соединены содноименными установочными входамиблока синхронизации, выход которогосоединен с управляющими входами первого - третьего дешифраторов, блокасравнения и прямым входом элементаЗАПРЕТ, выход которого соединен суправляющим входом блока памяти, выходы которого являются вторыми информационными выходами устройства,выходы первого, второго и третьегодешифраторов соединены соответственно с первым, вторым входами элемента И и инверсным входом элементаЗАПРЕТ, выход элемента И соединен свторым входом элемента ИЛИ и является третьим информационным выходомустройства. з и к л м н о и153448 Составитель М. НикуленковРедактор Н, Тупица Техред М.Ходанич Корректор М.Шарош Производственно-издательский комбинат "Патент", г, Ужгород, ул. Гагарин Заказ 43 Тираж 432 ВНИИПИ Государственного комитета по изобретени 113035, Москва, Ж, РаушскаяПодписноеи открытиям при ГКНТ СССРб., д. 4/5

Смотреть

Заявка

4406352, 07.04.1988

ПРЕДПРИЯТИЕ ПЯ А-7306

ИВАНОВ АНАТОЛИЙ АЛЕКСАНДРОВИЧ

МПК / Метки

МПК: G08C 15/06

Метки: информации, передачи, приема, цифровой

Опубликовано: 07.01.1990

Код ссылки

<a href="https://patents.su/6-1534481-sposob-peredachi-i-priema-cifrovojj-informacii-i-ustrojjstvo-dlya-ego-osushhestvleniya.html" target="_blank" rel="follow" title="База патентов СССР">Способ передачи и приема цифровой информации и устройство для его осуществления</a>

Похожие патенты