Блок считывания для доменного запоминающего устройства

Номер патента: 959156

Автор: Савельев

ZIP архив

Текст

ОПИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз СоветскихСоциалистическихРеспублик 11959156(Иф М.Кл.з с присоединением заявки Мф -6 11 С 7/00 Государственный комитет СССР по делам изобретений и открытий.6 (088.8) Опубликовано 15,09,82. Бюллетень МВ 34 Дата опубликования описания 15. 09.82. (71) Заявитель Московский ордена Трудового Красного Зн мени БИБЛИИЕЫА текстильный институт им(54) БЛОК СЧИТЫВАНИЯ ДЛЯ ДОМЕННОГО ЗАПОМИНАЮЩЕГОУСТРОЙСТВА Изобретение относится к вычисли-.тельной технике и предназначено дляиспользования в доменных запоминающих устройствахеИзвестен блок считывания для.доменного запоминающего устройства,содержащий резисторный датчик, подключенный к, источнику питания и квходам усилителя считывания. Дляповышения помехозащищенности усилитель считывания и резисторный датчик соединены через мостовую сХему 11.Однако такое соединение не обес- .печивает высокую помехозащищенностьусилениясигнала чтения с доменного накопителя,Наиболее близким техническим решением к данному изобретению является блок считывания дпядоменного запоминающего устройства, который вцепях селекции сигнала содержитмагнитореэисторные датчики. Эти дат.чики при считывании сигнала подвергаются действию трех полей - домена, токов управления и токов рассеяния доменопродвигающей структуры.Томи рассеяния и управления создают на входе усилителя считыванияпомехи, которые частично подавляются. ЗО за счет диФФеренциального включения компенсационного датчика 2.Недостатком этого блока является то, что в нем отсутствуют схемные решения, позволяющие оптимальное воспроизведение сигйалов чтения с учетом изменения амплитуды и форьн сигнала за счет наложения помех.Целью изобретения является повышение надежности блока считывания для доменного запоминающего устройства.Поставленная цель достигается тем, что в блок считывания для доменного запоминающего устройства, содержащий магнитореэисторный датчик, вход которого соединен с шинами питания, усилитель считывания, первый входкоторого соединен с выходом Формирователя стробирующего импульса, и,эталонный элемент памяти, введейы йнтегрирующий элемент, ключ, дифФеренцирующий элемент и одновибратор, вход которого соединей с первым входом усилителя считывания второй вход которого подключен к выходу интегрирующего элемента, первый вход которого ооединен с выходом ключа, а другие - с выходами магниторезисторного датчика, вход959156 магниторезисторного датчика соединен с пеГ зым выходом эталонного элемента памяти, второй вход которогосоединен с входом формирователястробирующего импульса, а вход эталонного элемента памяти являетсявходом блока считывания, выход одновибратора подключен к входу диф Ференцирующего элемента, выход которого соединен с входом ключа, вы"ход усилителя считывания являетсявыходом блока считывания.На чертеже представлена схемаблока считывания для доменного запоминающего устройства.Блок содержит магниторезисторныйдатчик 1, первый вход которого соединен с шиной питания 2 и с эталон-ным элементом памяти 3, другой выходкоторого подключен к входу формирователя стробирующего импульса 4. Выход формирователя стробирующего импульса 4 подсоединен к входу одновибратора 5 и к первому входу усилителя считывания б; второй вход которого подключен к выходу интегрирующего элемента 7. ПЕрвый вход интег рирующего элемента 7 соединен с выходом ключа 8, а другие - с выходами магниторезисторного дачитка 1. Вход ключа 8 соединен с выходом дифференцирующего элемента 9, вход которого подсоединен к выходу одновибратора 5.Блок работает следующим образом.При считывания сигнала с-.помощью магниторезисторного датчика 1 на вход - выход последнего подается постоянное питакщее йапряжение. В предлагаемом блоке, кроме питающего постоянного напряжения, на вход магниторезисторного датчика 1 подается эталонный сигнал с одного из выходов эталонного элемента памя-. ти 3, имеющий ту же форму,что и идеальный информационный сигнал чтенияВ этом случае передаточная функция магниторезисторного датчика 1 будет иметь такой же вид, что и сигнал чтения, т.е. на выходе магниторезисторного датчика 1 при считывании происходит квадратичное пре 1 образование сигнала. Далее преобразованный сигнал поступает на вход интегрирующего элемента 7, Полученный таким путем сигнал можно определить по соотношению; 5 10 15 20 25 30 1,5 - 2 раза. 35 Формула изобретенияБлок считывания для доменного запоминающего устройства, содержащий 40 магниторезисторный датчик, вход которого соединен с шинами питания, усилитель считывания, первый вход которого соединен с выходом формирователя стробирующего импульса, и 45 эталонный элемент памяти, о т л и -ч а ю щ и й с я тем, что, с целью повышения надежности блока считывания, в него введены интегрирующий элемент, ключ, дифференцирующий элемент и одновибратор, вход которого соединен с первым входом усилителя считывания, второй вход которого подключен к выходу интегрирующего элемента,.первый вход которого соединен с выходом. ключа, а другие " с выходами магниторезисторного датчика, вход магниторезисторного датчика соединен с первым выходом эталонного элемента памяти, аторой выход которого соединен с входом формирователя стробирующего ямпулвса а вход эталонного элемента памяти является входом блока считывания, выход однбвибратора подключен к входу дифференцирующего элемента, вы ход которого соединен с входом клюЧ где 0(ь)фас 0 (Ф- т) О И)31, о коэффициент передачи магниторезисторного датчика;сигнал чтения;сигнала эталонного элементапаьйти,время задержки эталонногосигнала. Такое преобразование сигнала, . согласно потенциальной помехоустой чивости, имеет оптимальные характе ристики помехозащищенности. Далее корреляционный сигнал О(с) поступает на вход усилителя считывания 6. На другой вход усилителя считывания б подается импульс строба с выхода формирователя стробирующегО импульса 4, который формируется по сигналу, поступившему на его вход с второго выхода эталонного элемента памяти 3. С выхода Формирователя стробирукщего импульса 4 подается сигнал на вход одновибратора.5. За счет длительности импульса одновибратора определяется время корреляции сигнала чтения, так как импульс с одновибратора подается на вход дифференцирующего элемента 9. С выхода дифференцирующего элемента поступает сигнал на .вход ключа 8. При поступлении импульса на вход ключа 8 происходит установка интегрирующего элемента 7 в исходное состояние, что необходимо для подготовки блока к воспроизведению следующего сигнала чтения. Сравнительный анализ предлагаемого блока с известным показал, что, для достижения повышенной надежности он не требует Дублирования. Это позволяет снизить себестоимость в959156 1. фЭлектроникаф, т. 52, 9 9,с. 26-27.2. "Электроникаф, т. 52, 9 23,с. 42-45 (прототип). Составитель А. СавельевдакторО. Персиянцева Техред И.Гайду Корректор Ю Макаренк О/70 Тираж 622ВНИИПИ Государственногпо делам изобретени 113035, Москва, Ж, Рауш Подписное ак филиал ППП фПатентф, г. Ужгород, ул. Проектная, 4 ча,выход усилителя считывания является выходом блока считывания.Источники информации, принятые во внимание при экспертизе комитета С и открытий ая наб д

Смотреть

Заявка

3235900, 10.02.1981

МОСКОВСКИЙ ОРДЕНА ТРУДОВОГО КРАСНОГО ЗНАМЕНИ ТЕКСТИЛЬНЫЙ ИНСТИТУТ ИМ. А. Н. КОСЫГИНА

САВЕЛЬЕВ АНАТОЛИЙ ИВАНОВИЧ

МПК / Метки

МПК: G11C 7/00

Метки: блок, доменного, запоминающего, считывания, устройства

Опубликовано: 15.09.1982

Код ссылки

<a href="https://patents.su/3-959156-blok-schityvaniya-dlya-domennogo-zapominayushhego-ustrojjstva.html" target="_blank" rel="follow" title="База патентов СССР">Блок считывания для доменного запоминающего устройства</a>

Похожие патенты