Устройство синхронизации телевизионных сигналов от независимых источников программ

Номер патента: 1142904

Авторы: Матенкова, Шепель

ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК ЯО 11429 5/04 М:Х 1.Ж 633 Щ А РЫТИЙПИСАНИЕ ИЗОБРЕТЕНИ ВИДЕТЕЛЬСТВ К АВТОРСКО 4007486 рототип оа,ГОСУДАРСТВЕННЫЙ КОМИТЕТ ССПО ЕЛАМ ИЗОБРЕТЕНИЙ И ОТК(54)(57) 1, УСТРОЙСТВО СИНХРОНИЗАЦИИТЕЛЕВИЗИОННЫХ .СИГНАЛОВ ОТ НЕЗАВИСИМЫХ ИСТОЧНИКОВ ПРОГРАММ, содержащееаналого-цифровой преобразователь,информационный вход которого являетсявходом видеосигнала, а выход соединенс сигнальными входами первого и второго запоминающих блоков, выходыкоторых подключены к первому и вторму информационным входам коммутаторвыход которого подключен ко входуцифроаналогового преобразователя,выход которого является выходом устройства адресные входы первогозапоминающего блока соединены с первой группой выходов блока управленияадресацией запоминающих блоков, вторая группа выходов которого подключена к адресным входам второго запоминающего блока, йервый, второй итретий входы синхронизации блокауправления адресацией запоминающихблоков соединены соответственно свыходами тактовых импульсов, строч"ных синхроимпульсов и кадровых синхроимпульсов первого синхрогенератора, .четвертый, пятый и шестойвходы синхронизации блока управленияадресацией запоминающих блоков соединены соответственно с выходами тактовых импульсов, строчных синхроимпульсов и кадровых синхроимпульсов второго синхрогенератора, вход синхронизации аналого-цифрового преобразователя соединен с выходом тактовых импульсов первого синхрогенератора, вход синхронизации цифроаналогового преобразователя соединен с выходом тактовых импульсов второго синхрогенератора, о тл и ч а ю щ е е с я тем, .что, с целью повышения точности синхронизации, в него введены блок управления режимом записи и считывания запоминающих блоков и инвертор, причем первых вход управления блока управления режимом записи и считывания запоминающих блоков соединен с выходом кадровых синхроимпульсов первого синхрогенератора, а второй вход управления соединен с выходом строчных синхроимпульсов второго синхрогенератора, выход блока управления режимом записи и считывания запоминающих блоков соединен с входом управления коммутатора, с управляющим входом блока управления адресацией запоминающих блоков, с выходом управления режимом записи и считывания второго запоминающего блока и через инвертор с входом управления режимом записи и считывания первого запоминающего блока.2, Устройство по п. 1, о т л ич а ю щ е е с я тем, что блок управления адресацией запоминающих блоков содержит первый и второй коммутаторы, инвертор и четыре счетчика, причем установочный вход первого счетчика объединен со счетным входом второго счетчика, установочный вход третьего счетчика:1142904 соединен со счетным входом четвертого счетчика, выходы разрядов первого и второго счетчиков объединены и соединены с первыми информационными входами первого и второго коммутаторов, выходы разрядов третьего и четвертого счетчиков объединены и соединены с вторыми информационными входами первого и второго коммутаторов, вход управления первого коммутатора объединен с входом инвертора и является управляющим входом блока управления адресацией запоминающих блоков, выход инвертора подключен к входу управления второго коммутатора, группа выходов второго коммутатора и группа выходов первого коммутатора являются соответственно первыми и вторыми, группами выходов блока управления адресацией запоминающих блоков, счетный вход и установочный вход первого счетчика, установочный вход второго счетчика являются соответственно первым, вторым и третьим входами блока управления адресацией запоминающих Изобретение относится к промыш.ленности средств связи и может быть использовано при построении устройств синхронизации телевизионных сигналов от независимых источников программ в системе аппаратно-студийного комплекса телевизионного центра.Известно устройство синхронизации телевизионных сигналов от независимых источников программ, содержащее О запоминающий блок, выход которого подключен к одному из входов элемента И, второй вход которого соединен с первым выходом блока управления, второй выход которого подклю чен к входу управления запоминающего блока, вход запоминающего блока соединен с выходом аналого-цифрового преобразователя, .выход элемента И соединен с входом цифроаналогового 20 преобразователя, входы блока управления соединены соответственно с выходами первого и второго синхрогенераторов 1 1. блоков, счетный вход и установочныйвход четвертого счетчика, установочный вход третьего счетчика являютсясоответственно четвертым, пятым ишестым входами блока управления адресацией запоминающих блоков. 3. Устройство по п. 1, о т л ич а ю щ е е с я тем, что блок управления режимом записи и считывания запоминающих блоков содержит первый и второй триггеры и элемент И, первый вход элемента И, объединенный с первым установочным входом первого триггера, и второй вход элемента И являются соответственно первым и вторым входами управления блока управления режимом записи и считывания запоминающих блоков, выход элемента И соединен с вторым установочным входом первого триггера, выход первого триггера соединен с входом второго триггера, выход которого , является выходом блока управления режимом, записи и считывания запоминающих блоков. Недостаток этого устройства - низкая точность синхронизации, обусловленная тем, что в запоминающем блоке происходит задержка сигнала до тех пор, пока на его вход управления не поступит с выхода блока управления сигнал адреса считывания, определяющий номер нужной ячейки запоминающего блока. Таким образом, происходит задержка на время одного периода обращения к запоминающему 1 блоку, что приводит к рассогласованию фазы видеосигнала на выходе устройства относительно фазы синхроимпульсов телецентра.Наиболее близким по технической сущности к предлагаемому являетсяустройство синхронизации телевизионных сигналов от независимых источников программ, содержащее запоминающие блоки, сигнальные входы которых соединены с выходами аналогоцифрового преобразователя, информационный вход которого является входом3 11429видеосигнала, выходы запоминающихблоков подключены к информационнымвходам коммутатора, выход которогоподключен к входу цифроаналоговогопреобразователя, выход которогоявляется выходом устройства, адресныевходы запоминающих блоков соединеныс соответствующими группами выходовблока управления адресацией запоминающих блоков, первый, второй и 1 Отретий входы синхронизации которогосоединены соответственно с выходамитактовых импульсов, строчных синхроимпульсов и кадровых синхроимпульсовпервого синхрогенератора, четвертый,пятый и шестой. входы синхронизацииблока управления адресацией запоминающих блоков соединены соответственно с выходами тактовых импульсов,строчных синхроимпульсов и кадровыхсинхроимпульсов второго синхрогенератора, вход синхронизации аналогоцифрового преобразователя соединенс выходом тактовых импульсов первогосинхрогенератора, вход синхронизациицифроаналогового преобразователясоединен с выходом тактовых импульсов второго синхрогенератора 2.Недостатком этого устройстваявляется низкая точность синхрони 30зации, обусловленная тем, что в запоминающих блоках происходит повторнаяперезапись считанного из запоминающихблоков сигнала, его хранение до следующего цикла считывания информациииз запоминающих блоков, Таким образом, происходит задержка сигнала,равная времени передачи одной телевизионной строки (64 мкс) . При такойзадержке считывания видеосигнала иззапоминающих блоков происходит за 40держка видеосигнала относительнофазы строчных синхроимпульсов теле 1 ентра, а следовательно, рассогласование фазы видеосигнала на выходеустройства относительно синхроимпульсов телецентра, что приводит к низшей точности синхронизации на выходе Юустройства. Цель изобретения - повышение точ ности синхронизации.Поставленная цель достигается тем, что в устройство синхронизации телевизионных сигчалов от независимых источников программ, содержащее аналого-цифровой преобразователь, информационный вход которого является входом видеосигнала, а выход 04 4соединен с сигнальными входами первого и второго запоминающих блоков, выходы которых подключены к первому и второму информационным входам коммутатора, выход которого подключен к входу цифроаналогового преобразователя, выход которого является выходом устройства, адресные входы первого запоминающего блока соединены с первой группой выходов блока управления адресацИей запоминающих блоков, вторая группа выходов которого подключена к адресным входам второго запоминающего блока, первый, второй и третий входы синхронизации блока управления адресацией запоминающих .блоков соединены соответственно с выходами тактовых импульсовЭ строчных синхроимпульсов и кадровых синхроимпульсов первого синхрогенератора, четвертый, пятый и шестой входы синхронизации блока управления адресацией запоминающих блоков соединены соответственно с выходами тактовых импульсов, строчных синхроимпульсов и кадровых синхроимпульсов второго синхрогенератора, выходсинхронизации аналого-циФрового преобразователя соединен с выходомтактовых импульсов первого синхрогенератора, вход синхронизации иифро. аналогового преобразователя соединен с выходом тактовых импульсов второгосинхрогенератора, введены блок управления режимом записи и считывания,запоминающих блоков и инвертор причем вход управления блока управлениярежимом записи и считывания запоминающих блоков соединен с выходомкадровых синхроимпульсов первогосинхрогенератора, а второй входуправления соединен с выходом строчных синхроимпульсов второго синхрогенератора, выход блока управлениярежимом записи и считывания запоминающих блоков соединен с входомуправления коммутатора, с управляющим входом блока управления адресацией запоминающих блоков, с выходомуправления режимом записи и считывания второго запоминающего блокаи через инвертор с входом управлениярежимом записи и считывания первогозапоминающего блока.При этом блок управления адресацией запоминающих блоков содержитпервый и второй коммутаторы, инвертор и четыре счетчика, причем установочный вход первого счетчика объе 1142904динен со счетным входом второго счетчика, установочный вход третьего счетчика соединен ео счетным входом четвертого счетчика, выходы разрядов первого счетчика и второго счетчиков объединены и соединены с первыми информационными входами первого и второго коммутаторов, выходы разрядов третьего и четвертого счетчиков объединены и соединены с вторыми 10 информационными входами первого и второго коммутаторов, вход управления первого коммутатора объединен с входом инвертора и является управляющим входом блока управления адресацией запоминающих блоков, выход интегратора подключен к входу управления второго коммутаторагруппа выходов второго коммутатора и группа выходов первого коммутатора является соответ "ственно первыми и вторыми гоуппами вы" ходов блока управления адресацией запоминающих блоков, счетный вход и установочный вход первого счетчика, установочный вход второго счетчика являются соответственно первым, вторым и третьим входами блока управления адресацией запоминающих блоков счетный вход и установочный вход четвертого счетчика, установочный вход третьего счетчика являются соответственно четвертым, пятым и шестым входами блока управления адресацией запоминающих блоков.Кроме того 1 блок управления режи, З .мом записи и считывания запоминающих блоков содержит первый и второй триггеры и элемент И, первый вход элемента И, объединенный с первым установочным входом первого триггера, и второй вход элемента И являются со" ответственно первым и вторым входами управления блока управления режимомзаписи и считывания запоминающих блоков, выход элемента И соединен с4 вторь 1 м установочным входом первого триггера, выход первого триггера соединен. с входом второго триггера, выход которого является выходом блока управления режимом записи и считывания запоминающих блоков.На фиг. 1 представлена структурная электрическая схема устройства; на фиг. 2 - схема блока управления адресацией запоминающих блоков; на фиг. 3 - схема блока управления режимом записи и считывания запоми(нающих блоков. Устройство синхронизации телевизионных сигналов от независимыхисточников программ (фиг. 1) содержит аналого-цифровой преобразователь1, информационный вход которогоявляется входом видеосигнала, а выход соединен с сигнальными входамипервого 2 и второго 3 запоминающихблоков. Выходы запбминающих блоков2 и 3 подключены к первому и второмуинформационным входам коммутатора 4выход которого соединен с входомцифроаналогового преобразователя 5,выход которого является выходомустройства. Вход управления блока 6управления адресацией запоминающихблоков подключен к выходу блока 7управления режимом записи и считывания запоминающих блоков, первый извходов управления которого соединенс выходом кадровых синхроимпульсовпервого синхронизатора 8, второй -с выходом строчных синхроимпульсоввторого синхрогенератора 9 центра.Выход блока 7 управления режимомзаписи и считывания запоминающихблоков также соединен с входомуправления режимом записи и считыва-.ния второго запоминающего блока 3 ичерез инвертор 10 - с входом управления режимом записи и считыванияпервого запоминающего блока 2, адресный вход которого соединен с первой группой выходов блока 6 управления адресацией запоминающих блоков,вторая группа выходов которого подключена к адресному входу второгозапоминающего блока 3.Первый, второй и третий входысинхронизации блока 6 управленияадресацией запоминающих блоковсоединены соответственно с выходамитактовых импульсов, строчных синхроимпульсов и кадровых синхроимпульсовпервого синхрогенератора 8. Четвертый, пятый и шестой входы синхранизации блока 6 управления адресациейзапоминающих блоков соединены соответственно с выходами тактовых импульсов, строчных синхроимпульсов,и кадровых синхроимпульсов второгосинхрогенератора 9,Вход синхронизации аналого-цифрового преобразователя 1 соединен свыходом тактовых импульсов первогосинхрогенератора 8, вход синхронизации цифроаналогового преобразователя5 соединен с выходом тактовых импульсов второго синхрогенератора 9.Блок 6 управления адресацией запоминающих блоков (Фиг. 2) содержит пер- . вый счетчик 11 и второй счетчик 12, третий счетчик 13 и четвертый счетчик 14. Установочный вход первого счетчика 11 соединен со счетным вхо.дом второго счетчика 12. Установочный вход четвертого счетчика 14 соединен с счетным входом третьего счетчика 13. Выходы разрядов первого и второго счетчиков 11 и 12 подключены к первым информационным входам первого коммутатора 15 и второго коммутатора 16. Выходы разрядов счетчиков 13 и 14 подключены к вторым информационным входам первого и второго коммутаторов 15 и 16. Вход уп- равления первого коммутатора 15 соединен с входом инвертора 17 и является входом управления блока 6 управления адресацией запоминающих блоков. Выход инвертора 17 подключен к входу управления второго коммутатора 16.Группа входов второго коммутатора 16 и группа выходов первого коммутатора 15 являются соответственно первой и второй группами выходов блока 6 управления адресацией запоминающих блоков. Счетный вход первого счетчика 11, его установочный вход и установочный вход второго счетчика 12 являются соответственно первым, вторым и третьим входами синхрониза- ции блока 6 управления адресацией запоминающих блоков; Счетный вход четвертого счетчика 14, его установочный вход и установочный вход третьего счетчика 13 являются соответственно четвертьи 1 пятым и шестым входами синхронизации блока 6 управления .адресацией запоминающих блоков.Блок 7 управления режимом записи и считывания запоминающих блоков (фиг. 3) содержат элемент И 18, первый вход которого, объединенный с первым установочным входом первого триггера 19, и второй вход являются соответственно первым и вторым входами управления блока 7 управления . режимом записи и считывания запоминающих блоков, Выход элемента И 18 соединен с вторым установочным входом первого триггера 19, выход первого триггера 19 соединен с входом второго триггера 20, выход которого является выходом блока 7 управления режимом записи и считьвания запоминающих блоков.Устройство синхронизации телевизионных сигналов от независимых источников программ работает следующим образом.На вход аналого-цифрового преобразователя 1 поступает видеосигнал,преобразуется в нем в двоичныйпараллельный код и поступает насигнальные входы запоминающих блоков2 и 3. Когда в первый запоминающийблок 2 производится запись, из второго запоминающего блока 3 производится считывание видеосигнала.Считываемая из запоминающих блоков2 и 3 информация .поступает на коммутатор 4, который подключает к цифроаналоговому преобразователю 5 выходтого запоминающего блока, которыйнаходится в режиме считывания, Работой коммутатора 4 управляет блок 7управления режимом записи и считывания запоминающих блоков, которыйФормирует, управляющий сигнал присовпадении Фазы строчного синхроимпульса второго синхрогенератора 9с Фазой кадрового синхроимпульса ЗОпервого синхрогенератора 8. Управляющий сигнал с выхода блока 7 управления режимом записи и считываниявторого запоминающего блока 3 и че-рез инвертор 10 - на вход управления режимом записи и считывания перЗ 5 вого запоминающего блока 2. Управ-ляющий сигнал блока 7 управлениярежимом записи и считывания запомина.ющих блоков поступает также науправ".ляющий вход блока 6 управления адресацией запоминающих блоков, в котором производится управле,ние коммутатором 15 и через инвертор 17 - коммутатором 16. Коммутаторы15 и 16 производят подключение наадресные входы запоминающих блоков2 и 3 адресов записи, формируемыхсчетчиками 11 и 12, и адресов считывания, формируемых счетчиками 13 и 14.На счетный вход счетчика 11 постуо пают тактовые импульсы, а на егоустановочный вход " строчные синхроимпульсы от первого синхрогеиератора8. На счетный вход счетчика 12 поступают строчные синхроимпульсы, а наего установочный вход - кадровыесинхроимпульсы от первого синхрогенератора 8, На счетный вход счетчика 14поступают тактовые импульсы, а на его9 1142904установочный вход - строчные синхроимпульсы от второго синхрогенератора 9. На счетный вход счетчика 13поступают строчные синхроимпульсы,а на его установочный .вход - кадровые5 синхраимпульсы от второго синхрогенератора 9. При совпадении фазы строчных синхронмпульсов от второго синхро. генератора 9 с фазой кадровых синхроимпульсов от первого сннхрогенератора 1 О ,.8 блок 7 управления режимом записи и считывания запоминающих блоков.переключает один из запоминающих блоков 2 и 3, работающих в режиме записи, в 10режим считывания и до начала следующего цикла считывания видеосигнал вы-. водится из одного из запоминающих блоков 2, 3 и без задержки поступает через коммутатор 4 на цифроаналоговый преобразователь 5.Использование предлагаемого устройства фазовой синхронизации сигналов от независимыхисточников программ в системе аппаратно-студийного комплекса телецентра позволит создать видеоэффекты на основе эффективного использования миксирования видеосигналов.

Смотреть

Заявка

3623104, 13.07.1983

ПРЕДПРИЯТИЕ ПЯ А-1772

ШЕПЕЛЬ ВЛАДИМИР ИВАНОВИЧ, МАТЕНКОВА ГАЛИНА НИКОЛАЕВНА

МПК / Метки

МПК: H04N 5/04

Метки: источников, независимых, программ, сигналов, синхронизации, телевизионных

Опубликовано: 28.02.1985

Код ссылки

<a href="https://patents.su/6-1142904-ustrojjstvo-sinkhronizacii-televizionnykh-signalov-ot-nezavisimykh-istochnikov-programm.html" target="_blank" rel="follow" title="База патентов СССР">Устройство синхронизации телевизионных сигналов от независимых источников программ</a>

Похожие патенты