Устройство для приема многочастотных сигналов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСНИХСОЦИАЛИСТИЧЕСНИРЕСПУБЛИН 27/22 51) Н ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЬПИЙ Бюл. У 5в, В.А.Вязовс(54)(57) УСТРОЙСТВ ЧАСТОТНЫХ СИГНАЛОВ У 906024, о т л и тем, что, с целью устойчивости при л в него введены два блока, блок постоя ЕМА МНОГ ЛЯ ав е с овышения помехоажения еиных ычислительнь мяти и опе и в.7(прототип). 2(088.8)кое свидетельство ССС Н 04 . 27/22, 1980 тивный запоминающий блок, при этомвыход второго. коммутатора подключенк другому входу блока памяти черезпервый вычислительный блок, а дополнительные выходы блока управления соединены с управляющими входами блокапостоянной памяти, выход которогоподключен к первому входу второговычислительного блока, оперативногозапоминающего блока, к сигнальномувходу которого подключен выход второго вычислительного блока, первого вычислительного блока, к второму входукоторого подключен выход оперативногозапоминающего блока, и второго вычислительного блока, к второму входукоторого подключен выход второгокоммутатора.955 к первому входу выходного согласующего блока, второй вход которого соединен с вторым выходом блока управления, третий выход которого подключен к второу входу осйовного вычислительного блока, а также коммутаторы, дополнительные вычислительныеблоки и аналого-цифровой преобразователь, выход которого подключен к 10 сигнальному входу первого коммутатора, выходы которого соединены с одними входами дополнительных вычислительных блоков, выходы которых подключены к соответствующим входам второгокоммутатора, управляющий вход которо-.го соединен с четвертым выходом блока управления, соответствующие выходыкоторого подключены к другим входамдополнительных вычислительных блоков,причем выход входногоусилителя соединен с первым входом аналого-цифровогопреобразователя, второй вход которогосоединен с пятым выходом блока управления, шестой выход которого подключенк управляющему входу первого коммутатора, а выход второго коммутаторасоединен с другим входом блока памяти, введены два вычислительных блока,блок постоянной памяти и оперативныйзапоминающий блок,при этом выход 304второго коммутатора подключен к другому входу блока памяти через первый1вычислительный блок, а дополнительныевыходы блока управления соединены суправляющими входами блока постоянной 35 памяти выход которого подключен кпервому входу второго вычислительного блока, оперативного запоминающего блока, к сигнальному входу которого подключен выход второго вычис лительного блока, первого вычислительного блока, к второму входу которогоподключен выход оперативного запоминающего блока, и второго вычислительного блока, к второму входу которого 45 подключен выход второго коммутатора.На фиг, 1 представлена структурнаяэлектрическая схема предлагаемогоустройства; на фиг, 2 - эпюры напря" 1 1138Изобретение относится к техникесвязи и можит использоваться для приема информации в проводных, радио, радиоприемных и.космических линиях связи.По основному авт,св, У 906024известно устройство,для .приема много"частотных сигналов содержащее входной усилитель, выход которого черезблок синхронизации подключен к входублока управления, первый выход которого соединен с одним входом блокапамяти, выход которого соединен спервым входом основного вычислительного блока, выход которого подключенк первому входу выходного согласующего блока, второй вход которогосоединен с вторым выходом блока управления, третий выход которого подключен к второму входу основноговычислительного блока, а также коммутаторы, дополнительные вычислительные блоки и аналого-цифровойпреобразователь, выход которогоподключен к сигнальному входу первого коммутатора, выходы которогосоединены с одними входами дополнительных вычислительных блоков, выходы которых подключены к соответствующим входам второго коммутатора,управляющий вход которого соединен счетвертым выходом блока управления,соответствующие выходы которогоподключены к другим входам дополнительных вычислительных блоков, причемвыход входного усилителя соединен спервым входом аналого-цифрового преобразователявторой вход которогосоединен с пятым выходом блока управления, шестой выход которого подключен к управляющему входу первогокоммутатора, а выход второго коммутатора соединен с другим входом блокапамяти 1.Однако известное устройство имеетнизкую помехоустойчивость при линейных искажениях,1Цель изобретения - повышение помехоустойчивости при линейных искажениях.Указанная цель достигается тем,что в устройство для приема миогочас тотных сигналов, содержащее .входнойусилитель, выход которого черезблок синхронизации подключен к входублока управления, первый выход которого соединен с одним входом блока 55памяти, выход которого соединен спервым входом основного вычислитель-ного блока, выход которого подключен жений, поясняющие его работу. Устройство для приема многочастотных сигналов содержит. входной усилитель 1, аналого-цифровой преобразова- тельАЦП)2, первый. коммутатор3, блок 4 синхронизации, основной вычислительный блок 5,.выходной согласующий. блок 6, второй коммутатор 7, блок 8 постоянной памяти, оперативный запоминающий блок 9, первый и второй3 1138 вычислительные блоки 10 и 11; блок 12 памяти, дополнительные вычислительные блоки 13 - 15, блок 16 управления, имеющий один вход 16,1 и тринадцать выходов 16,2-16.14.5Устройство работает следующим образом.Усиленные входным усилителем 1 сигналы(фиг. 2 а) поступают на вход блока 4 синхронизации, который определяет .границы посылок (начало и конец каждого такта работы устройства) и выдает управляющие сигналы (Фиг, 20) на вход 16.1 блока 16 управления. По каждому управляющему сигналу Формируется на первом выходе 16.2 блока 16 управления в течение такта работы устройства серия тактовых импульсов (Фиг. 2 Ц, требующаяся для работы АЦП 2.При этом по каждому управляющему сигналу (фиг. 20) блок 16 управления, формируя управляющий сигнал на своем втором выходе 16.3(фиг. 2 однозначно определяет номер вычислительного блока, в который на данный момент необходимо записывать отсчеты входного сигнала с выхода АЦП 2, т.е. управляет первым коммутатором 3. Кроме того, блок 16 управления с помощью30 сигналов с третьего, четвертого и. пятого выходов 16.4-16.6(фиг. 2,Е,Ж) управляет работой дополнительных вычислительных блоков 13-15, которые поочередно выполняют над массивом отсчетов входного сигнала следующие З 5 операции; запись этих отсчетов в соответствующий дополнительный вычислительный блок; вычисление быстрого преобразования Фурье, а также выдачу результатов из соответствующего до полнительного вычислительного блока в последующие блоки предлагаемого .устройства. Через два такта работы устройства,45 т.е, когда. один из дополнительных вычислительных блоков 13-15 готов выдать результаты вычисления быстрого преобразования фурье, с шестого выхода 16.7 блока. 16.управления подается управляющий сигнал(фиг. 2 ) на управляющий вход. второго коммутатора 7, который . однозначно определяет, из какого дополнительного вычислительного блока 13-5 через второй комму-. 55 татор 7 должны быть выданы результаты для последующей обработки. При этом на седьмом выходе 16.8 блока 16 управления формируется серия тактовых импульсов(фиг. 2 и) и последовательность адресов, необходимых для считывания из блока 8 постоянной памяти информации Одновременно на восьмом выходе 16.9 блока 16 управления формируется управляющий сигнал (фиг. 2 М) , под действием. которого второй вычислительный блок 11 осуществляет операцию деления комплексных чисел. Причем на девятом выход 16,10 блока 16 управления формируются все необходимые сигналы (фиг. 2 а) для осуществления операции записи информации. в оперативный запоминающий блок 9.Кроме того, на десятом выходе 16.11 блока 16 управления формируется управляющий сигнал(фиг. 2 а),необходимый для осуществления операции умножения комплексных чисел в первом вычислительном блоке .О, а на одиннадцатом его выходе 16.12 - сигнал(фиг. 2 Н) , по которому осуществляется запись результатов умножения комплексных чисел первым вычислительным блоком 1 О в блок 12 памяти.С началом пятого такта работы устройства на одиннадцатом выходе 16.12 блока 16 управления формируется сигнал(фиг. 2 Н), необходимый для выдачи информации из блока 12 памяти в основной вычислительный блок 5, При этом на двенадцатом и тринадцатом выходах 16,13 и 16,14 блока 16 управления Формируются управляющие сигналы(фиг. 2. О, и) для управления работой основного вычислительного блока 5 и выходного согласующего блока 6 соответственно.Устройство для приема многочастотных сигналов .с коррекцией линейных искажений работает в двух режимах (режиме настройки и рабочемрежиме) .В режиме настройки в канал. связи в течение одного такта передается эталонный сигнал(фиг, 26), имеющий спектрИ), у: которого, равно.мерные, амплитудные и линейные фазовые составляющиеЭталонный сигнал проходит по реальному .каналу связи, имеющему комплексный коэффициент передачи КИ)реал(Р = и 34 " иск 5 471138Очередность работы дополнительных вычислительных блоков 13-15, а также коммутация их выходов в момент выдачи результатов на первый сигнальный вход первого вычислительного блока 10 устанавливаются блоком 16 управления путем подачи на управляющие входы .этих блоков соответствующих управляющих сигналов.Первая выдача комплексного спектра искаженного информационного сигнала 5 (1 Ина первый сигнальный входИскпервого вычислительного блока 10 осуществляется на четвертом такте из дополнительного вычислительного блока 15, так как первая информационная посылка рабочего сигнала на втором такте записана в память этого дополнительного вычислительного блока, на третьем такте этот дополнительный вычислительный блок производит ее обработку, а начиная с четвертого такта производится выдача результатов обработки.Начиная с четвертого такта, блок 16 управления выдает соответствующие управляющие сигналы, под действием которых из оперативного запоминающего блока 9 выдаются отсчеты комплексного коэффициента коррекции К (я) которые записаны в него в течение третьего такта. работы предлагаемого устройства в режиме частройки на второй сигнальный вход первого вычислительного блока 1 О.На первый сигнальный вход первого вычислительного блока 1 О поступают отсчеты комплексного спектра информационного сигнала, прошедшего черезреальный канал связи 5 с (1 И 1. По соответствующему управляющему сигналу 040 из блока 16 управления первый вычислительный блок 10 производит операцию умножения этих комплексных спектров. В результате умножения получают отсчеты комплексного спектра информационного сигнала в видевы(14.иск(14"ко (1 ь 4=114 К 1 Я 150иск Р 1) =11 ц)"п 3 ц)Х,ы)Таким образом, на выходе первого вычислительного блока 10 корректиру ется информационный сигнал.и снижается влияние. линейных амплитудно-частотных и фазочастотных искажений,955 8обусловленных неидеальным. каналом связи.Отсчеты комплексного спектра информационного сигналаб (1 а), соотВЫветствующие синусным и косинусным проекциям информационного. сигнала на канальные частоты, с выхода первого вычислительного блока 10 поступают в блок 12 памяти, который под действием. соответствующего управляющего сигнала записывает их в свою память.На пятом такте работы. очередная посылка рабочего сигнала, пройдя описанную обработку, будет также записана в память блока 12 памяти. Таким образом, в блоке 12 памяти на пятом такте имеется информация о двух смежных информационных посылках рабочего сигнала, т.е. синусные и косинусные проекции информационного сигнала на канальные частоты на двух смежных посылках.По соответствующему управляющему сигналу информация о двух смежных посылках выдается в основной вычислительный блок 5, который на основе анализа этих проекций определяет принятую информацию и через выходной согласующий блок 6 выдает ее потребителю. Для работы основного выЧислительного блока 5 и выходного согла-, сующего блока 6 блок 16 управления выдает соответственно управляющие сигналы.Очередная посылка рабочего сигнала, принятая на1 -м такте, обрабатывается и записывается в блок 2 памяти вместо информации, записанной . на (1-2) такте.Таким образом, в любой момент времени в блоке 12 памяти всегда сохраняется информация о двух смежных 1.-й и (-1) посылках. Дальнейшая обработка посылок производцтся по описанному принципу работы предлагаемого устройства.Таким образом, введение в предлагаемое устройство дополнительных блоков позволяет повысить помехоустойчивость при наличии линейных искажений в канале связи путем коррекции этих искажений. Коррекция линейных искажений.осуществляется в реальном масштабе времени цифровыми методами, что обеспечивает высокую точность, стабильность, повторяемость и не требует подстройки с течением времени,
СмотретьЗаявка
3653637, 18.10.1983
ХАРЬКОВСКОЕ ВЫСШЕЕ ВОЕННОЕ КОМАНДНО-ИНЖЕНЕРНОЕ УЧИЛИЩЕ ИМ. МАРШАЛА СОВЕТСКОГО СОЮЗА Н. И. КРЫЛОВА
СУВОРОВ НИКОЛАЙ ПЕТРОВИЧ, ВЯЗОВСКИЙ ВАЛЕНТИН АЛЕКСЕЕВИЧ, ЦЫБА МИХАИЛ ИВАНОВИЧ
МПК / Метки
МПК: H04L 27/26
Метки: многочастотных, приема, сигналов
Опубликовано: 07.02.1985
Код ссылки
<a href="https://patents.su/6-1138955-ustrojjstvo-dlya-priema-mnogochastotnykh-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для приема многочастотных сигналов</a>
Предыдущий патент: Устройство для приема сигналов относительной фазовой телеграфии
Следующий патент: Устройство для демодуляции частотно-модулированных сигналов при низком отношении несущей частоты к частоте модуляции
Случайный патент: Многопозиционная формовочная машина для изготовления литейных форм