Запоминающее устройство

Номер патента: 898502

Авторы: Андреев, Поскребышев, Пресняков, Семенов

ZIP архив

Текст

Союз СоветскихСоциалистическихРеспублик ОП ИСАНИЕИЗОБРЕТЕН ИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ и 898502по делам изобретений и открытий(54) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО Изобретение относится к запоминаю-щим устройствам (ЗУ),Известно оперативное запоминающееустройство, содержащее регистры четного и нечетного байта, блок формирования,коммутаторы четного и нечетного байта,блок запоминания П,1.Однако при необходимости работвт спеременными форматами слов от байтаи до длины большей, чем два байта, аппаратурные затраты становятся больши 0ми,Наиболее близким по технической сущности к предлагаемому является запоминающее устройство с одновременной выборкой переменного массива слов, содержа .щее модули памяти, регистр адреса, разделенный на части - старшую и младшую,коммутаторы входной и выходной информации (кольцевые сдвигатели), шифрато 20ры и дешифраторы, блок добавления единицы (преобразователь кода адреса) 2,Однако при необходимости использования ЗУ в системах, предполагающих сме 2ну формата ЗУ в пропессе работы на продолжительное время или постоянную работу со словами различного формата при решении какой-либо задачи большая часть коммутирующего оборудования иснользуется ненроиэводительно.Белью изобретения является повышение надежности устройства.Поставленная цель достигаатся тем, что в эвпоминаюптее устройство, содержащее регистр адресе, одни из выходов которого соединены с одними иэ входов эапоминанхпих модулей, другие входы ко торого подключены к выходам регистра входного слова, а выходы запоминающих модулей соединены со входами регистра выходного слова, введен блок анализа формата слова, одни из входов которого соединены с другими выходами регистра адреса, другие входы блока анализа формата слова подключены к шине управления, а выходы - к соответствукипим входам запоминающих модулей, а также блок анализа формата слова, содержащий,096 х 4 байта 0 4,096 х 4 байта 16,384 х 1 байт 0 8,192 х 2 байта 3 8985 элементы И-НЕ, первые и вторые входы первого, второго, третьего и седьмого элементов И-НЕ и вторые и третьи входы четвертого, пятого и шестого элементов И-НЕ подключены к одним из входов блока анализа формата, а первые входы четвертого, пятого, шестого элементов И-НЕ подключены к выходу второго элемента И-НЕ, выходы первого и седьмого элементов И-НЕ подключены 10 к первым входам соответственно восьмого, девятого, десятого и одиннадцатого элементов И-НЕ, вторые входы которых подключены к выходам третьего, четвертого, пятого и шестого элементов И-НЕ, 1 а третьи - к другому входу блока анализа формата, выходы восьмого, девятого,десятого и одиннадцатого элементов И НЕ подключены к выходам блока анализа формата слова, 36На фиг, 1 представлена блок-схемаустройства; на фиг. 2 - структурная схе" ма блока анализа формата слова,Схема содержит запоминающие модули1 пемяти, регистр адреса 2, разделенный.ц на части - младшую 3 и старшую 4,причем выходы младшей части 3 регистра адреса 2 соединены со входами запо. минающих модулей, регистр входного слова 5, выходы которого соединены с дру- р гимн входами модулей 1, регистр выход ного слова 6, входы которого соединены с выходами модулей 1, коммутатор формата слова 7, выходы 8 которого совдииены с третьими входами модупей 1 памяти, входы 9 являются шинами управления сменой формата слова ЗУ, а входы10 соединены со старшей частью 4 регистра 2.Устройство работает следующим образом.Перед обращением к ЗУ с записью илисо считыванием на входы 9 коммутатора 7 подается код управляющих потенциалов В , В зависимости от кода В и старших разрядов адреса, поступающихна входы 10 блока анализа формата слова 7 из старшей части 4 регистра адреса 2, на выходе 8 вырабатываются потенциалы, разрешающие обращение к модулю или группе модулей. Иэ младшейчасти 3 регистра адреса 4 поступаютмладшие разряды кода адреса для выбора в модуле или группе модулей ячейки памяти. Один модуль вмещаетсловдлиной в один байт. Если число модулейравно , то организация ЗУ может иэсебя представлять модификации: с словдлиной вбайтов; 2 и, слов длиной вбайтов и т.д. по и. Г слов длинойв один байт, при кратности измененияемкости ЗУ и формата слова равной двум.Можно построить блок анализа форматаслова 7 и так, что изменение емкос-, .ти ЗУ будет происходить с кратностью неравной двум,На фиг. 2 показан пример построенияблока анализа формата слова, осуществляющего изменение организапии накопителя от 16 К х 1 байт, до 4 К Х 4байта с кратностью 2 и который содержит одиннадцать элементов И-НЕ 11-21,В табл. 1 показана зависимость организации ЗУ от кода сигналов управленияперестройкой формата слова В, Блоканализа формата слова собран на двух- итрехвходовых элементах И-НЕ и вырабатывает сигналы У 1- 4. В табл. 2 показана зависимость формирования потенциальных сигналов у 1- У 4 от старших разрядов адреса А 12, А 13 и организациинакопителя ЗУ, Емкость одного модуля0,5 Кх 1 бейт, Всего модулей 32, Ониорганизованы в столбцы, 1- 4; Потенциальные сигналы У 1- 74 посгупают насоответствующие столбцы накопителя,В предлагаемом устройстве аппаратурные затраты в комплектующем оборудовании уменьшаются примерно в десятьраз,898502 6Таблица 2 Код старшихразрядов адреса А 13 А 12 Организация накопителя 4,096 х 4 байта 8,192 х 2 байта 16384 х 1 байт У 1 У 2 УЗУ 4 У 1 У 2 УЗУ 4 У 1 У 2 УЗУ 4 0 О У 1 У 2 УЗ 4 У 1 У 2 УЗ У 4 1 У 2 УЗ У 4 01 1 Ф. Ч 1 У 2 УЗУ 4 У 1 У 2 УЗ У 4 У 1 Уг УЗ У 4 0 1Формула изобретения 1. Запоминающее устройство, содержащее регистр адреса, одни из выходов которого соединены с одними из входов запоминающих модулей, другие входы кото-рого подключены к выходам регистра входного слова, а выходы запоминающих модулей соединены со входами регистра вы ходного слова, о т л и ч а ю щ е е с я тем, что, с целью повышения надежности устройства, оно содержит блок анализа формата слова, одни из входов которого соединены с другими выходами регистра адреса, другие входы блока анализа формата слова подключены к шине управления, а выходы - к соответствующим входам за 35 поминаквщих модулей.2. Устройство по п. 1. о т л и ч аю щ е е с я тем, что блок анализа формата слова содержит элементы И-НЕ, первые и вторые входы первого, второго,40 третьего и седьмого элементов И-НЕ и вторые и третьи входы четвертого, пятого и шестого элементов И-НЕ подключе 1 ны к одним из входов блока анализа формата, а первые входы четвертого, пято : го и шестого элементов И-НЕ подключены к выходу второго элемента Ц-НЕ, выходы первого и седьмого элементов ИНЕ иод ключены к первым входам соответственно восьмого, девятого, десятого и одиннадцатого элементов И-НЕ, вторые входы которых подключены к выходам третьегочетвертого, пятого и шестого элементов ; И-НЕ, а третьи " к другому входу блока анализа формата, выходы восьмого, девятого, десятого и одиннадцатого элемен тов И-НЕ подключены к выходам блока анализа формата слова.Источники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССР % 483705, кл. З 11 С 7/00, 1972. 2, Авторское свидетельство СССР898502 тель Л. Амусьева МигуноваКорр стави н Тираж 623венного комитетатений и открыти35, Раушская н ПодписноеР бд, 4/5 ул, Проектная, 4 ал ППП "Патент", г. Редактор А. й аз 11958/69ВНИИПИ Госудапо делам изо113035, Москва,тор С, Шома

Смотреть

Заявка

2660999, 24.08.1978

ПРЕДПРИЯТИЕ ПЯ А-3756

АНДРЕЕВ ВИКТОР ПАВЛОВИЧ, СЕМЕНОВ ВЯЧЕСЛАВ ФЕДОРОВИЧ, ПРЕСНЯКОВ АЛЕКСАНДР НИКОЛАЕВИЧ, ПОСКРЕБЫШЕВ АЛЕКСАНДР НИКОЛАЕВИЧ

МПК / Метки

МПК: G11C 19/00

Метки: запоминающее

Опубликовано: 15.01.1982

Код ссылки

<a href="https://patents.su/5-898502-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Запоминающее устройство</a>

Похожие патенты