Устройство для определения регрессии
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(43) Опубликовано 05.09,77.Бюллетен (4) Дата опубликования опнеання 28 81.323 088.8 3 (53)(72) Авторы изобретен Бодянски ит вин ова В. Аь Добрыдень, О. К. Илюнин, И. Онуфриенко и О. Р. Руденко Еа М. Л(71) Заявитеа ПРЕДЕЛЕНИЯ РЕГРЕС ТВО Д Изобретениеванным пифровы относится м вычисли ения стати ых процес спепиалиэироельным устройся тических караи ов и может най анин объектов 6 отраслях про первому инфо ре ф,гистраиии.Однако определение регрессии с помоююэтого устройства требует значительных зарарат времени, несмотря на его цифровуюструктуру.Иель изобретении - повышения быстродействияустройства,Эта цель достигается тем, что в предложенное устройство введены первый и втФрой счетчики,дополнительный коммутатори сумматор, управляюшйе входы которогоподключены к соответствующим выходамблока управления, вход слагаемых к выходу блока памяти, а выход суммы ковходу блока памяти н второму входу арифметического блока, Третий вход арифметического блока соединен с первым выходомдополнительного коммутатора, второй выходкоторого подключен ко второму информадионному входу блока регистрации. Входы допоанительного коммутатора соединены соотнесственно с выходами первого и второго сче 3чиков, входы которых подключены к союветствующим выходам блока управления. вам для, определтеристик случайнти применение приавтоматизации вуыщленности,сследо 1, работаю . Недостатком ся невысокая енияетствен" р Известен регрессиограф щийпо аналоговой схемотехнике 9этого регрессиографа являетточность работы.Известно цифровое вычислительное устройство2, содержащее блок управлвыходы которого,подключены соотвно к управляющим входам блока памяти,арифметического блока, блока регистрациии первого и второго аналого-цифровых преобразователей (АЦП), информационные вхеыды которых являются входами устройства, яЕа разрядные выходы через первый и второйкоммутаторы соответственно подключены ксоответствующим Ьходам блока памяти, вьюходкоторого соедннен со входом арифметиц,ческого блока, подключенного выходом к 2 рманионному вхоау блокаДругие входы последнего соединены соответственно с управлаошим выходом сумматора, с выходами первого и второго АЦПи с выходами первого и второго счетчиков,разрядные выходы которых подкачены со- бответственно ко вторым входам первого ивторого коммутаторов,На чертеже дана блок-схема устройства.Оно содержит АЦП 1 и 2, счетчики импульсов 3 и 4, коммутаторы 5-7, блок пеИмяти 8, блок управления 9, сумматор 10,арифметический блок 11 и блок регистрации 12.Исследуемые процессыУЮ и , ХЮподаны соответственно на информационныевходы АЦП 1 и 2, разрядные выходы котэрых соединены с первыми входами коммутаторов 5 и 6. АЦП 1 и 2 выполненыждущими - послеподачи импульса на ихзапускающие входы, соединенные с выходомблока управления, они осуществляют одинцикл преобразования, причем оба результатапреобразования относятся к одному и томуже моменту времени (например, АЦП свертывающего типа). На выходах АЦП, соедипенных со входами А и 5 блока упраь-ления, генерируются импульсы в моментыокончания преобразования,Счетчики 3 и 4, входы и выходы котэрых соединены соответственно с выходамиб,С и входами ) , о блока управления,а разрядные выходы со вторыми входамикоммутаторов 5 и 6 соответственно и вхэдами коммутатора 7, представлшот собойнакапливающие счетчики импульсов, с чиолом разрядов, равным числу разрядов АЦП:1 и. 2 соответственно.Коммутаторы 5-7 имеют по два состояния, Л и Б . Соответствующие соединения 40(выход вход) указаны в таблице.Коммутатор 7 осуществляет соединениятак, Что разряды одного и того же весасчетчиков 3 и 4 (начиная с младшего) подключаются к одним и тем же шинам блоков11 и 12. Если при этом старшие разрядыблоков 11 и 12 фсвободны (при различномчисле разрядов счетчиков 3 и 4), на нихподается нулевой потенциал.Блок памяти служит для накопления ста ртистических данных. Его адресными входа .ми являются выходы коммутаторов 5 и 6.Выход блока памяти соединен со входом слагаемых сумматора и первым входом арифметического блока, а вход - с выходомсуммы сум- б 5матора. При импульсах на выходах Р иблока управления, соединенных с управляюпами входами блока памяти, последний передает в сумматор и арифметический блок со,держимое ячейки. определяемой кодовыми Ю комбинациями ,на выходах коммута торов 5 и 6 соответственно, и записывает в ячейку с адресом ( , ( ) содержимое сумматора соответственно.Блок управления, выходы д и П ото рого соединены с управляющими входами сумматора, выходы д,ис управляющими входами арифметического блока, выход ( - с управляющим входом блока, а входс управляющим выходом сумматора, работает в одном из трех ре жимов, задаваемых оператором:1) ввод (накопление) статистических данных;2) определение и вывод регрессии У на Х;3) определение и вывод регрессии Х на УСумматор суммирует числа, поступающие с выхода блока памяти. Импульс, поступаэ ший на вход сумматора с выхода 11 блока управления, увеличивает содержимое сумма тора на единипу. Импульс, поступающий на вход сумматора с выхода д блока управ- ления, устанавливает его в нуль, На вы ходе сумматора, соединеНном со входом б блока управления, возникает импульс, когда число, введенное в сумматор с выхода блэ ка памяти, оказывается. равным тп - макси мальному числу, которое может быть записано в ячейке блока памяти. Арифметический блок после каждого им .пульса с выхода (Э блока управлении умножает числа, поступающие на второй и третийвходы, соединенные соответственно с выхэдами блока памяти и коммутатора 7, и суммирует результаты умножения. По команде,подаваемой импульсом с выхода 1 блокауправлении, арифметический блок делит сумму результатов умножения на число, поступавшее с выхода сумматора. Импульс свыхода 4 блока управления устанавливаетарифметический блок в исходное нулевое состояние.Блок регистрации, по команде, годаваемой импульсом с выходаблока управленаяпечатает два числа, поступающих на егопервый и второй информационные входы,соединенные соответственно с выходамиарифметического блока и коммутатора 7.Устройство работает следующим образомВ режиме ввода статистических данныхв работе участвуют блоки 1, 2, 5, 6, 8,9 и 10.В исходном состоянии коммутаторы 5и 6 установлены в состояние А (см. таблицу),блок управления переведен в ревам 1, блокпамяти очищен, а сумматор установлен внуль.571813 м (о И) ЮхЛ0 5После включения устройства блок управ лений импульсом с выхода а одновременнозапускает АЦП 1 и 2. После того, как навходыи 5 блока управлении с выходов АЦП 1 и 2 поступают импульсы, свидетельстввующие об окончайни каждым из них преобразования аналог код: У 1 -), Х 1 О 1он генерирует импульс на выходе Р . По атой команде содержимоеп ячейки с адреф сом (,1 ) передается в сумматор (сум гО мируется. с его содержимым). Затем им пульс с выхода Й блока управления увеличивает содержимое сумматора 10 нв еди ницу, а импульс с выхода о помещает результат (числоп)р 1 ) в яфгейку с адресом. После етого описанные действии циклически повторяются: снова генеорируется импульс на выходе 0 блока управленияи т. д.В этом режиме устройство работает до техпор, пока оператор не прекратит ее, либо пока содержимое одной из ячеек блока памяти не достигнет максимально возможно го числа гп . При атом на выходе суммвто, ра, соединенном со входом Е блока управления О, возникает импульс, останавливаю ший работу и срабатывает индикация, указывающая причину остен овв.В результате в блоке памяти формирует ся массив чисел п;, принимающих значений ф от нуля до а . Число р представляет со бой число одновременных преобразований аналог код процессов УС и ХИ 1 с резуль татамиисоответственно из общего числа нреобразоввннй, равного")где фпи гпу - максимальные возможные зщР чения г и ) соответственно.В режим определении и вывода регрессииУ на Х - регрессия У на Х определяется согласно формулеТ 1 у( р л1=я ух в втл 1в твтир где 1 ирезультаты аналого цифро вого преобразования, значений Х и У со ответственно;Ку - масштабный коаффициент; ЫИ -, математическое ожидание.В атом режиме в работе участвуют все блоки устройства, кроме АЦП 1 и 2.В исходном состоянии счетчики 3 и 4 очищены, в блохе памяти сформирорн мао 60 сив чисел и), сумматор и арифметический блок установлены в нуль, коммутаторы 5-7 переведены в состояние Б (см. твблгепу), а блок управления в режим 2.После запуска устройства в этом режиме блок управления генерирует импульс на виходе Р, затем последовательно во времее ни на выходах р и Ь . После етого указанное сочетание атих трех импульсов цив лически повторяется, пока не,возникнет им пульс переполнения на выходе счетчика 3, возвращающегося при этом в исходное сютояние. К этому моменту в сумматоре сформировало ивово во, а в арифметичеоиом блоке - число -йы-фС приходом нв вход ) импульса пере полнения с выхода счетчика 3 блок упрев ления генерирует последовательно во времени но одному импульсу на выходахд и С . В результате арифметичеб , кий блок вычисляет величину блок регистрации регистрирует число 1О и число (15, сумматор и арифметический блок сбрасываются в нуль", в содержимое счетчика 4 увеличивается. на единицу.Далее описанная последовательность действий циклически повторяется, ггри атом определяются и регистрируются пары чисел: 3 рИ) /3 при 4 1,2 ГП . Импульс пе реполнення счетчика 4, поступая нв вход Ь блока управления, останавливает работу усегройства. При атом включается соответсг вывшая индикация причины остановв,В режиме определения н вывода регрессии л нв У . Работа устройства отличается от описанной выше только тем, что коммун татор 7 устанавливают в состояние А, а блок управления меняет ролями выходы 0 и С: те импульсы, которые в предыду-. шем режиме генерировались на выходе Ь появляются теперь на выходе С и наоборот. Таким образом, счетчики 3 и 4 как бы мб няются местами", в результате аналогично предйдущему определяются величиныи регистрнруютса пары чисел:и (2)Достоверность оценок регрессии приразлпчных значениях аргумента может бытьразличной, она тем больше, чем выше вероятность соответствующих значений.Не представляет трудностей Вывод массиВа чисел п из блока памятй на цнфропе 38чать илн непосредственно В ЦИМ, что позволяет оперативно вычислять различные статистические характеристики процессов (ЫГ и УфРабота устройства описана для случая Х(1)О,у(ЦО, однако, применение, например," дополнительного кода позволяет использовать устройство при любых поляр ностях Входных сигналовФормул Устройство для определения рсодержащее блок управления, выхрого подключены соответственнощим входам блока памяти, арнфмбялика, блока регистрации и первоторого анало 1 о цифровых преобинформационные входы которыхВХОДВМИ .устройства а Выходыи Второй коммутаторы сООТВклочены к соответствующим впамяти, выход которого соединарифметич разователей,ЯВЛЯЮ:и через первый ЕтсТВЕННО ПОДав ходам блока ен со входом енного вцеского блока, подключрвому информационному входу страцни, о т л и ч а ю щ е ечто, с целью повышения быстроЯустройство введены первый и чики, дополнительный коммутатор , управляющие входы которогок соответствующим Выходам ВЛеиия, ВХОД СЛаГВЕМЫХ К ВЫ памяти а Выход суммы" но ХОДОМ К ПЕблока регис я тем,действия,второй счети сумматоподклоченыблока упраходу блока е н и я входу блока памяти и второму Входу арифметического блока, третий Вход которого грессии, соединен с первым выходом дополнительного дц кото, коммутатора, второй выход которого подаао .Управляю чен ко второму информационному входу блоетйческого ка регистрации; входы дополнительного ком го и втомутатора соединены соответственно с вцхо35дами первого и второго счетчиков, входикоторых подключены и соответствующим вьюходам блока управления, другие, входы котерого соединены соответственно с управщао40щим выходом сумматора, с выходами первогои второго аналого-цифровых преобразовате-лей и с выходами первого и Второго счетчиков, разрядные выходы которых подклкченц соответственно ко вторим входам первого и второго коммутаторов,Источники информации, принятые во внемание при экспертизеф1, Авторское суидетельство СССРМ 3131212, МКЛ 6 06 1 15/361971 г.2. Авторское свидетельство СССРИ 263295, МКЛ 0 06 Г 15/36, 1 Э 70 г.671813 4/34 Тираж 818 ПодписноеИПИ Государственного комитета Совета Министпо делам изобретений и открнтий113035, Москва, Ж 35, Раушская наб., д. 4/5 ССС Фили ППП Патент", г. Ужгород, ул. Проектная Составитель В. Жовинский едактор Л. Утекииа Техред О. Луговая Корректор С. Патрушева
СмотретьЗаявка
2189395, 10.11.1975
ХАРЬКОВСКИЙ ИНСТИТУТ РАДИОЭЛЕКТРОНИКИ
БОДЯНСКИЙ ЕВГЕНИЙ ВЛАДИМИРОВИЧ, ДОБРЫДЕНЬ ВЛАДИМИР АЛЕКСАНДРОВИЧ, ИЛЮНИН ОЛЕГ КОНСТАНТИНОВИЧ, ЛИТВИНОВ МИХАИЛ ЛЕОНИДОВИЧ, ОНУФРИЕНКО ЮРИЙ ИВАНОВИЧ, РУДЕНКО ОЛЕГ ГРИГОРЬЕВИЧ
МПК / Метки
МПК: G06F 17/18
Метки: регрессии
Опубликовано: 05.09.1977
Код ссылки
<a href="https://patents.su/5-571813-ustrojjstvo-dlya-opredeleniya-regressii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для определения регрессии</a>
Предыдущий патент: Устройство для возведения в дробную степень
Следующий патент: Множительное устройство
Случайный патент: Аппарат для магнитной записи