Логический элемент матричного умножителя
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1352480
Автор: Алюшин
Текст
1 1352Изобретение относится к импульсной технике и может быть использовано при построении аппаратной части умножителей двоичных чисел.Целью изобретения является расширение функциональных возможностей путем увеличения разрядности операндов.На чертеже представлена электрическая принципиальная схема логического элемента матричного умножителя.Устройство содержит первый - шестой р-транзисторы 1-6, первый - четвертый и-транзисторы 7-10, прямую и инверсную шины 11 и 12 нулевого разряда первого операнда, прямую и инверсную шины 13 и 14 нулевого разряда второго операнда, инверсную шину 15 результата, шину 16 питания, общую шину 17, затвор первого р-транзистора 1 соединен с прямой шиной 11 нулевого разряда первого операнда, затвор третьего р-транэистора 3 соединен с инверсной шиной 12 нулевого разряда первого операнда, с седьмого по шестнадцатый р-транзисторы 18-27, с пятого по шестнадцатый и-транзисторы 28-39, прямую и инверсную шины 40 и 41 первого разряда первого операнда, прямую и инвевсню шины 42 и 43 второго разряда первого операнда, прямую и инверсную шины 44 и 45 первого разряда второго операнда, прямую и инверсную шины 46 и 47 второго разряда второго операнда, шина 11 соединена с затвором шестнадцатого и-транзистора 39, шина 12 соединена с затвором пятнадцатого и-транзистора 38, шина 40 соединена с затворами пятого р-транзистора 5, девятого р-транэисгора 20, десятого п-транэистора 33 и цвенадцатого и-транэистора 35, шина 41 соединена с затворами седьмого р-транзистора 18, одиннадцатого ртранэистора 22, девятого п-транзистора 32 и одиннадцатого и-транзистора 34, шина 42 соединена с затворами тринадцатого р-транзистора 24 и первого и-транэистора 7, шина 43 соединена с затворами пятнадцатого р-тран зистора 26 и второго и-транзистора 8, шина 13 соединена с затворами четырнадцатого р-транзистора 25 и третьего п-транзистора 9, шина 14 соединена с затворами шестнадцатого р-транзистора 27 и четвертого и-транзистора 14, шина 44 соединена с затворами шестого р-транзистора 6, десятого 480 2р-транэистора 21, шестого п-транэис:тора 29 и восьмого и-транзистора 31,шина 45 соединена с затворами восьмого р-транзистора 19, двенадцатого ,)р-транзистора 23, пятого и-транзистора 28 и седьмого и-транзистора 30,шина 46 соединена с затворами второго р-транзистора 2 и четырнадцатогои-транзистора 37, шина 47 соединенас затворами .четвертого р-транзистора 4 и тринадцатого и-транзистора 36,истоки с первого по четвертый р-транзисторов 1-4 соединены с шиной 6питания, истоки пятнадцатого и шестнадцатого и-транзисторов 38 и 39 соединены с общей шиной 17, истоки стринадцатого по шестнадцатый р-транзисторов 24-27, стоки первого и второго и-транзисторов 7 и 8 соединеныс выходной шиной 15 результата, сто- .ки первого и второго р-транзисторов1 и 2 соединены со стоками с пятогопо восьмой р-транзисторов 5,6,18 и 25 19, стоки третьего и четвертого ртранзисторов 3 и 4 соединены со стоками с девятого по двенадцатый ртранзисторов 2023, истоки пятого,шестого, одиннадцатого и двенадцатого р-транзисторов 5,6,22,23 соединенысо стоками тринадцатого и четырнадцатого р-транзисторов 24 и 25, истоки с седьмого по десятый р-транзисторов 18-21 соединены со стоками пятнадцатого и шестнадцатого р - транзисторов 26 и 27, исток первого п-транзистора 7 соединен со стоками третьего и четвертого и-транзисторов 9,и 1 О, исток третьего и-транзистора 9 40 соединен со стоками пятого, восьмогои девятого и-транэисторов 28,31,32,истоки второго и четвертого п-транзисторов 8 и 10 соединены со стокамишестого, седьмого и одиннадцатого 4 и-транзисторов 29, 30 и 34, истокипятого и шестого и-транзисторов 28и 29 соединены со стоками .девятогоп-транзистора 33, исток которого соединен с истоком девятого и-транзистора 32 и стоками тринадцатого и пятнадцатого п-транзисторов 36 и 38,истоки седьмого и восьмого и-транзисторов 30 и 31 соединены со стокамидвенадцатого п-транзистора 35, исток 55которого соединен с истоком одиннадцатого и-транзистора 34 и со стокомчетырнадцатого и-транзистора 37, исток которого соединен с истоком тринадцатого-транзистора 36 и1352480 10 стоком шестнадцатого й - транзистора 39Устройство работает следующим образом.На шины 11,2, 40-43 поступают нулевой - второй разряды первого операнда, на шины 3,14, 44-47 поступают нулевой - второй разряды второго операнда.На выходной шине 5 формируется результат логической операции в соответствии с таблицей истинности. Формула изобретения Логический элемент матричного умножителя, содержащий шесть р-транзисторов, четыре п-транзистора, прямые и инверсные шины нулевого разряда первого и второго операндов, инверсную шину результата, шину питания, общую шину, затвор первого ртранзистора соединен с прямой шиной нулевого разряда первого операнда, 25 , затвор третьего р-транзистора соединен с инверсной шиной нулевого разряда первого операнда, о т л и ч а ю щ и й с я тем, что, с целью расширения функциональных возможностей, в него введены с седьмого по шестнадцатый р-транзисторы, с пятого по шестнадцатый п-транзисторы,прямые и инверсные шины первого и второго разрядов первого операнда, прямые35 и инверсные шины первого и второго разрядов второго операнда и прямая шина нулевого разряда. первого операнда соединены с затвором шестнадцатого п-транзистора, инверсная. шина 4 О нулевого разряда первого операнда соединена с затвором пятнадцатого п-транзистора, прямая шина первого разряда первого операнда соединена с затворами пятого и девятого р-тран 45 зисторов, десятого и двенадцатого п-транзисторов, инверсная шина первого разряда первого операнда соединена с затворами седьмого и одиннадцатого р-транзисторов, девятого и одиннад 50 цатого п-транзисторов, прямая шина второго разряда первого операнда соединена с затворами тринадцатого ртранзистора и первого п-транзистора, инверсная шина второго разряда перво 55 го операнда соединена с затворами пятнадцатого р-транзистора и второго п-транзистора, прямая шина нулевого разряда второго операнда соединена с затворами четырнадцатого р-транзистора и третьего п-транзистора, инверсная шина нулевого разряда второго операнда соединена с затворамишестнадцатого р-транзистора и четвертого п-транзистора, прямая шина первого разряда второго операнда соединека с затворами шестого и десятого р-транзисторов, шестого и восьмого п-транзисторов, инверсная шина первого разряда второго операнда соединена с затворами восьмого и двенадцатого р-транзисторов, пятого иседьцого п-транзисторов, прямая шинавторого разряда второго операндасоединена с затворами второго р-транзистора и четырнадцатого и-транзистора, инверсная шина второго разрядавторого операнда соединена с затворами четвертого р-транзистора и тринадцатого п-транзистора,. истоки с первого по четвертый р-транзисторов соединены шиной питания, истоки пятнадцатого и шестнадцатого и-транзисторов соединены с общей шиной, истокис тринадцатого по шестнадцатый ртранзисторов, стоки первого и второго и-транзисторов соединены с выходной шиной результата, стоки первогои второго р-транзисторов соединенысо стоками с пятого по восьмой ртранзисторов, стоки третьего и четвертого р-транэисторов соединены состоками с девятого по двенадцатыйр-транзисторов, истоки пятого, шестого, одиннадцатого и двенадцатогор-транзисторов соединены со стокамитринадцатого и четырнадцатого р-транзисторов, истоки с седьмого по десятый р-транэисторов соединены состоками пятнадцатого и шестнадцатогор-транзисторов, исток первого и-транзистора соединен со стоками третьегои четвертого п-транзисторов, истоктретьего и-транзистора соединен состоками пятого, восьмого и девятогоп-транзисторов, истоки второго и четвертого и-транзисторов соединены состоками шестого, седьмого и одиннадцатого п-транзисторов, истоки пятогои шестого и-транзисторов соединенысо стоком десятого п-транзистора,исток которого соединен с истоком девятого и- транзистора и стоками тринадцатого и пятнадцатого п-транзисторов, истоки седьмого и восьмогои-транзисторов соединены со стокомдвенадцатого п-транзистора, исток коПервый операнд Результат Второй операнд Шина Шина 40 4 3 44 46 35 О О ОО О О О е О О 1 О О 1 О О О О О О 1 О О 1 О О О О О О 1 О О 3 О О О О О О О,О О О О О О О 3 ОО 11 13О О3 ОО ОО 31 О О О О О О О О О О 0 О О О О О О О О 1352480 6торого соединен с истоком одиннадцато- соединен с истоком тринадцатого иго и-транзистора исо стокомчетырнад- транзистора и стоком шестнадцатого цатого п-транзистора, исток которого и в транзисто.352480 Составитель А. КабановМ. Циткина Техред М. Ходанич Корректор И, Муска едакт 566/ Производственно-полиграфическоепредприятие, г. Ужгор д, у . рго о л. П оектная 4Э Дв 8 Тираж 671 ЛодпиВНИИПИ Государственного комитета СССРпо делам изобретений и открытий3035, Москва, Ж, Раушская наб., д
СмотретьЗаявка
4008889, 10.01.1986
МОСКОВСКИЙ ИНЖЕНЕРНО-ФИЗИЧЕСКИЙ ИНСТИТУТ
АЛЮШИН МИХАИЛ ВАСИЛЬЕВИЧ, АЛЮШИН АЛЕКСАНДР ВАСИЛЬЕВИЧ
МПК / Метки
МПК: G06F 7/50
Метки: логический, матричного, умножителя, элемент
Опубликовано: 15.11.1987
Код ссылки
<a href="https://patents.su/5-1352480-logicheskijj-ehlement-matrichnogo-umnozhitelya.html" target="_blank" rel="follow" title="База патентов СССР">Логический элемент матричного умножителя</a>
Предыдущий патент: Устройство для ввода информации
Следующий патент: Четырехзначный умножитель
Случайный патент: Затормаживающий узел железнодорожного транспортного средства