Устройство для ускоренных испытаний на надежность узлов и элементов радиоэлектронной аппаратуры
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
ОП ИСАНИЕ ,980028ИЗОБРЕТЕНИЯ Союз Советски кСоциалистическикРеспублик К АВТОРСКОМУ СВИДЕТЕЬЬСТВУ(51)М. Кл. 6011 31/28 Ввударстюай кветет СССР ае делам иэабретеккк и открытей(72) Авторы изобретения Харьковский ордена Ленина авиационный институт им, Н. Е, Жуковского(54) УСТРОЙСТВО ДЛЯ УСКОРЕННЫХ ИСПЫТАНИЙ НА НАДЕЖНОСТЬ УЗЛОВ И ЭЛЕМЕНТОВ РАДИОЭЛЕКТРОННОЙ АППАРАТУРЫ 1Изобретение относится к электропечи мерительной .технике и может быть использовано при создании устройств для испытания на надежность радиоэлектронных узлов и их элементов как на стадии5 их проектирования, так и при их серийном производстве,Известно устройство для автоматического количественного и качественногоконтроля электрических и временныхпараметров, работающее по сменной программе и состоящее из блоков контроляпараметров и обработки данных, содержащих измерительные и контрольныесхемы, блокостимулируюших сигналов,блоков коммутации ввода программы, дешифратора, блока управления и выходныхустройств 1),эоНедостатком данного устройства является невозможность проведения ускоренных испытаний в условиях, максимально приближенных к реальным. Наиболее близким к предлагаемому по технической сущности является устройство, содержащее блок управления, выходы которого соединены соответственФно с первыми входами блока памяти, анализатора, блока индикации и программного блока, а также с, входом блока формирования тестов, выход которого соединен с одним из входов испытуемого объекта, выход которого соединен с вторым входом анализатора, выходы которого соединены соответственно с третьими входами блока памяти, блока управления и программного блока, первый выход которого соединен с первым, входом блока управления, а многоканаль ный выход - с многоканальным входом блока коммутации, другие входы которого соединены соответственно с выходами блока питания и эквивалентной нагрузки, а выходы - с соответствующими входами испытуемого обьекта, при этом выход блока памяти соединен с вторым входомблока индикации 1, 2Недостатками известного устройстваявйяются невысокая точность и недоста-,точное быстродействие.Пель изобретения - повышение точности и быстродействия.Поставленная цель достигается тем, что устройство дйя ускоренных испыта-, ний на надежность узйов и элементов радиоэлектронной аппаратуры, содержащее, блок управления, выходы которого соединены с первыми входами блока памяти, анализатора, блока индикации, и прог раммного блока а также с входом блока формирования тестов, выход которого15 соединен с одним из входов испытуемосго объекта, выход которого соединен с вторым входом анализатора, выходы которого соединены с треьими входами блока памяти, блока управления и прог 20 раммного блока, первый выход которого соединен с первым входом блока управЙения, а многоканальный выход - с многоканальным входом блока коммутации, другие входы которого соединены соответственно с выходом блока памяти и эквивалентной нагрузки, а выходы - с соответствующими входами испытуемого объекта, при этом выход блока памяти соединен с вторым входом блока ин 30 дикации, снабжено дополнительным программным блоком, генератором случайных импульсов, блоками повышенных электрических нагрузок, вибрационных нагрузок, повышенной тепловой нагрузки, эйектромагнитных импульсов и ИК-излучений, 55 а также счетчиком циклов, и суммарных наработок, при этом первый вход счетчика циклов и суммарных наработок соединен с соответствующим выходом блока управления, второй вход - с первым выходом генератора случайных импульсов, третий вход - с одним из выходов анадизатора, а выход - с вторым входом . блока памяти, первый вход генератора случайных импульсов соединен с задаю- ф 5 шим выходом блока управления, второй вход - с первым выходом дополнительного программного блока, его первый выход - с многоканайьным входом блока коммутации, а второй выход - с одним 5 ф из входов дополнительного .программного блока, другой вход которого соединен с вторым выходом программного блока, второй выход - с вторым входом блока управления, а другие выходы - соот ветственно с входами блоков повышенных электрических нагрузок, вибрационных нагрузок, повышенной тепловой нагрузки, электромагнитных импульсов и ИК-издучений, выходы которых соединены с соответствующими входами эквивалентной нагрузки и испытуемого объекта.На чертеже представлена структурная схема устройства.Схема содержит блок 1 управления генератор 2 случайных импульсов, блок 3 памяти, счетчик 4 циклов и суммарных наработок, программный блок 5, дополнительный программный блок 6, блок 7 формирования тестов, бйок 8 коммутации, блок 9 повышенных эдектрических нагрузок, блок 10 вибрационных нагрузок, блок 11 повышенной тепдовой нагрузки, блок 12 эйектромагнитных импульсов, блок 13 ИК-излучений, анализатор 14, испытуемый объект 15, эквивалентную нагрузку 16, блок 17 питания и блок 18 индикации. Устройство работает следующим образом.По команде с блока 1 управления обнуйяются регистры в блоке 3 памяти и счетчик 4 циклов и суммарных наработок, Одновременно бдок 1 управления выдает сигнал " Разрешение" на первый программный блок 5, который в соответствии с заложенными в программе кодами выдает команду блоку 8 коммутации на подключение в испытуемом объекте 15 элементов, образующих испытуемый узел, и на дополнительный программный бдок 6 ддя настройки генератора 2 случайных импульсов по определенному закону согласно жесткой программы, заложенной в дополнительном программном блоке 6, По окончании коммутации начального набора компйектуюших эйементов и выполнения программы настройки генератора 2 случайных импульсов блок 8 коммутации и дополнительный программный блок 6 выдают сигнайь: "Готовность" на блок 1 управления. После этого блок 1 управления запускает генератор 2 случайных импульсов, по команде которого блок 8 коммутации в соответствии с заданным законом распределения осушествйяет случайно-циклическое подключение испытуемого объекта к блоку 17 питания. Одновременно с генератора 2 случайных импульсов сигналы с заданным законом распределения дйитейьнос-тей между ними поступают на счетчик 4 циклов и суммарной наработки и на дополнительный программный блок 6,который в соответствии с сигналами генератора 2 случайных импульсов и заданной программой определяет режимы и длительности дополнительных возмущающих воздействий на испытуемый объект 15. 5Эти возмущающие воздействия реализуются блоками 9-13, что ужесточаетрежим испытаний и максимально приближает его к условиям реальной эксплуатаОции.Одновременно с запуском генератора2 случайных импульсов блок 1 управления вырабатывает команду Разрешение"следующим блокам: блоку 7 формирования тестов на начало формирования тес 15товых контрольных сигналов, поступающих на вход объекта испытаний; анализатору 14, определяющему в поле допуска или за его предел.минаходятся входные сигналы испытуемого объекта; счет Очику 4 циклови суммарных наработок,который отдельно по каждому образцуэлементов испытуемого объекта определяет суммарную наработку, а такжеколичество моментов включений и выключений по информации, поступающей сгенератора 2 случайных импульсов.Учитывая, что длительности наличияи отсутствия дополнительных возмущающих воздействий, воспроизводимых бло- ЗОками 9-13,могут подчиняться различным законам распределения, в процессеиспытаний осуществляется перенастройкагенератора 2 случайных импульсов всоответствии с программой испытаний,заложенной в программном блоке 5,Для этого блок 5 выдает команду наперенастройку дополнительному программному блоку 6, который в соответствиисо своей программой осуществляет пере- фнастройку генератора 2 случайныхсигналов. При этом в случае необходимости процесс испытаний на время перенастройки может останавливаться блоком управления 1 по команде из программного блока 5. После окончания перенастройки блок 6 выдает сигнал"Готовность" блоку управления, которыйвыдает соответствующие команды напродолжение испытаний.50В случае отказа какого-либо элемента в испытуемом объекте анализатор 14 сообшает об этом блоку 1 управления, который останавливает работу всего устройства. Одновременно анализатор опре 55 деляет код отказавшего элемента и сообшает его блоку 3 памяти, счетчику 4 и программному блоку 5. При этом по сигналу из блока 1 управления в блок 3 памяти из счетчика 4 записывается суммарная наработка и число циклов включено-выключено отказавшего элемента. Соответствующие данные об остальных элементах испытуемого устройства в счетчике 4 остаются неизменными. Затем по сигналу из блока 1 управления программный блок 5 в соответствии с программой испытаний и кодом отказавшего элемента вьшает сигнал блоку 8 коммутации на замену отказавшего элемента исправным из эквивалентной нагрузки. 16, после чего блок 8 коммутации выдает блоку 1 управления сигнал о готовности к продолжению испытаний.Далее по команде блока 1 управле- ния продолжаются испытания до следуюшего отказа испытуемого объекта.При этом в счетчике 4 значения суммарных наработок и числа циклов включено-ввключено для всех элементов, кроме замененного, накапливаются с учетом предьиуших значений.Испытания заканчиваются, когда для замены какого-либо комплектующего .элемента в эквивалентной нагрузке 16 нет исправного образца. Количество резервных исправных образцов в эквивалентной нагрузке 16 выбирается, исходя из требуемой достоверности резуль татов испытаний. Информация об отсутствии резервного образца поступает в блок 1 управления из программного, блока 5. Блок 1 управления при этом останавливает работу всего устройства и выдает команду блоку 3 памяти и блоку 18 индикации на выдачу результатов в виде номеров цикЛов, суммар- ных наработок и кодов отказавших в процессе испытаний элементов, а также общего числа циклов нагружения и суммарной наработки испытуемого узла в целом. На основании полученной информации осуществляется пересчет показателей надежности испытуемого устройства на нормальный режим эксплуатации.формула изобретенияУстройство для ускоренных испытаний на надежность узлов и элементов радиоэлектронной аппаратуры, содержащее блок управления, выходы которого соединены с первыми входами блока памяти, анализатора, блока индикации и программного блока, а также с980028 входом блока формирования тестов,выход которого соединен с одним извходов испытуемого объекта, выход которого соединен с вторым входом анализатора, выходы которого соединеныс третьими входами блока памяти, блокауправления и программного блока, первый выход которого соединен с первымвходом блока управления, а многоканальный выход - с многоканальным входомблока коммутации, другие входы котсрого соединены соответственно с выходами блока питания и эквивалентнойнагрузки, а выходы - с соответствующими входами испытуемого объекта,при этом выход. блока памяти соединенс вторым входом блока индикации, о тл и ч а ю ш е е с я тем, что, с целью повышения точности и быстродействия, оно снабжено дополнительным фпрограммным блоком, генератором случайных импульсов, блоками повышенныхэлектрических нагрузок, вибрационныхнагрузок, повышенной тепловой нагрузки, электромагнитных импульсов и ИКизлучений, а также счетчиком циклови суммарных наработок, при этом первыйвход счетчика циклов и суммарныхнаработок соединен с соответствуюшимвыходом блока управления, второй ВНИИПИ Заказ 9352/3Тираж 727 Подписное Филиал ППП "Патент", г,Ужгород,ул.Проектная,4 вход - с первым выходом генератораслучайных импульсов, третий вход - содним из выходов анализатора, а выходс вторым входом блока памяти, первыйвход генератора случайных импульсовсоединен с задающим выходом блокауправления, второй вход - с первым выходом дополнительного программногоблока, его первый выход - с многока 1 ц нальным входом блока коммутации, авторой выход - с одним из входов дополнительного программного блока, другой вход которого соединен с вторымвыходом йрограммного блока, второйвыход - с вторым входом блока управления, а другие выходы - соответственно с входами блоков повышенных электрических нагрузок, вибрационных нагрузок, повышенной тепловой нагруз 20 ки, электромагнитных импульсов иИК-излучений, выходы которых соединены сс соответствующими входами эквивалентной нагрузки и испытуемого объекта,Источники информации,2 принятые во внимание при экспертизе1. Авторское свидетельство СССР217729, кл. 606 Г 15/46, 1972.2, Авторское свидетельство СССР446856, кл, 001 Й 31/28, 1976ЗО 1 прототип).
СмотретьЗаявка
3301237, 03.04.1981
ХАРЬКОВСКИЙ ОРДЕНА ЛЕНИНА АВИАЦИОННЫЙ ИНСТИТУТ ИМ. Н. Е. ЖУКОВСКОГО
ГУСЕВ КЛАВДИЙ ГРИГОРЬЕВИЧ, УЛИТЕНКО ВАЛЕНТИН ПАВЛОВИЧ, ИВАНОВ ГЕННАДИЙ АФАНАСЬЕВИЧ, ЖИХАРЕВ ВЛАДИМИР ЯКОВЛЕВИЧ, БАБИЙ СЕРГЕЙ МИХАЙЛОВИЧ, ПОТАПОВ БОРИС ВАСИЛЬЕВИЧ
МПК / Метки
МПК: G01R 31/30
Метки: аппаратуры, испытаний, надежность, радиоэлектронной, узлов, ускоренных, элементов
Опубликовано: 07.12.1982
Код ссылки
<a href="https://patents.su/4-980028-ustrojjstvo-dlya-uskorennykh-ispytanijj-na-nadezhnost-uzlov-i-ehlementov-radioehlektronnojj-apparatury.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для ускоренных испытаний на надежность узлов и элементов радиоэлектронной аппаратуры</a>
Предыдущий патент: Устройство автоматического контроля электронных систем
Следующий патент: Способ контроля параметров аналоговых интегральных микросхем
Случайный патент: Переключатель для перестройки антенного контура средне волнового передатчика