Устройство для разбраковки микросхем
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
, Б, А, Мацуев В к,В,К,(71) Заявитель евское производственное объединение фЭлеим. В. И, Ленина(54) УстройСТВО ДЛЯ РАЗБРАКОВК МИКРОСХЕМНаиболее близким по технической сущности к предлагаемому является устройство для;разбраковки микросхем постоян ной памяти, содержащее блок оперативной памяти для хранения эталонной информа ции и устройство сравнения и осуществляющее подбор .микросхем ис дефектными битами поформацию 2Недостатком известных устройств для разбраковки микросхем является сравни тельно малая возможность подбора микро остоянной памяти д эталонную ин 2 а вых 1Изобретение относится к вычислительной технике, а именно к устройствам для разбраковки микросхем постоянной памяти с дефектными. битами.Известно устройство для разбраковки микросхем постоянной памяти, осуществ ляющее подбор информации из эталонного накопителя в накопитель программируемой постоянной памяти, что позволяет использовать микросхемы постоянной памяти с дефектными битами1. 2схем программируемой постоянной памятис дефектными битами из-за сравнения сэталонной информацией, считываемой впрямом коде, Однако путем инверсии информации части массива микросхемы памяти можно было бы увеличить процентподбора программируемых микросхем и. увеличить быстродействие устройства.Белью изобретения является повыше ние быстродействия устройства, а именно обеспечение возможности подборамикросхем памяти с дефектными битамии с учетом инвертирования части записываемой информации на основе метода поразрядного обратного кодирования.Указанная цель достигается тем, чтоустройство для разбраковки микросхем,содержащее адресный счетчик, выходы которого сеединены с первым входом блока оуправления и являются выходами устройства, блок элементов И, входы первойгруппы которого являются одними информационными входами устройства, о3 9688ды соединены с входами элемента ИЛИ,выход которого соединен с вторым. входомблока управления, третий, четвертый,пятый входы которого являются соответственно первым, вторым, третьим управляющйми входами устройства, счетныйвход адресного счетчйка соединен с первым выходом блока управления, а установочный вход - с четвертым входом блокауправления, дополнительно содержит счетчик циклов и блок формирователей четности, выходы которого соединены с входами второй группы блока элементов И,первые входы блока формирователей четности являются другими информационными входами устройства, а вторые входысоединены с выходами счетчика циклов,счетный вход которого соединен, с вторым входом блока управления, а установочный вход соединен с четвертым вхо 2 Одом блока управления.На чертеже представлена блок-схема. устройства для разбраковки микросхем.Устройство содержит адресный счетчик1, выходы которого соединены с первы- у 5ми группами контактов первого 2 и второго 3 блока контактов и блока 4 управления, вторая группа контактов первогоблока 2 контактов соединена с первымивходами блока элементов И 5, выходыкоторого соединены с входами элементаИЛИ 6, выход которого соединен с вторым входом блока 4 управления, третий,четвертый, пятый входы которого являются соответственно первым 7, вторым8, третьим 9 управляющими входами35устройства, счетный вход адресного счетчика 1 соединен с первым выходом блока 4 управления, а установочный входс четвертым входом блока 4 управления,выходы блока 10 формирователей четностисоединены с вторыми входами блокаэлементов И 5, первые входы блока 10формирователей четности соединены с второй групцой контактов второго блока 345контактов, а вторые входы соединены свыходами счетчика 11 циклов, счетныйвход которого соединен с вторым выходом блока 4 управления, а установочныйвход соединен с четвертым входом блока4 управления.Блок 4 управления содержит первый12, второй 13, третий 14 и четвертый15 элементы И, первый 16 и второй17 триггеры и элемент ИЛИ 18.Устройство для разбраковки микросхем 55работает следующим образом,Микросхема с эталонной информациейустанавливается во второй блок 3 кон 524тактов, а микросхема с дефектными битами - в первый блок 2 контактов. Висходном состоянии счетчики 1 и 11,триггеры 16 и 17 находятся в нулевомсостоянии. На пятый вход блока 4 управления подаются тактовые сигналы, Приподаче на четвертый вход блока 4 управления разрешающего потенциала начинается работа адресного счетчика Х врежиме счета тактовых сигналов. При/этом происходит последовательный перебор адресов микросхем, установленныхв первый 2 и второй 3 блоки контактов,и выборка содержащейся по этим адресам информации. Информация из микросхемы с дефектными битами считывается всегда в прямом коде и поступает напервые входы блока элементов И 5, Спомошью счетчика 11 циклов, нулевые1выходы которого соединены с вторымивходами блока 10 формирователей четности, происходит инвертирование информации, считываемой из микросхемы сэталонной информацией, которая поступает на вторые входы блока элементовИ 5. Блок элементов И 5 производит поразрядное сравнение поступающих кодов.При этом признак сравнения вырабатывается тогда, когда в одном из разрядовмикросхемы с дефектными битами находится 1" (исходное состояние ".Оф), ав этом же разряде микросхемы с эталонной информацией находится фОф. Тогдана выходе элемента ИЛИ 6 вырабатывается сигнал ф 1 ф, который устанавливаеттриггер 16 в единичное состояние, инверсный выход которого не позволит перейти в конце полного цикла проверки ьфединичное состояние триггера 17. Разрешающий потенциал на инверсном выходе триггера 17 разрешит дальнейшуюработу по проверке, а именно в счетчик11 циклов с выхода элемента И 14 вконце, первого цикла поступит сигнал,переводящий счетчик 11 в состояние0001. После этого вновь произойдетцикл проверки с той лишь разницей, чтопо первому разряду информация в блокеэлементов И 5 сравнивается в прямыхкодах,Если информация, считываемая измикросхемы с дефектными битами, неподошла под информацию, считываемуюиз микросхемы с эталонной информацией,то в счетчик 11 вновь добавляется единица, и он переходит в состояние 0010.Таким образом, циклы сравнения с новымивидами эталонной информации повторяются,до тех пор, пока не будет подобран ва5 968852 6 риант, соответствующий положению де-информационными входами устройства, а фектных битов или пока не переберутся . выходы соединены с входами элемента все варианты. В последнем случае дан- ИЛИ, выход которого соединен с вторым ное сочетание микросхем с эталонной ин- . входом блока управления, третий, четвер- формацией и дефектными битами не реали-тый, пятый входы которого являются зуется и одна из них должна быть заме- соответственно первым, вторым, третьим иена, управляющими входами устройства, счетТаким образом, в предложенном уст- ный вход адресного счетчика соединен с ройстве возможность подбора микросхем первым выходом блока управления, а усс дефектными битами увеличивается в 1 О тановочный вход - с четвертым входом несколько раз если микросхемы исцоль- блока управления, о т л и ч а ю ш е езуются в постоянных запоминающих уст- с я тем, что, с целью повышения быстроройствах с поразрядным обратным кодиро- действия, в него введены счетчик циклов ванием. и блок формирователей четности, выходыТехнико-економическое преимушество 35 которого соединены с входами второй . предложенного технического решения за- группы блока элементов И, первые входы ключается либо в большем проценте ис-. блока формирователей четности являются пользования микросхем с дефектными би- другими информационными входами усттами, либо в более быстром подборе ройства, а вторые входы соединены с"микросхем с эталонной информацией и рф выходами счетчика циклов,. счетный вход микросхем с дефектными битами, что которого соединен с вторым входом блосушественно увеличиваетпроизводитель- . ка управления, а установочный вход соеность труда при разбраковке микросхем . динен с четвертым входом блока управлепамяти. ния.Формула изобретения Устройство для разбраковки микросхем,содержащее адресный счетчик, выходы Эйкоторого соединены с первым входомблока управления и являются выходамиустройства, блок элементов И, входыпервой группы которого являются одними Источники информации,принятые во внимание при экспертизе1. Устройство для записи блоков постоянной памяти Ц 52729.000.15ВУС-001.2. Авторское свидетельство СССРпо заявке % 2773895/24,кл. 611 С 17/00, 01,06,79 (прототип).. Ко 622 Нодпис твенного комитета СССР обретений и открытий Ж, Раушская наб., е 83/79 Тираж ВНИИПИ Госуаарс по делам иэ 113035, Москва4/ ул. Проектная,тентф иал ПП Составитель Г. Бородин дактор И. Николайчук Техред А, Бабинец Коррек аэ 81
СмотретьЗаявка
3271140, 06.04.1981
КИЕВСКОЕ ПРОИЗВОДСТВЕННОЕ ОБЪЕДИНЕНИЕ "ЭЛЕКТРОНМАШ" ИМ. В. И. ЛЕНИНА
КУЛИК ВЛАДИМИР АНДРЕЕВИЧ, КОВАЛЬ ВЛАДИМИР КЛИМОВИЧ, МАЦУЕВ БОРИС АЛЕКСАНДРОВИЧ, СЕЛИГЕЙ АЛЕКСАНДР МИНОВИЧ
МПК / Метки
МПК: G11C 29/00, G11C 7/24
Метки: микросхем, разбраковки
Опубликовано: 23.10.1982
Код ссылки
<a href="https://patents.su/4-968852-ustrojjstvo-dlya-razbrakovki-mikroskhem.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для разбраковки микросхем</a>
Предыдущий патент: Устройство контроля компенсации детонации при воспроизведении частотно-модулированных сигналов
Следующий патент: Магнитный элемент с неразрушающим считыванием информации
Случайный патент: Способ проверки оконечных станций двухполосньх двухпроводных систем