Входной усилитель-формирователь с запоминанием информации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 903970
Авторы: Баранов, Герасимов, Кармазинский, Поплевин, Савостьянов
Текст
литинфо гла три па,изобретение относится к запоминающим устройствам и может быть использовано при построении микромощных ин-.тегральных запоминающих устройств наКМДП"транзисторах в качестве элемента адресного или информационного буферного регистра, согласующегося сТТЛ-схемами,Известны входные усилители"формирователи с запоминанием информации,содержащие два инвертора на КИДП-транзисторах и транзистор р-типа, причемк входу схемы подключен сток транзистора р-типа и входы.инверторов 1 Ц .Недостаток устройств - невысокоебыстродействие и низкое входное сопротивление в динамическом режиме.Наиболее близким техническим решением к предлагаемому является усиель-формирователь с запоминаниемрмации на КМДП-транзисторах, сосующийся с ТТЛ-схемами, содержащийггер на транзисторах р"типа и п-тиистоки транзисторов р-типа подклюцены к шине источника питания, а истоки транзисторов и-типа - к стоку ключевого транзистора п-типа, исток которого соединен с шиной нулевого потенциала, два установочных транэис 3тора р-типа, истоки которых подключе.ны к шине источника питания, а стоки соответственно к обьединенным стокам транзисторов триггера, стоки первых отранзисторов р-типа и и-типа триггера соединены с затворами вторых трам зисторов р-типа и п-типа, стоки ко.торых соединены с затворами первых транзисторов р-типа и и-типа тригге".5ра, затворы установоцных транзисторов и ключевого транзистора соединены с управляющей шиной; два инвертора на транзисторах р-типа и п-типа, причем истоки транзисторов и-типа инверторов соединены с шиной нулевого потенциала, а стоки транзисторов р-типа инверторов - с шиной источника питания, затворы транзисторов п-.типа и р-типа первого инвертора подключены к903970 стокам первого транзистора р-типатриггера и первого транзистора обрат-ной связи, затвор которого подключенк стокам транзисторов первого инвертора и прямому выходу устройства, затворы транзисторов второго инвертораподключены к стоку второго транзистора р-типа триггера и стоку второготранзистора обратной связи р-типа затвор которого подключен к стокамтранзисторов второго инвертора и инверсному выходу устройства, а истоксоединен со стоком опорного транзистора р-типа, исток которого подключейк шине источника питания,а затворк шине источника опорного напряжения,1 сток первого транзистора обратнойсвязи соединен со стоком информациом.ного транзистора р-типа, исток которого подключен. к шине источника питания, а затвор - ко входу устройства 123,Недостаток этого устройства заключается в его сложности, твк каконо содержит большое число элементов1 и нуждается в стабильном источникеопорного напряжения, который в интегральных схемах должен выполняться .в виде отдельной схемы на том же крис"талле.Цель изобретения - упрощение усипителя-формирователя.Поставленная цель достигается тем,Что во входной усилитель"Формирователь с запоминанием информации, со"держащий КИДП-транзисторы р-типа иИ-типа, причем истоки первого и второго нагрузочных транзисторов р-типасоединены с шиной питания, истоки первого и второго переключающих транзисторов и -типа подключены к стоку ключевого транзистора и -типа, нагрузочные и переключающие транзисторы соединены по триггерной схеме, истокключевого транзистора подключен квине нулевого потенциала, а затворсоединен с шиной управления и затворами первого и второго установочныхтранзисторов р-типа, истоки которыхподключены к шине питания; сток первого установочного транзистора соеди.нен со стоком первого нагрузочноготранзистора и является инверсным выходом, а сток второго установочноготранзистора подключен к стоку второго нагруэочного транзистора и является прямым выходом устройства, введвны управляющий транзистор м-типа иинформационный транзистор и-типа,5 1 О 35 О 5 39 35 46 4 4причем сток управляющего транзисторесоединен со стоком первого установочного транзистора, затвор - со стоком второго установочного транзистора, а исток - со стоком информационного транзистора, исток которого подключен к стоку ключевого транзистора, а затвор является входом усилителя-форМирователя.На чертеже изображена принципи" альная схема предлагаемого устроиства.Усилитель-формирователь содержит первый 1 и второй 2 нагруэочные тран;зисторы р-типа, первый 3 и второй 4 переключающие транзисторы м -типа, шину 5 питания, ключевой транзистор 6 -типа, шину 3 нулевого потенциала, ,первый 8 и второй 9 установочные транзисторы р"типа, шину 10 управле,ния, управляющий транзистор 11 и -ти"па и информационный транзистор 12 и-типа. На чертеже обозначены инверсный выход 13, информационный вход 14 и прямой выход 15 усилителя-формирователя, Яирина канала транзистора 4 выбрана большей, чем у транзистора 3 (сопротивление транзистора 4 меньше сопротивления транзистора 3). Размеры транзисторов 1, 2 и 8, 9 попарно одинаковые. Размеры транзисторов 11 и 12 выбираются так, чтобы суммарное сопротивление транзисторов 3,1 и 12 было меньше сопротивления транзистора 4.Усилитель-формирователь работает следующим образом.В исходном состоянии ( режим хранения ) потенциал на шине 10 соответствует "0". Транзистор 6 закрыт, а открытые транзисторы 8 и 9 на выходах 13 и 15 схемы устанавливают "1". При этом транзисторы 1 и 2 закрываются, а транзисторы 3 и 4 открываются. Транзистор 11 открыт, В зависимости от логического уровня на входе 1 ч транзистор 12 может быть либо открыт, либо закрыт, причем в любом случае состояние транзистора 12 не влияет на состояние усилителя-формирователя,поскольку транзистор 6 закрыт. В режиме хранения на входе 14 должна бытьустановлена информация.В режиме приема и запоминаниявходной информации режим обращения) на входе 14 устанавливается "1". Трэнзисторы 8 и 9 закрываются, а,транзистор 6 открывается. Параэитные емкости в узлах схемы, связанных с выходателя заключается в его упрощении посравнению с известным,формула изобретения Входной усилитель-формирователь с запоминанием информации, содержащий КИДП-транзисторы р-типа и п-типа, причем истоки первого и второго нагрузочных транзисторов р-типа соединены с шиной питания, истоки первого и второго переключающих транзисторов и-типа подключены к стоку клю" цевого транзистора п-типа, нагрузоч" ные и переключающие транзисторы со" единены по триггерной схеме, исток ключевого транзистора подключен к шине нулевого потенциала, а затвор соединен с шиной управления и затворами первого и второго установочных транзисторов р-типа, истоки которых подключены к шине питания, сток первого установочного транзистора соединен со стоком первого нагрузочного транзистора и является инверсным выходом, а сток второго установочного транзистора подключен к стоку второ" го нагрузоцного транзистора и является прямым выходом устройства, о тл и ч а ю щ и й с я тем, цто, с це" лью упрощения усилителя"Формировате" ля, он содержит управляющий транзис-. тор и-типа и информационный транзистор п-типа, прицем сток управляющего транзистора соединен со стоком первого установочного транзистора, затвор - со стоком второго установочнО- го транзистора, а исток - со стокоминформационного транзистора, исток которого подключен к стоку ключевого транзистора, а затвор является входом усилителя-Формирователя. Источники информации,принятые во внимание при экспертизе 1. Патент Великобритании Ю 1543872,кл. Н 03 К 17/60, опублик. 1979. 2. Е 1 ессгоп 1 сэ, 1978, т. 51,Н 14,с. 1 О 6-111 (прототип).90397ми 13 и 15, начинают разряжаться черезоткрытые транзисторы 3, 4 и 6. Еслина входе 14 установлен "0" (транзистор 12 закрыт), ток разряда, проходящий через транзисторы 4 и 6, сольше 5тока, проходящего через транзисторы 3 и 6.Транзисторы 1-4, соединенныепо триггерной схеме, устанавливаютсяв состояние, когда на выходе 15 имеется "О", а на выходе 13 - "1" (транзисторы 1 и 4 открыты, транзисторы 2и 3 закрыты). По цепи обратной связитранзистор 11 закрывается и усилительформирователь сохраняет установившееся состояние при любых изменениях 15информации на входе 14,В случае подачи в исходном состоянии на вход 14 "1" открывается транзистор 12 и суммарный ток разряда,проходящий через транзисторы 11, 12, 2 о3 и 6, больше тока, проходящего черезтранзисторы 4 и 6, и транзисторы 1-4триггера устанавливаются в состояние,при котором на выходе 15 устанавливается "1", а на выходе 13 - "О" тран;зисторы 2 и 3 открыты, транзисторыи 4 закрыты 1, 8 этом состоянии транзистор 11 остается открытым, но, поскольку на выходе 13 установлен "О",изменение информации на входе 14 не зовлияет на состояние усилителя-формирователя.Таким образом, усилитель-Формирователь запоминает поданную навход 14 информацию. При этом входнаяинформация подается на вход 14 доперехода к режиму обращения и удерживается в этом, режиме на время, определяемое быстродействием транэистордв 1-4 триггера, после чего информа оция на входе 14 может изменяться.Уровень срабатывания усилителяфорькрователя по входу 14 определяется пороговым напряжением транзисто-ра 12 и составляет при существующемтехнологическом процессе 1-2 В, чтообеспечивает стыковку усилителя-формирователя с ТТЛ-схемами.Технико-зкономическое преимущество предлагаемого усилителя-Формирова- оКорректор Подписное СССР Составитель В. Гордоноваедактор С Рско Техреа Ж, Кастелевичакаэ 133/35 Тираж 23ВНИИОИ Государственного комитетапо делам изобретений и открытийФилиал ППП "Патент", г. Ужгород, ул. Проектная,ценко
СмотретьЗаявка
2950389, 27.06.1980
ПРЕДПРИЯТИЕ ПЯ Р-6429
БАРАНОВ ВАЛЕРИЙ ВИКТОРОВИЧ, ГЕРАСИМОВ ЮРИЙ МИХАЙЛОВИЧ, КАРМАЗИНСКИЙ АНДРЕЙ НИКОЛАЕВИЧ, ПОПЛЕВИН ПАВЕЛ БОРИСОВИЧ, САВОСТЬЯНОВ ЭДГАР ПАВЛОВИЧ
МПК / Метки
МПК: G11C 7/06
Метки: входной, запоминанием, информации, усилитель-формирователь
Опубликовано: 07.02.1982
Код ссылки
<a href="https://patents.su/4-903970-vkhodnojj-usilitel-formirovatel-s-zapominaniem-informacii.html" target="_blank" rel="follow" title="База патентов СССР">Входной усилитель-формирователь с запоминанием информации</a>
Предыдущий патент: Устройство для считывания цилиндрических магнитных доменов
Следующий патент: Многоканальное буферное запоминающее устройство
Случайный патент: 200201