Устройство для контроля логических блоков
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
введены регистр, сумматор по модулюдва, триггер, два элемента И, группаэлементов И, группа комбинационныхсумматоров, генератор тактовых им10 пульсов, причем, выход генераторатактовых импульсов, соединен с пер"ф вым входом первого элемента И, выход которого соединен с тактовйм входом сумматора-вычитателв и входом15 счетчика тактовых импульсов, выходыкоторого соединены с входами контролируемых логических блоков и входамивторого;элемента 1 И и первыми входамисоответствующих элементов И группы,20 вторые входы которых соединены с со"ответствующими выходами регистра,выходы элементов И группы соединены свходами сумматоров по модулю два,выход второго элемента И соединен: 25, с нулевым входом триггера, единичныйвход которого является запускающимвходом устройства, нулевой и единичный выходы триггера соединены соответственно с управляющим входом. блока З 0 индикации и вторым входом первогоэлемента И, информационные входы сум.матора-вычитателя соединены с выходами к"мбинационных сумматоров.,груп-пы, входы которых соединены с соот-ветствующими выходами контролируемыхслогическим блоков, выход сумматорапо модулю два соединен с входом суммы разйости)сумматора-вычитателя,На чертеже приведена структурная 40 схема устройства для контроля логических блоков.Устроиство содержит генератор 1тактовых импульсов, первый 2 и второй3 элементы И, счетчик 4 тантовых им-.45 пульсов, группу комбинационныхсумматоров 5, сумматор-вычитатель6, триггер , . регистр 8, груп 1пу элементов И 9, сумматор 10 по модулю два, блок 11 индикации, запуска ющий вход 12 устройства, группу контролируемых логических блоков 13.Выход генератора 1 тактовых импульсов соединен с первым входом первого элемента И 2. Выход первого эле мента И 2 соединен с входом счетчика4 тактовых импульсов и тактовым вхо дом алгебраического сумматора 6. Выходы счетчика 4 тактовых импульсов 4 10499Изобретение относится к вычисли"тельной технике и может быть использовано для контроля логических схемпри испытаниях, Испытания могут провводиться по методу однократной выбор"ки, когда из партии однотипных логи ческих схем испытываются К логическихсхем; При этом, если из выборки К логических схем хотя бы одна отказала,бракуется вся партия схем, В случае,если все К логических схем в выборкеработоспособности - партия принимается.Известно устройство для контролялогических блоков, содержащее мульти"плексор, блок управления, блок хранения эталонных выходных наборов, блокхранения эталонных входных выборов,на капливающий сумматор -Я,Однако в этом устройстве времяконтроля зависит от количества выходов контролируемого блока.Наиболее близким к изобретениютехническим решением являетсяустройство для контроля логическихсхем, содержащее генератор функцийУолша, коммутатор, счетчик тактовыхимпульсов, алгебраический сумматор,блок установления направления счетаи блок индикации, причем выходы генератора функциИ Уолша соединеныс соответствующими входами контролируемой логической схемы и коммутатора, выход которого соединен свходом блока установления направле-ния счета, выходы которого соедине-,ны с управляющими входами алгебраи"ческого сумматора, информационныевходы которого соединены с выходамиконтролируемой логической схемы,выход счетчика тактовых импульсов сое. динен с синхронизирующим входом алгебраического сумматора, выходы которого соединены.с входом блока индикации 21 .Однако в этом устройстве выходыодной контролируемой схемы связаныс информационными входами алгебраического сумматора, что обуславлива ет возрастание времени контролягруппы логических схем по сравнениес временем контроля одной логической схемы.Цель изобретения - сокрацениевремени контроля группы однотипныхлогических блоков.Поставленная цель достигается тем,что в устройстве для контроля логи" ческих блоков, содержащее счетчиктактовых импульсов, сумматор-вычита.тель, блок индикации, причем выходсумматора"вычитателя соединен с информационным входом блока индикации,.соединены с входами второго элемейтаИ 3, контролируемых логических блоковИ 3 и первыми входами элементов И 9группы, выходы регистра 8 соединены с вторыми входами соответствующих 5элементов И 9 группы., Выходы элементов И 9 группы соедйнены свходами сумматора 10 по модулюдва, выход которого соединен свходом суммы (разности) сумматора"вычитателя 6, Выходы сумматора-вычитателя 6 соединены с информационнымивходами блока 11 индикации,а входыс выходами комбинационных сумматоров.5 группы, Количество комбинационных, сумматоров 5 группы равно количеству выходов контролируемых логических,блоков 13, причем к входам первогокомбинационного сумматора 5 подклю-чены первые вцходы всех контролируемых логических блоков 13, к входамвторого комбинационного сумматора 5подкпючены все вторые выходы контролируемых логических блоков 13 ит.д,. Выход второго элемента И 3 соединен с нулевым входом триггера 7.Выходы триггера 7 соединены с вторым входом первого элемента И 2 .и управляющим входом блока 11 индикации. Единичный выход триггера. 7 ЗО,является запускающим входом 12 уст ройства.Устройство работает следующимобразом.После подачи питания устройство З 5устанавливается в исходное состояние: триггер 7 и счетчик 1 устанав. ливается в нулевое состояние, врегистр 8 записывается константа,в сумматор-вычитатель 6 записывается 40эталонное значение результата контроля с противоположным знаком, (Цепиустановки устройства в исходное состояние на чертеже не показаны),На вход 12 устройства подаетсяимпульс запуска, который устанавливает триггер 7 в единичное состояние.При этом единичный сигнал с единиц"ного выхода триггера 7 поступает ,на второй вход элемента Н 2 и разре, шает поступление импульсов с выходагенератора 1 на, счетный вход счетчика ч и на тактовый вход суммато" .ра 6. С выхода счетчика 4 на входыконтролируемых блоков 13 начинают 55поступать комбинации входных сигналов. Эти же сигналы одновременнопоступают на первые входы элементов 913 4И 9 группы и на входы элемента И 3,На вторые входы элементов И 3 групппоступают сигналы, хранящиеся врегистре 8.На выходах элементов И 9 появляются сигналы, которые поступают навыходы сумматора 10,С выхода сумматора 10 на управляющий вход сумматора-вычитателя 6 поступает сигнал,определяющий режим работы сумматора-вычитателя 6 " сложение или вычитание.Сигналы с выходов контролируемыхблоков 13 поступают на входы сумматоров 5 группы. При этом на входыпервого сумматора 5 группы посту-пают сигналы с первых. выходов контро"лируемых блоков 13, на входы второгосумматора 5 группы поступают сигналы с вторых выходов блоков 13 и т.д.Каждый сумматор 5 группы производитсложение двоичных сигналов. Сигналыс выходов сумматоров 5 группы поступают на информационные входы суммато.ра 6.Сумматор 6 по сигналу, поданномуна его управляоций вход с выхода сумматора 10 по модулю два, производитсложение значений сигналов, поступивших на его информационные входы срезультатом предыдущего действия( если на его управляющий вход подансигнал "0") или вычитание значенийсигналов, поступивших на его информационные входы, из результата предыдущего действия (если на его управляющий вход подан сигнал "1"), Синхронизация работы сумматора 6 осущвствляется тактовыми импульсами, поступающими на его тактовый вход свыхода элемента И 2,После поступления с выходом счетчика ч последней комбинации сигналов1,1,1) на выходе элемента И 3 появляется единичный сигнал, которыйустанавливает триггер 7 в нулевоесостояние, При этом нулевой сигналс единичного выхода триггера 7,поступая на второй вход элемента И 2,запрещает прохождение тактовых импульсов с выхода генератора 1 насчетный вход счетчика 1 и тактовыйвход сумматора 6 . Одновременноединичный сигнал с нулевого выхода-триггера 7 поступает на управляющийвход блока 1 индикации и разрешает отображение результата контроля,ВНИИПИ Заказ 8427/46 Тираж 7 Подписно лиал ППП патент", г. Ужгороl Проектная,3 1049913 бЕсли все контролируемые блоки 13логические блоки 13 проверяются одноработоспособны, то для каждой схемы временно, при этом время контроляне .на блоке 11 индикации отображается зависит от количества контролируемыхнулевое значение сумматора 6. схем и равно времени контроля однойЕсли хотя бы один контролируемый 5 логической схемы,блок 13 отказал, то в этом случае наблоке 11 индикации отображается не Применение изобретения позволяетравное нулю значение состояния сумма- сделать еывод о пригодности к эксплутора 6, соответствувее отказу одного атаксии,.всей партии логическим блоков,или нескольких контролируемых бЛоков 1 О а также сократить время контроля.3 Таким образом, все контролируемые группыоднотипных логических блоков,Ъ
СмотретьЗаявка
3362030, 08.12.1981
РИЖСКОЕ ВЫСШЕЕ ВОЕННО-ПОЛИТИЧЕСКОЕ КРАСНОЗНАМЕННОЕ УЧИЛИЩЕ ИМ. МАРШАЛА СОВЕТСКОГО СОЮЗА БИРЮЗОВА С. С
КАММОЗЕВ НИКОЛАЙ ФЕДОРОВИЧ, НИКУЛИН СЕРГЕЙ НИКОЛАЕВИЧ, ТЮТЕРЕВ ВЛАДИМИР ФЕДОРОВИЧ, РОЛИК ЮРИЙ АНАТОЛЬЕВИЧ
МПК / Метки
МПК: G06F 11/26
Метки: блоков, логических
Опубликовано: 23.10.1983
Код ссылки
<a href="https://patents.su/4-1049913-ustrojjstvo-dlya-kontrolya-logicheskikh-blokov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля логических блоков</a>
Предыдущий патент: Устройство для контроля контатирования интегральных схем
Следующий патент: Устройство для отладки программ
Случайный патент: Механизм фиксации захватных органов грузозахватного устройства