Преобразователь двоичного в двоичнодесятичный код
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 742921
Авторы: Рейхенберг, Шевченко
Текст
Союз СоветснмиСоциалистическиеРеспублик О П И С А Н И Е 1 и 742921ИЗОБРЕТЕН ИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Дополнительно свнл 5 )М. Кл. 6 06 Р 5/О(088.8) иковано и открыти публ Авторы зобретення( 54) П РЕОБРА ЗОВА ТЕЛЬ ДВОИ ЧНОДЕСЯТИЧНЬЙ КОД 1ится к цифровой выи может быть нотной реализации опечисел, в том числедвоичной системысятичную,оватепь ко м входом второго оватепь кодовр-вычитатель, тся низкое быстн с вторь. Преобразсумм атое о явля тн ник числительной техпользовано дпярации преобразои угловых значе ний, из чно-де вепичение бь строя кодов,м, что он содержитвход которой соом первого регистния в двоизвестен преаший регистэпементьдостатком чи дов, сония пог образ лок у впяет чески Нзкое быстпамяти соединен с ра, первый выход торым входом перрой выход соединены сравнения, выход дом блока управледы кос управи треблокарегион нно сго сум 2ы с На чертеже преобразов ател тичный код. Устройство содер регистр 3-5 сдвига,7 сравнения, блок 8жит су блокуправ го и втоод блока го регистров сдвига, первый в родействие,Наиболее близким техническим решением к изобретению является преобразователь двоичного в двоично-десятичный код,содержащий блок управления, выхоторого соответственно соединенылякхцими входами первого, второготьего регистров сдвига и входомпамяти, выходы первого и второгоров сдвига соединены соответствепервыми входами первого и второматоров, выходы которых соединенвходами соответственно перво памяти соедине сумматора 21 содержит также Недостатком г родействие,Бель изобретения -действия,преобразовате.Бель достигается те схему сравнения, первы единен со вторым выхо ра, второй выход блока входом третьего регист которого соединен с в вого сумматора, а вто со вторым входом схем которой соединен с вхо ния.2921 6и т.д. При точности в единицу минут процесс преобразования можно прервать на девятнадцато 1 иэзрации. Полученный результат У 01 0001 1001 0100 0010а в=119 42, аналогично преобразуются радианы в градусы и тепе 5 74 зультат преобразования записан для унрощения таблицы в виде столбика, Первые две цифры=0,1) представляют сотни градусов, четыре следующие цифры=2-5) представляют десятки градусов, четыре следующие цифры ( =43-9) представляют единицы градусов, четыре спев Дующие цифры=1013) представляют десятки минут, четыре следующие цифры (,) 14-17) представляют единицы минут Твбв нив 1,а 0,000 001 111 010 100 010 100 а 0,000 001 111 010 100 11 0,000. ОО 010 1.1 100 О 1 О, 1001,001 7 0,000 000 101 000 101 001 0,000 ООО 101 000 111 111 О О 8 О,ООО ООО 10 . ООО 10 1 001 0,000 ООО .00 000 1 10 ОО 1 О 1 О 0,000 ООО 000 111 .Г 1 000 0,000 000 010 000 011 000 О О 10 О,ООЗЭ 000 000 11 1 000 О,ООО ООО 001 000 ОО 1 .00 О О 11 .О,ООО ООО ООО 111 11 000 0,000 ООО 000 100 ООО 110 0 0,1001 00100,1001,0010,1О, 1001,0010100,1001,0010. 1000.1001,0010, 10001 Таблица 2 о о 0,555 0 0,3325 1 0,3325 2 0,054 3 0,054 О 1 0,277 777 222 222 233 О;222 233 0,111 233 0,055 233 0;027 446 0,022 722 722 О 4 О 054 722 777 777 722 222 0 0 224 0,0111 111 722 224 0,005 722 0 224 0,002 777 447 0,003 703 722 О. О 703 9440 0,001 О,ООО 447 596 0 925 092 О,ООО 46 20 092 Од 370 370 596 ОООО596 ОООО 0,92 14 ОООО15 О 000 0 0,92 0 092 596 0,000 004 О,ООО 16 0,00017 О 000 000 296 5 0,054 6 0026 7 0004 8 0004 9 0004 10 0,001 11 0,001 1 2 0,000 13 0,000 Таким образом, предложенное устройсъво имеет большее быстродействие по сравнению с известньм.7 7429Формула изобретения Преобразователь двоичного в двоично-десятичный код, содержащий блок управления, выходы которого соответственно соединены с управляющими входами первого, второго и третьего регистров сдвига и входом блока памяти, выходы первого и второго регистров сдвига соединены соот ветственно с первыми входами первого и 0 второго сумматоров, выходы которых сое:динены с входами соответственно первоговторого регистров сдвига, первый выход блока памяти соединен с вторым входом второго сумматора, о т л и ч а ю - щ и й с я тем, что, с целью увеличения быстродействия, он содержит схему сравпения, первый вход которой соединен совторым выходом первого регистра, второйвыход блока памяти соединен с входомтретьего регистра, первый выход которогосоединен с вторым входом первого сумматора, а второй выход соединен со вторымвходом схемы сравнения, выход которойсоединен с входом блока управления,Источники информации,принятые во внимание при экспертизе 1. Авторское свидетельство СССР Ь 504200, кл. 6 06 Р 5/02, 1973. 2. журн ЗКЕ Т аИ,Ь, 1959,ЧЕС, М 3, с. 335-339 (прототин),Составитель Е, ПупыревРедактор Т. Киселева Техред 3, Фечо Корректор М, ДемчикЗаказ 3618/14 Тираж 751 Подписное ЦНИИНИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д. 4/5 Филиал ППП "Патент, г. Ужгород, ул, Проектная, 4
СмотретьЗаявка
2554490, 12.12.1977
ПРЕДПРИЯТИЕ ПЯ А-3327
РЕЙХЕНБЕРГ АНАТОЛИЙ ЛЕОНИДОВИЧ, ШЕВЧЕНКО РАИСА ЯКОВЛЕВНА
МПК / Метки
МПК: G06F 5/02
Метки: двоичного, двоичнодесятичный, код
Опубликовано: 25.06.1980
Код ссылки
<a href="https://patents.su/4-742921-preobrazovatel-dvoichnogo-v-dvoichnodesyatichnyjj-kod.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь двоичного в двоичнодесятичный код</a>
Предыдущий патент: Установка для электрошлакового переплава
Следующий патент: Преобразование десятичного кода в двоичный код
Случайный патент: Машина ударного действия