Устройство синхронизации по циклам

Номер патента: 725257

Авторы: Денисов, Леонтьевский, Пырякин

ZIP архив

Текст

Севэ Советских Социалистических Республик(61) Дополнительное к авт. сеид-ау Р 5 6 54 0 2 (22) Заявлено 27,1077 (21) 2537577/18-09 с присоедииением заявки М Н 04 Ь 7/08 Государственный комитет СССР по делам изобретений и открытий(72) Авторы изобретения Н,П. Пырякин, Ю.В, Леонтьевский и В,А. Денисов 4) УСТРОЙСТВО СИНХРОНИ ПО ЦИК Из обретЕние относится к радиотехнике и может использоваться в системах связи с импульсно-кодовой модуляцией в целях определения в передаче местоположения синхроимпульсов идальнейшего осуществления синхронизации по циклам,По основному авт. свид, тт 565402известно устройство синхронизации поциклам, содержащее на входе формирователь тактовых импульсов и Н блоковопробывания импульсных позиций с расширителями, а также делитель-распределитель и последовательно соединенные элементы И-ИЛИ, ИЛИ и элемент задержки, вход и выходы которого подключены к соответствующим входам блоков опробывания импульсных позиций,причем выход и вход первогорасширителя подключены к соответствующимвходам элемента И непосредственноичерез накопитель, а также регистрсдвига, узел перезаписи сигналов несоответствия и элемент запрета, приэтом выход формирователя тактовых импульсов непосредственно.и через последовательно соединенные элементза-,.прета и делитель-распределитель подКлючен к соответствующим входам регистра сдвига, одна группа выходовкоторого подключена к соответствующим входам блоков опробования импульсных позиций, кроме первого, узла перезаписи сигналов несоответствия иэлементов И-ИЛИ, а другая группа выходов - к входу. первого расширителянепосредственно, а к входам (В)расширителей - через элемент И, причем выходы расширителей непосредственно подключены к соответствующимвходам элемента И-ИЛИ, выход которого подключен к второму входу элемента запрета, а выход узла перезаписисигналов несоответствия подключен кдополнительному входуодного из расширителей 1).,Однако известное устройство обладает недостаточной помехоустойчивостью,Цель изобретения - повышение номе"хоустойчивости устройства синхронизации по циклам,Для достижения указанной цели вустройство синхронизации пс циклам,содержащее на входе формировательтактовых импульсов и И блоков опробывания импульсных позиций с расширителями, а также делитель-распределитель и последовательно соединенныеэлементы И-ИЛИ, ИЛИ и элемент задержки, вход и выходы которого подключены к соответствующим входам блоковопробывания импульсных позиций, причем выход и вход первого расширителподключены к соответствующим входамэлемента И непосредственно ичерезнакопитель, а также регистр сдвига,узел .перезаписи сигналов несоответствия и элемент запрета, при этом выходформирователя тактовых импульсов непосредственно и через последовательносоединенные элемент запрета и дели= тейь="распрьделитель подключен к соот-ветствующим входам регистра сдвига,"бдйа группа выходов которого подклю. чена к соответствующим входам блоковопробования импульсных позиций,.кроме первого, узла перезаписи сигналовнесоответствия и элементов И-ИЛИ, адругая группа выходов - к входу первого расширителя непосредственно, ак входам (И) расширителей - черезэлемент И, причем выходы расширителей непосредственно подключены к собтветствующим входам элемента И-ИЛИ,выход которого подключен к второму-входу элемента запрета, а выход узлаперезаписи сигналов несоответствияподключен к дополнительному входу одного из расширителей, введены последовательно соединенные интегратор,фильтр нижних частот, компаратор и"регенератор, выход которого подключенк входам И блоков опробования импульсных позиций, причем выход формирователятактовых импульсов подключен кдругому входу регенератора и входуинтегратора, выход которого подключен- "кдругому входу компаратора, при этомна другой вход интегратора поданвходной сигнал. 40На фиг. 1 приведена структурнаяэлектрическая схема устройства; нафиг, 2 - временные диаграммыпоясняющие работу предложенного устройства. 45Устройство синхронизациипо цикламсодержит формирователь 1 такТовых импульсов, блоки 2, 3 и 4 опробованияимпульсных позиций, расширители 5,6 и 7, делитель-распределитель 8,. элементы И-ИЛИ 9, элемент И 10, элемент задержки 11, элемент И 12, накопитель 13, регистр 14 сдвига, узел15 перезаписи сигналов несоответствия,элемент 16 запрета, интегратор 17,фильтр 18 нижних частот, компаратор19 и регенератор 20.Устройство синхронизации по циклам работает следующим образом В режиме синхронизма входной си нал с шумом (фиг, 2 а) поступает на интегратор 17, куда также поступает и сигнал с формирователя 1 тактовых импульсов (фиг. 2 б), который управляет работой интегратора 17. Заряд емкости интегратора 17 осуществляется лишь в моменты времени, соответствующие высоким уровням внешнего входного сигнала и сигнала формирователя тактовых импульсов 1, следующего со скважностью, равной двум, В остальные моменты времени емкость интегратора 17 разряжена низким уровнем сигнала Формирователя 1 тактовых импульсов, Далее импульсы пилообразной Формы (фиг. 2 в) подаются на сигнальный вход компаратора 19, а опорное напряжение с выхода Фильтра 18 нижних частот, соответствующее среднему уровню входного сигнала интегратора 17, поступает на опорный вход компаратора 19, где .происходит отсечка уровня сигнала, лежащего ниже уровня напряжения опоры (фиг. 2 в)С выхода компаратора 19 сигнал (фиг. 2 г) поступает на регенератор 20, где восстанавливается исходная форма внешнего сигнала, но очищенная от шумов (Фиг, 2 д), Стробирование сигнала в регенераторе 20 осуществляется отрицательным перепадом импульсов с формирователя 1 тактовых импульсов, С выхода регенератора 20 сформированный сигнал поступает на блоки 2, 3 и 4 опробования импульсных позиций.Эффективность предложенного устройства заключается в повышении помехоустойчивости при достижении и поддержании условий синхронизма в устройстве синхронизации по циклам .Формула изобретенияУстройство синхронизации по циклам по авт. свид. Р 565402, о т л и ч а ю щ е е с я тем, что, с целью повышения помехоустойчивости, введены последовательно соединенные интегратор, фильтр нижних частот, компаратор и регенератор, выход которого подключен к входам И блоков опробования импульсных позиций, причем выход формирователя тактовых импульсов подключен к другому входу регенератора и входу интегратора, выход которого подключен к другому входу компаратора, при этом на другой вход интегратора подан входной сигнал.Источники информации,принятые во внимание при экспертизе1. Авторское свидетелЬство СССР 9 565402, кл. Н 04 1 7/08, 1974725257,О О О 1 1 1 О1 оставитель А . СагадиевехРед М,петко , КоРРек Редактор П. Макаревич Муск МЗакав 828/13 ППП фПатент, г, Ужгород, ул, Проектная, 4 Х фил Тира ЦНИИП И Г ос по дела 113035, Москв729 Подписное арственного ксйитета СССР иэобретений и открытийЖ, Раушская наб., д. 4/

Смотреть

Заявка

2537577, 27.10.1977

ПРЕДПРИЯТИЕ ПЯ Р-6465

ПЫРЯКИН НИКОЛАЙ ПАВЛОВИЧ, ЛЕОНТЬЕВСКИЙ ЮРИЙ ВАСИЛЬЕВИЧ, ДЕНИСОВ ВЛАДИМИР АНАТОЛЬЕВИЧ

МПК / Метки

МПК: H04L 7/08

Метки: синхронизации, циклам

Опубликовано: 30.03.1980

Код ссылки

<a href="https://patents.su/4-725257-ustrojjstvo-sinkhronizacii-po-ciklam.html" target="_blank" rel="follow" title="База патентов СССР">Устройство синхронизации по циклам</a>

Похожие патенты