Устройство для управления трехфазным инвертором

Номер патента: 647832

Автор: Фоменко

ZIP архив

Текст

Оп ИСААКИЕ ИЗОБРЕТЕНИЯ СИЗ СОВЕтСКИК Сециаиистичесиик Республик(23) ПриорктетН 02 Р 13/16 Государственный коюнтет ссср по делам нзобретений и открытий(53) УДК 621. 316. ,727(089,6) Опубликовано 150279. Бктллетень К 6 Дата опубликования описания 150279(54) УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ ТРЕХФАЗНЬ 71 ИНВЕРТОРС 1( Изобретение относится к области электротехники и может быть использовано для систем управления трехфазными инверторами.Известно устройство для управления б инвертором на основе тиристорного пересчета. Функционально оно состоит из задающего генератора (ЗГ), кольцевого распределителя импульсов на ткристорах, формирователей широких им- )О пульсов для основных тирксторов, формирователей узких импульсов для коммутирующих тиристоров и ткристоров подзауяда, схемы формирования задержки (1 . Это устройство недостаточно надежно в работе из-эа многоступенчатости формирующих устройств.Известно также устройство для управления инвертором на интегральных микросхемах, состоящее из ЗГ, пере- счетного кольца в виде щестиканально" го распределителя импульсов, блока предварительного формирования импульсов, выходных формирователей. Распределитель ипмульсов состоит из двоичного счетчика ОО сквозным переносом на трех 3 - К триггерах, а деление на б осуществляется введением обратной связи, Распределение импульсов по ка,налам осуществляется с помощью дещифраторов на схемах совпаденкя И-НЕ,пркчем длительность импульса каждОГОканала составляет 60 зл, Град. выходной частоты 12, хотя применение интегральных мккросхем (И 1 С) В устройствах управления лает значительныйВыкГрыш В надежносткр Габа(бантах недостатком данного устройства являетсянизкая помехоустойчивость кз-за Возможности появления запрещенных сосгоянкй на Выходах триггеров счетчикаи схем И, функциональная сложностьсхем 1, наличке провалов на кмпульсахдля Основных тирксторов,Наиболее близким техническим решением к предлсженкому является устройство для управления кнверторсм, состоящее кз задающего генератора, песе=счетного кольца, блока предварктельНОГО ФОрмирОВания Выходных усилителейимпульсов Пересчетное кОльЦО на стандартных логических элементах состоитиз шести Входных схем И к трех статических триггеров, управляемых пораздельньм входам, ,Задающий Генератор управляет пересчетным кольцоми Вырабатывает узкие импульсы с длительностью больше Длительностк процесса коммутации в силовой схеме кнВертора ЛюбОе сОстОЯнию тркГГерОВсоответствует определенному состоянию Основных тиристоров силовой схемы (3),Недостатком такого устройства яв"ляется недостаточно высокая надежность системы управления и возможныесбои в работе силовой схемы инвертора 6при ложной установке триггеров из-запомех.Цель изобретения - повышение помехоустойчивости,Поставленная цель достигается тем, 10что в устройство для управления трехфазным инвертором, содержащее последовательно соединенные задающий генератор, пересчетное кольцо, состоящее из трехтриггеров и логических 15элементов И, блок предварительногоформирования и выходные усилителиимпульсов, дополнительно введен корректирующий блок, состояц 1 ий иэ двухлогических элементов И-НЕ и запоми- Щнаюцего триггера, а пересчетное кольцо дополнительно снабжено логическимэлементом НЕ, причем ко входам первого логического элемента И-НЕ подключен задающий Генератор и выходы триг- рбгерон пересчетного кольца, а выходподключен к первому входу запоминающего триггера и к первому входу второго логического элемента И-НЕ, ковторому вхоцу которого подключен выход запоминающего триггера, выходвторого логического элемента И-НЕподключен кО вхОду ОднОГО из триГГеров пересчетного кольца, а второйвход запоминающего триггера подключенчерез логический элемент НЕ к выходулогического элемента И пересчетногокольца, вход которого соединен ссоответствующим выходом триггера пересчетного кольца,на чертеже дана схема устройства 40для управления инвертором,устройство содержит задающий генератор 1, пересчетное кольцо 2 (ПК)корректирующий блок 3, блок 4 предварительного формирования, выходные 45усилители 5 импульс-в. Пересчетноекольцо 2 состоит иэ логических элементов И 6-11, логического элемента НЕ12 и трех 3 - К триггеров 13, 14 и 15,управляемых по счетному входу от задаюцего генератора, а по входам )и К - выходами логических элементовИ, на входы которых подаются импульсы ЗГ и соответствующие прямые и инверсные выходы Э -К триггеров. Выходы Ятриггеров подаются также на входыблока 4 предварительного формированияи на входы логического элемента И-НЕ16 корректирующего блока. На входэлемента 16 подаются также импульсы 6 ОЗГ, а выход его соединен с одним иэвходов запоминающего В -5 триггера17 и с входом логического элементаИ-НЕ 18, По другому входу Н - Ьтриггер управляется с выхода логического элемента И 8 и:.ресчетного кольцачерез логический элемент НЕ 12, Входлогического элемента И-НЕ 18 соединентакже с прямым выходом 1 - 5 триггера, а выход его управляет установочным входом ) -К триггера пересчетногокольца. Сформированные по длительности и положению во времени импульсыблока 4 предварительного формированияподаются на выходные усилители 5 импульсов, а с них - на управляющие переходы тиристоров,Работает устройство следующим об"разом.Предположим исходное состояниетрех триггеров пересчетного кольцасоответствует коду 100 ( Ц 1- 1,О, 00), Логические элементыИ б, 8, 11 предвар.1 тельно Открытыпо одному входу, С приходом импульсаЗГ они откроются и на входы Э триггеров 13, 14 и вход К триггера 15поступит 1, На входах К триггеров 13, 14 и на входе ) триггера 15в это время будут О. По окончании импульса ЗГ (по его заднему фронту) триггер 14 перекинется в противоположное состояние, а состояниетриггеров 13 и 15 подтвердится. Натриггерах ПК установится код 110,После окончания второго импульса ЗГбудет код 010, третьего - 011, четвертого - 001, пятого 101, шестого100, Таким образом, в исходное состояние ПК возвратится после шестогоимпульса, т,е. выходная частота будет в шесть раз меньше входной. За"прещенные состояния - коды 000 или111 при нормальной работе не появляются. При этом логический элементИ-НЕ 18 на работу ПК влияния не оказывает, так как там сохраняется 1,Работа ПК будет нарушена при появлении в схеме ложных 1 или 0.Для подавления их в устройстве имеется корректирующий блок, Допустим, чтов ПК из-за краткоременных импульсныхпомех появилось запрещенной состояние 111. Тогда при поступлении очередного импульса ЗГ на выходе 5 -Ктриггера 15 установится 0 который установит запоминающий триггер17 в состояние 1 и закроет логический элемент 18. После окончанияпереключающего импульса на выходе 18сформируется уровень 0, который,.поступая на вход В, триггера 15, установит его в состояние 0, Состояние ПК будет 110. Следующим переключающим импульсом сигнал нулевогоуровня с логического элемента И 8 через логический элемент НЕ 12установит триггер Р в исходноесостояние. Аналогично восстанавливается нормальная работа ПК ипри сбоях, приведших к коду 000, таккак код 111 устанавливается в ПК через один переключающий импульс, От 647832сюда следует, что в предварительной установке триггеров ПК нет необходимости,Данное устройство управлениЕ инвертором обеспечивает высокую Помехоустойчивость, избавляет от необходимости предварительной установки триггеров пересчетного кольца при одновременном повышении надежности. формула изобретенияУстройство для управления трехфазным инвертором, содержащее последовательно соединенные :,адающий генератор, пересчетное кольцо, состоящее из трех триггеров и логических элементов И, блок предварительного формирования и выходные усилители импульсов, о т л и ч а ю щ е ес я тем, что, с целью повышения помехоустойчивости, оно дополнительно снабжено корректирующим блоком, состоящим из двух логических элементов И-НЕ и запоминающего триггера, а пересчетное кольцо дополнительно снабжено логическим элементом НЕ, причем ко входам первого логического элемента И-НЕ подключен задающий генератор и выходы триггеров пересчет- ного кольца, а выход псдключен к первому входу запоминающего триггера и к первому входу второго логического элемента И-НЕ, ко второму входу которого подкЛючен выход запоминающего триггера, выход второго логического элемента И-НЕ подключен ко входу одного из триггеров пересчетного кольца, а второй вход запоминающего триггера подключен через логический эле мент НЕ к выходу логического элемента И пересчетного кольца, вход кото ,рого соединен с соответствующим выходом триггера пересчетного кольца,15 Источники информации, принятые вовнимание при экспертизе1, Авторское свидетельство СССР9 284150, кл. Н 02 И 1/08, 1970.2, Технический отчет ОА 10,120.424Я Р 73025704 Система управления инвертором на интегральных микросхемах,ИО ВНИИЭИ 1973,3, Калашников Б.Е.,Кривицкий О.,Эпштейн И.И. Система управления ин 28 верторами, М Энергия 1, 1974,с.91.б 47832 авитель О,Наказная ед Э, Чужик Корректор Л.Веселовская едакт Убо е заказ 332/50 исн лиал ППП Патент г.Укро роектная, 4 Тир ИИПИ Государст о делам изобре 35, Москва, Ж ж 856енногений5, Ра комитета Соткрытий ская наб

Смотреть

Заявка

2333547, 15.03.1976

ПРЕДПРИЯТИЕ ПЯ А-7992

ФОМЕНКО ВЛАДИМИР ВАСИЛЬЕВИЧ

МПК / Метки

МПК: H02P 13/16

Метки: инвертором, трехфазным

Опубликовано: 15.02.1979

Код ссылки

<a href="https://patents.su/4-647832-ustrojjstvo-dlya-upravleniya-trekhfaznym-invertorom.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для управления трехфазным инвертором</a>

Похожие патенты