Устройство для межканального фазирования систем передачи данных
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 2000668
Автор: Макарычев
Текст
(з)1 Н 04 3 7/04 ТЕН ЕИ ОПИ ЕНТУ ия проти АНАЛЬНОГО ПЕРЕДАЧИ ике пе ия, устр ы от о дачи иство ок Физ 1 Комитет Российской Федсраци 1 о патентам и товарным знакам(71) Военная командная акадвоздушной обороны(73) Макарычев А.В,(54) УСТРОЙСТВО ДЛЯ МЕЖ ФАЗИРОВАНИЯ СИСТЕМ ДАННЫХ(57) Использование: в техн данных, Сущность изобретен содержит блоки 1 и 2 эащи ЯО. 2000668 С дешифраторы 3 и 4 комбинаций смежно- группового кода. элементы И 5 и 6, элементы ИЛИ 7 и 8, 13 - 15. блок 9 определения разности времени распространения, регистр 10 сдвига, элементы запрета 11 и 12, делитель частоты 16, блок 17 элементов И. Устройство обеспечивает ввод задержки в короткий канал только при совпадении измеренной величины разности времени распространения в К тактах подряд, Это позволяет повысить точность фазирования и достоверность принимаемой информации путем выбора соответствующего коэффициента деления делителя частоты, 2 ил,О С) ОИзобретение относится к технике передачи данных и направлено на повышение точности межканального фазирооания в системах передачи данных и достоверности принимаемой информации.Цель изобретения - повышение точности межканального фазирования и достоверности принимаемой информации,На фиг,1 представлена структурная электрическая схема устройства для межканального фазирования систем передачи данных; на фиг.2 - временные диаграммы, поясняющие его работу.Устройство для межканального фазирования систем передачи данных содержит первый и второй блоки 1 и 2 защиты от ошибок, первый и второй дешифраторы 3 и 4 комбинаций смежно-группового кода, первый и второй элементы И 5 и 6, пероый и второй элементы ИЛИ 7 и 8, блок 9 определения разности времени распространения, регистр 10 сдвига, первый и второй элементы запрета 11 и 12, третий - пятый элементы ИЛИ 13 - 15, делитель 16 частоты, блок 17 элементов И. Полученные из первого и второго каналов кодовые комбинации поступают на блоки 1 и 2 защиты от ошибок, Поскольку каналы устройства иденгичны, рассмотрим работу одного из них (первого). После проверки комбинации на принадлежность коду блок 1 защиты от ошибок выдает сигнал "Неверно" - "0" или "Верно" - "1" (в зависимости от того, обнаружены или нет ошибки о принимаемой комбинации), который поступает на втг рой вход элементаИЛИ 7, Если полученная комбинация не принадлежит смежно-групповому коду, то с выхода дешифратора комбинаций смежно- группового кода поступает сигнал "0" на второй вход элемента И 5, а с выхода элемента И 5 на первый вход элемента ИЛИ 7 поступает также сигнал "0". При этом выходной сигнал элемента ИЛИ 7 будет повторять сигнал, поступающий по второму входу (" Верно" - "1" - "Неверно" - "О"), С выхода элемента ИЛИ 7 сигнал поступает на первый вход блока 1 защиты от ошибок о качестве сигнала выдачи информации потребителю("Верно" ) или перехода системы передачи данных (СПД) о режим переспроса и повторения (" Неверно" ), Обнаружив комбинацию смежно-группового кода, (на фиг.2 а, б эти комбинации помечены точками), дешифратор 3 выдает сигнал "1" на второй вход элемента И 5 (см. фиг.2 в), При этом на второй вход элеменго ИЛИ 7 с второго выхода блока 1 защиты от ошибок поступает сигнал "Неоерно" ("0"), гак как комбинация смежно-группового кода не является разрешенной для используемого о 5 10 15 20 25 30 35 40 45 50 СПД кода, Для того, чтобы исключить формирование сигнала переспроса по комбинации смежно-группового кода, на первый вход элемента И 5 с первого выхода блока 1 защиты от ошибок поступают тактовые импульсы (см. фиг.2 г), период следования которых равен периоду следования комбинаций смежно-группового кода, а местоположение на оси оремени жестко привязано к первому выходному сигналу дешифратора. Таким образом, на выходе элемента И 5 формируется "1" только в случае совпадения импульсов с выхода дешифратора 3 и первого выхода блока 1 защиты от ошибок (см. фиг,2 д). По этому сигналу на выходе элемента ИЛИ 7 формируется сигнал "Верно" "1", вызывающий выдачу комбинации смежно-группового кода потребителю с одновременным восстановления инвертированного при передаче разряда (сигнал "1" с выхода элемента И 5 поступает на оторой вход блока 1 защиты от ошибок, где производят инвертирование соответствующего разряда),Единичный сигнал с выхода дешифратора 3, первым обнаружившего комбинацию смежно-группового кода (см. фиг.2 а, в), поступает на первый вход блока 9 определения разности времени распространения. При обнаружении аналогичной комбинации (см. фиг,2 б) дешифратором 4 второго канала сигнал с его выхода (см, фиг.2 е) поступает на оторой вход блока 9 определения разности оремени распространения, В результате на выходе блока 9 определения разности времени распространения формируется сигнал, код которого соответствует изл 1 еренной величине временного рассогласования каналов(см. фиг,2 м), Предположим, что первая обнаруженная во втором канале комбинация смежно-группового кода является ложной (сформировалась из информационной за счет воздействия помех в канале связи). На фиг.2 б эта комбинация помечена точкой со звездочкой. В этом случае измеренная разность орел 1 ени распространения (РВР) (см, фиг.2 м яоляется ложной и соответствующая ей задержка не должна вводиться в канал. В предлагаемом устройстве выходной сигнал блока 9 определения разности времени распространения подается на регистр 10 сдвига через блок 17 элементов И, который не пропускает данный сигнал до тех пор, пока на выходе делителя 16 частоты не появится единичный сигнал (импульс). Этот сигнал будет сформирован только после совпадения значений измеренной РВР в К тактах псдряд, Рассмотрим, как это происходит для случая К = 2 (у = =-2 К-3), 200066810 20 Тактовый импульс с первого выхода блока 1 защиты от ошибок(см. фиг.2 г) поступает на первый вход четвертого элемента ИЛИ 14, выходной сигнал которого запускает делитель 16 частоты. На второй вход четвертого элемента ИЛИ 14 поступает тактовый импульс с первого выхода блока 2 защиты от ошибок (см. фиг.2 ж). Следовательно, на вход делителя 16 частоты поочередно поступают тактовые импульсы первого и второго каналов (см. фиг.2 и), Делитель 16 частоты уменьшает частоту поступающих импульсов в три раза ( у -3), т,е. выдэет выходной импульс, совпадающий по времени с четвертым входным импульсом, Однвко поскольку РВР в первом такте изме- ренэ неверно (см, фиг.2 а,б), то в момент пояеления второго тактового импульса второго канла (см, фиг.2 ж) на выходе дешифратора 3 комбинации смежно-группового кода импульса не будет (см. фиг.2 е), Это приведет к тому, что в этот момент времени нулевой сигнал с выхода элемента И 6(см.фиг.2 з) поступит на управляющий вход элемента запрета 12 и второй тактовый импульс второго канала (см. фиг,2 ж) пройдет через элемент запрета 12 (см, фиг.2 к) на третий элемент ИЛИ 13, Выходной сигнал элемента ИЛИ 13 (см, фиг,2 л) производит сброс устройств формирования тактовых импульсов в блоках 1 и 2 защиты от ошибок, сброс кодаизмеренной разности времени распространения в блоке 9 и сброс делителя 16 частоты через элемент ИЛИ 15 (см, фиг,2 н), Таким образом, процесс измерения РВР начинается заново, однако первой теперь будет обнаружена третья комбинация смежно-группового кода во втором канале (см. фиг.2 б). Поскольку очередная комбинация смежно-группового кода в первом канале будет теперь отстоять от предыдущей комбинации смежно-группового кода со втором канале на величину, превышающую максимально возможную РВР (первый канал ПД короче второго - см. фиг,2 а,б), то произойдет переполнение и сброс показаний блока 9 определения разности времени распространения, а сигнал сброса с его второго выхода через элемент ИЛИ 15 (см, фиг.2 н) производит сброс делителя 16 частоты. Процесс измерения РВР начинается заново с третьей комбинации смежно-группового кода в первом канале (см. фиг.2 а, б).Поскольку в дальнейшем измеренная величина РВР (на фиг,2 а, б эта величина составляет три кодовые комбинации) подтверждается в очередном такте, то с выхода делителя 16 частоты на второй вход блока 25 30 35 40 45 50 55 17 элементов И поступает импульс (см. фиг.2 п), разрешающий выдачу кода разно. сти времени распространения на регистр 10 сдвига и ввод соответствующей задержки в короткий (порвьй) канал передачи данных. Формула изобретения Устройство для межканального фазирования систем передачи данных, содержащее блок определения разности времени распространения, регистр сдвига и два канала, каждый из которых содержит блок защиты от ошибок, дешифратор комбинаций смежно-группового кода, элемент И и элемент ИЛИ. выход которого подключен к первому входу блока защиты от ошибок, первый выход которого подключен к первому входу элемента И, выход которого подключен к первому входу элемента ИЛИ и второму входу блока защиты от ошибок, второй и третий выходы которого подключены соответственно к второму входу элемента ИЛИ и входу дешифратора комбинаций смежно-группового кода, выход которого подключен к второму входу элемента И, при этом выходы деш ифраторов комбинаций смежно-груп пового кода каждого канала подключены соответственно к первому и второму входам блока определения разности времени распространения, о т л и ч а ю щ е е с я тем, что введены третий, четвертый и пятый элементы ИЛИ, делитель частоты и блок элементов И, а в каждый канал - элемент запрета, к первому и второму входам которого подключены соответственно первый выход блока защиты от ошибок и выход элемента И, при этом выходы элементов запрета первого и второго каналов подключены соответственно к первому и второму входам третьего элемента ИЛИ, выход которого подключен к третьим входам блоков защиты от ошибок первого и второго каналов, первому входу пятого элемента ИЛИ и третьему входу блока определения разности времени распространения, первый и второй выходы которого подключены соответственно к второму входу пятого элемента ИЛИ и первому входу блока элементов И, выход которого подключен к входу регистра сдвига, при этом первые выходы блоков защиты от ошибок первого и второго каналов подключены соответственно к первому и второму входам четвертого элемента ИЛИ, выход которого, а также выход пятого элемента ИЛИ подключены соответственно к первому и второму входат 1 делителя частоты, выход которого подклочен к второму входу блока элементов И.2000668 и) и р А,Купрякова аказ 3082 изводственно-издательский комбинат "Патент", г, Ужгород, ул,Гагарина, 101 6) г) Э) е) ж) оставитель Г.Лерантовичехред М,Моргентал Корректор Н,Милюкова Тираж Подписн НПО "Поиск" Роспатента 13035, Москва, Ж, Раушская наб., 4/5
СмотретьЗаявка
05006673, 14.08.1991
Военная командная академия противовоздушной обороны
Макарычев Александр Викторович
МПК / Метки
МПК: H04L 7/04
Метки: данных, межканального, передачи, систем, фазирования
Опубликовано: 07.09.1993
Код ссылки
<a href="https://patents.su/4-2000668-ustrojjstvo-dlya-mezhkanalnogo-fazirovaniya-sistem-peredachi-dannykh.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для межканального фазирования систем передачи данных</a>