Устройство для передачи и приема данных

Номер патента: 1721836

Автор: Сурнин

ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК 25/40 ЕТЕНИ ТЕЛЬСТ К АВТОРСКОМ 1тр Уральского отделеПРИии от ге- ователььности вторые нои сигя управа ег ОСУДАРСТВЕННЫЙ КОМИТЕТО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМРИ ГКНТ СССР ПИСАНИЕ ИЗО(71) Коми научный ценния АН СССР .(56) Автооское свидетельство СССРМ 1665529, кл. Н 04 1 25/40, 04.07(54) УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИЕМА ДАННЫХ Изобретение относится.к технике связи, может использоваться при построении прямопередатчиков широтноимпульсной манипуляции, и является усовершенствованием изобретения по авт, св, Ь 1665529.Цель изобретения - увеличение скорости передачи при обмене информацией.На чертеже изображена структурная электрическая схема устройства,Устройство содержит генератор 1 тактовых импульсов, усилитель 2, фильтр 3 нижних частот, формирователь 4 прямоугольных импульсов, первый счетчик 5, первый дешифратор 6, первый ВЯ-триггер 7, триггер 8 "Буфер заполнен", первый элемент ИЛИ 9, второй блок 10 задержки, второй счетчик 11, второй дешифратор 12, второй ВЗ-триггер 13, первый блок 14 задержки, третий ВЗ-триггер 15, третий блок 16 задержки, блок 17 потребителя информации, четвертый блок 18 задержки, первый регистр 19 сдвига, второй О-триггер 20, второй элемент И 21, второй элемент ИЛИ 22, источник 23 информации, второй регистр 24 72183 б А 2(57) Изобретение относится к технике связи, Целью изобретения является увеличение скорости передачи при обмене информации, Для достижения поставленной цели устройство содержит передатчик и приемник данных, передаваемых методом широтно- импульсной манипуляции. Дополнительно введены делитель частоты, мультиплексор, ВБ-триггер и фазоинвертор, которые обеспечивают преобразования широтно-импульсной манипуляции в фазовую и наоборот. 1 ил. сдвига, первый делитель 25 частоты, первый мультиплексор 26, первый элемент И 27, пятый блок 28 задержки, третий счетчик 29, третий дешифратор 30, третий О-триггер 31, второй мультиплексор 32, первый О-триггер 33, второй делитель 34 частоты, формирователь 35 коротких импульсов, третий элемент ИЛИ 36, четвертый ВЯ-триггер 37, фазоинвертор 38, третий делитель 39 частоты, третий мультиплексор 40, шестой блок 41 задержки, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 42, четвертый счетчик 43, четвертый дешифратор 44.Устройство р бдующим образом.Делитель 25 частоты, работающ нератора 1, формирует три послед ности импульсов разной длите Т 1 с Т 2ТЗ, поступающие на входы мультиплексора 26. Выход нал последнего зависит от значени ляющих сигналов, действующих первом и третьем входах,10 Формирователь 35 коротких импульсов вырабатывает последовательность импульсов, совпадающих по времени с отрицательными перепадами выходного сигнала, Этой последовательностью производится синхронизация счетчиков делителя 25 частоты для получения импульсов со скважностью 0,5, сброс ВЯ-триггера 37 и установка О- триггера 33 в состояние, обеспечивающее формирование импульсов ТЗ.Данные от источника 23 информации в параллельном коде записываются в регистр 24. Строб сопровождения данных устанавливает в "0" счетчик 29. Очередным перепадом (отрицательным) с соответствующего выхода делителя 25 частоты О-триггер 31 устанавливается в состояние, при котором сигнал с выхода блока 28 задержки разрешает через элемент И 21 выполнение сдвига регистра 24 и счет числа переданных бит счетчиком 29. Кроме этого, на управляющих входах мультиплексоров 26 и 32 устанавливается значениесигналов, обеспечивающих формирование импульсов длительностью Т 1 и Т 2, Далее происходит сдвиг по каждому заднему фронту импульсов с выхода мультиплексора 26 в регистре 24 сдвига. В зависимости от значения очередного бита на выходе мультиплексора 26 формируется импульс длительностью Т 1 и Т 2. По окончании передачи происходит изменение значения сигнала на выходе дешифратора 30 и установка О-триггера 31 в состояние, обеспечивающее передачу комбинации импульсов длительностью Т 1 и ТЗ или только импульсов синхронизации длительностью ТЗ, прекращение сдвига информации в регистре 24 и счета числа импульсов счетчиком 29. Состав комбинации импульсов синхронизации (если дополнительно передают только один бит) длительностью Т 1 и ТЗ или ТЗ зависит от состояния О-триггера 33. Длительность импульсов при этом (Т 1 и ТЗ) определяется значением сигналов на выходе дешифратора 30 и на выходе О-триггера 33, соединенного с элементом И 27,Для продолжения передачи записываются новые данные из источника 23 информации в регистр 24 сдвига. От состояния О-триггера 33 и значения сигнала на выходе делителя 34 частоты на два через элемент И 27 зависит формирование дополнительного бита в виде импульса длительностью Т 1 или импульса синхронизации ТЗ. Для увеличения пропускной способности устройства при формировании импульса синхронизации ТЗ от делителя 25 частоты синхронизируется делитель 34, В нем устанавливается состояние, обеспечивающее формирование импульса ТЗ независимо от состояния О 20 25 30 35 40 45 50 55 триггера 33. Благодаря этому группа импульсов синхронизации может состоять из одного импульса,Сигнал с выхода мультиплексора 26 делится делителем 39, образуя на выходе импульсы, фронт которых совпадает с задним фронтом импульсов на выходе мультиплексора 26. Этим сигналом управляется мультиплексор 40, на входы которого поданы импульсы с частотой Т 1, сдвинутые по фазе, В результате на выходе устройства получается сигнал с фазовой манипуляцией, содержащий составляющие с частотами Т 1 и Т 2. Входной аналоговый сигнал из линиисвязи через усилитель 2, фильтр 3 и формирователь 4 поступает на входы элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 42, на выходе которого благодаря наличию блока 41 задержки, образуются короткие импульсы по фронту каждого импульса на входе устройства, выполняющие сброс в "0" счетчика 33, С помощью счетчика 43 и дешифратора 44 выделяются импульсы с длительностью между фронтами Т 2 путем подсчета тактовых импульсов генератора 1,Импульсы с выхода дешифратора 44 поступают на блоки 5,11 и 19. С помощью счетчика 11 измеряется длительность паузы между импульсами путем подсчета импульсов с выхода генератора 1. В зависимости от длительности паузы входных импульсов с помощью дешифратора 12 устанавливаются в "1" триггеры 13 и 15. Если длительность паузы ТЗ, то оба триггера устанавливаются в "1", а если Т 2, то только триггер 13, По фронту входного импульса происходит сдвиг данных в регистре 19, Необходимая задержка обеспечивается блоком 14, Одновременно происходит счет числа принятых бит счетчиков 5. Если принять хотя бы два бита, то сигналом с второго выхода дешифратора 6 устанавливается в "1" триггер 7, что означает "Приемник занят", После приема всего поля данных с известным фиксированным числом бит устанавливается в "1" триггер 8. С помощью элемента ИЛИ 9 формируется сигнал "К приему не готов", поступающий на О-вход О-триггера 33, Он запоминается по фронту импульса, поступающего на тактовый вход О-триггера 33 с выхода ВЯ-триггера 37, который устанавливается в "1" по фронту импульса Т 1, Сигнал "Буфер заполнен" с выхода триггера 8 через блок 10 поступает на вход регистра 19, запрещая сдвиг в нем. Одновременно он поступает в блок 21, а также через элемент ИЛИ 36 сбрасывает в нуль ВЯ-триггер 7. После считывания данных из регистра 19 блок 21 устанавливает триггер 8 в исходное состояние, После этого состояние сигнала"Приемник занят" определяется только потребителем информации через триггер 8,При поступлении сигналов синхронизации передним фронтом импульса с выхода блока 16 через элемент ИЛИ 36 выполняет ся дополнительный сброс ВЯ-триггера 7 в "0" установка.в "0" счетчика 5 принятых бит, занесение сигнала готовности к приему 0- триггера 20. Последнее происходит лишь при отсутствии сигнала на установочном 10 входе Р-триггера 20 и соответствует завершению передачи данных, Необходимая задержка сигналов обеспечивается и четвертыми блоками 16 и 18. Сигнал "К передаче готов" с выхода О-триггера поступа ет на вход источника 23 для занесения в регистр 21 новых данных в параллельном коде, После окончания входного импульса (во время паузы) происходит. сброс ВЯ-триггеров 13 и 15 и прекращение счета счетчи ком 11.Готовность у абонента, находящегося на приеме данных с линии связи, определяется по числу принятых дополнительных бит в поле сообщения при фиксированном чис ле бит в поле данных. Если число бит в поле данных 8 или 0 (при отсутствии информации), то при заданном числе дополнитель-.ных бит, равном единице, общее число бит в поле сообщения может быть следующим: 30 0,1, 8.9. Соответственно информация о количестве дополнительных бит, заносимая в О-триггер 20 через элемент ИЛИ 22, зависит от значения сигнала на соответствующих выходах дешифратора 6. -35Благодаря более быстрому сбросу в нуль ВЯ-триггера 7 по переднему фронту импульса с выхода-триггера 8 "Буфер заполнен" и задержке записи информации о го 40 товности к приему в 0-триггер 33 изменение выброса импульсов серии Т 1, ТЗ мультиплексором 26 происходит в процессе формирования паузы импульса ТЗ. Это ускоряетередачу сигналов квитирования (готовности) и в конечном счете повышает пропускную способность устройства. Формула изобретения Устройство для передачи и приема данных по авт. св. В 1665529, о т л и ч а ю щ е ес я тем,.что, с целью увеличения скорости передачи при обмене информации, введены третий делитель частоты, третий мультиплексор, четвертый ВЯ-триггер, фазоинвертор, выход формирователя прямоугольных импульсов соединен с первым входом первого счетчика через введенные последовательно соединенные шестой блок задержки, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, четвертый счетчик И, четвертый дешифратор, причем выход формирователя прямоугольных импульсов соединен с вторым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход четвертого счетчика соединвн с выходом генератора тактовых импульсов, первый выход первого делителя частоты соединен с первыми входами четвертого ВЯ-триггера и третьего мультиплексора и входом фазоинвертора, выход которого соединен с вторым входом третьего мультиплексора, выход которого является выходом устройства, выход первого мультиплексора через третий делитель частоты соединен с третьим входом третьего мультиплексора, выход формирователя коротких импульсов соединен с вторым входом четвертого ВЯ-триггера, выход которого соединен с третьим входом первого О-триггера,. Бугренкова акт аказ 965 Тираж Подписное ВНИИПИ Государственного комитета по изобретениям и открытия 113035, Москва, Ж, Раушская наб., 4/5 ГКНТ ССС оизводственно-издательский комбинат "Патент", г. Ужгород, ул, Гагарина, 101

Смотреть

Заявка

4736872, 07.09.1989

КОМИ НАУЧНЫЙ ЦЕНТР УРАЛЬСКОГО ОТДЕЛЕНИЯ АН СССР

СУРНИН АНАТОЛИЙ ИВАНОВИЧ

МПК / Метки

МПК: H04L 25/40

Метки: данных, передачи, приема

Опубликовано: 23.03.1992

Код ссылки

<a href="https://patents.su/4-1721836-ustrojjstvo-dlya-peredachi-i-priema-dannykh.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для передачи и приема данных</a>

Похожие патенты