Устройство для контроля многомодульных логических блоков

Номер патента: 1640691

Автор: Жуков

ZIP архив

Текст

)5 О 06 Р 11 0 ГОСУДАРСТВЕННЫЙ НОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМПРИ ГКНТ СССР тике и вычислительной технике и жет быть использовано для контр многомодульных логических блоков кретных устройств. Целью изобрет является увеличение достоверност бины контроля, С этой целью в у ство, содержащее блок перекпюча первый и второй блоки сигнатуры анапиза, дешифратор, блок индик и распределитель импульсов, вве счетчик адреса 1 блок памяти тес группа переключателей обратной 3 ил. олядисения 3 глу строителейого ьство СССР /00, 1981. тво СССР 1/00, 1987.(54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ МНМОДУЛЬНЫХ ЛОГИЧЕСКИХ БЛОКОВ(57) Изобретение относится к в вязи. автом я к автоматинике и может, онтроля мноблоков дискре сиг со с бл ного анализа. Кроме то стройства входят дешиф индикации, группа пере обратной связи, блок 10 в, счетчик 11 адреса и тель 12 импульсов. тор ои т исли телольз ов е но дляически к 8 чател памяти тест велнт ени уби ение дос распредел На фиг на структ2 более детап ура связей моду огического блок ля 2 и переклю уппы 9.ьно показалей контроли- а 1, проверя чателей блориведва нмодулблок на ст фиг.ей ко мого л го моду ем ка и про стап Блок 5 за (фиг.13 сигнат память 15 го акал вательения и лне фиг.я бло ного ан На ф мый логи контролируепроверяежй к), которые ока 3 пере- и блока 4 гиче дин чат пр авленионтроль устанавНеобхот ого проводр маци оннымио блоков 5 пе ны вх(56) Авторское свидетелР 890396, кл, О 06 Р 1Авторское свидетель9 1317440, кл, 8 06 Р Изобретение отно гомодульных ло,;ных устройств. Цель изобре товерности и гл На фиг. 1 п схема устройст зированы связи го логического логического мо ками устройств лен пример выпализа, г. 1 изображены ческий блок 1 икий модуль 2 (блоны посредством бл ей (кросс-ппаты) оров (образованн емычками) с инфо первого и второг уктурная 2 детали- тролируемоверяемого ьными бло представ- а сигнатурУстройство раразом.В контролируе, с помощью органопинают режим "Самднипре тестовые вдаваться также от отает следующим об ом логическом блок еиствия могут понешних источниковнапример, установки тестового контроля УТК, С помощью блока 4 входные сигналы раздельно подключаются к информационным входам блока 5 сигнатур 5 ного анализа, а выходные сигналы и выходные сигналы обратных связей проверяемого модуля 2 раздельно подключают к информационным входам блока 6 сигнатурного анализ а, Переключатели 9 отключают обратные связи контролируемого блока 1, и к образовавшимся в результате этого дополнительным входам подключаются выходы блока 10 памяти, Переключатели 9 (на фиг. 2) 15 устанавливаются оператором в нижнее положение, В блок 10 памяти предварительно записывают даннные о значениях сигналов в цепях обратных связей, формируемых в режиме "Самоконтроль", Блок 10 памяти содержит смен ные кубы памяти, Для каждого проверяемого блока имеется свой куб памяти. Данные о сигнапах в цепях обратных связей получают предварительно в про цессе моделирования, Таким образом, контролируемый блок 1 с помощью переключателей 9 преобразуется в дискретное устройство, не содержащее обратных связей. На алгоритм работы контролируемого блока 1 и проверяемого модуля 2 данное преобразование не влияет. Пример выполнения блоков 5 и 6 сигнатурного анализа приведен на фиг. 3. Каждый из блоков 5 и 6 сигна турного анализа содержит формирователь 13 сигнатуры, схему .14 сравнения и память 15, формирователь 13 сигнатуры является многоканальным блоком формирования остатков. 40Оператор с помощью распределителя 12 устанавливает продолжительность контроля проверяемого модуля ( субблока) 2, Затем на счетчик 11 адреса и распределитель 12 поступают сигна лы начальной установки и тактовой частоты, поступающие также на блок 5 сигнатурного анализа и блок 6 сигна турного анализа, в которых обрабатываются входные и выходные сигналы об ратных связей проверяемого модуля (субблока) 2. Счетчик 11 адреса подсчитывает поступающие тактовых им ульсов. По выходным сигналам счетчика 11, адреса информация из блока 10 памяти (сменного кубаамяти) считывается через переключатели 9 на входы контролируемого блока 1 образовавшиеся в результате отключения обратных свя- зей. Таким образом обеспечивается функционирование контроЛируемого бло ка 1 с отключенными обратными связями по тому же алгоритму работы, что и с подключенными обратными связями, По истечении времени проверки модуля (субблока) 2 от распределителя 12 на блок 5 сигнатурного анализа и блок 6 сигнатурного анализа поступает сигнал "Чтение"затем сигнал "Опрос", Сигналы с блоков 5 и 6 сигнатурного анализа поступают на входы дешифратора 7, который при наличии правильных входной и выходной сигнатур формирует сигнал "Норма" - признак годности, а при правильной входной и неправильной выходной сигнатурах - сигнал "Дефект" указывает на неисправность конкретного проверяемого модуля (субблока) 2. Это увеличивает глубину поиска дефекта и вследствие однозначности результата проверки - производительность. При неправильной входной сигнатуре формируется сигнал "Дефект по входу" признака ошибки по входу, например, иэ-за неисправности одного из предыдущих модулей, выходные сигналы которого являются входными для проверяемого блока.Формула изобретенияУстройство для контроля многомодульных логических блоков, содержащее блок переключателейпервый и второй блоки сигнатурного анализа, дешифратор, блок индикации и распределитель импульсов, первый и второй выходы которого соединены соответственно с входами чтения и входами оп роса первого и второго блоков сигнатурного анализа, выходы первого и второго блоков сигнатурного анализа подключены соответственно к первому и второму информационным входам дешифратора, выходы признака годности, признака ошибки и признака ошибки по входу которого соединены с одноименными входами блока индикации, входы начальной установки первого и второго блоков сигнатурного анализа и вход запуска распределителя импульсов образуют вход начальной установки устройства, синхровходы первого и второго блоков сигнатурного анализа и распределителя импульсов образуют синхровход устройства, а неподвиж 516406 ные контакгы переключателей первой и второй групп блока переключателей подключены к информационным входам соответственно первого и второго5 блоков сигнатурного анализа, о т л ич а ю щ е е с я тем, что, с целью увеличения достоверности и глубины контроля, оно содержит счетчик адреса, блок памяти тестов и группу переключателей обратной связи, подвижные контакты которых являются выходами устройства для подключения к входам одноименных модулей контролируемого логического блока, первыеподвижные контакты переключателей первой группы блока переключателей соединены с неподвижными контактами переключателей той же группы и являются входами устройства для подключе ния к выходам модулей контролируемого логического блока, вторые подвижные контакты переключателей первой Группы блока переключателей подключены к неподвижным контактам переклю 91 6чателей той же группы и являются выходами усгройства для подключения к входам проверяемого логического модуля, первые подвижные контакты переключателей второй группы блока переключателей соединены с неподвижными контактами переключателей той же группы и являются входами устройства для подключения к выходам проверяемого логического модуля, вторые подвижные контакты переключателей второй группы блока переключателей подкЛючены к неподвижным контактам перевночателей той же группы и первым неподвижным контактам одноименных переключателей обратной связи группы, аюорые неподвижные контакты которых соединены с одноименными выходами блэка памяти тестов, а вход начальной установки, синхровход и выход счетчика адреса подключены соответственно к входу начальной установки и синхровходу устройства и адресному входу блока памяти тестов.

Смотреть

Заявка

4390661, 09.03.1988

ПРЕДПРИЯТИЕ ПЯ В-8835

ЖУКОВ ВАЛЕНТИН ИВАНОВИЧ

МПК / Метки

МПК: G06F 11/00

Метки: блоков, логических, многомодульных

Опубликовано: 07.04.1991

Код ссылки

<a href="https://patents.su/4-1640691-ustrojjstvo-dlya-kontrolya-mnogomodulnykh-logicheskikh-blokov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля многомодульных логических блоков</a>

Похожие патенты