Номер патента: 1424136

Авторы: Белянина, Лачинов, Тупицын

ZIP архив

Текст

,8014 А 1 ЛИ 04 М 5/ ННЫЙ КОМИТЕТ СССРОБРЕТЕНИЙ И ОТКРЫТИИ ГОСУД АРС ПО ДЕЛА Ц ОПИСАНИЕ ИЗОБРЕТЕН У изоб ПелСинх1 ния - упор содерл2 и 3,и (БПП) още устр-вадаищий ит за-.локибуФерс усгает 34Белянина четчий памя и 5 посто триггер 8Пель достбьема памя 7.3 (088 а средст евидения Серия 1985 вя стаи коможно ечивается п,а работы, п Формации во ых вия иле К АВТОРСКОМУ СВИДЕТЕЛЬС(21) 40936 (22) 2207 (46) 15.09 (72) Р.С,Л и Д.Д.Тупи (53) 621. 3 (56) Техник Техника тел с. 77. О/24-09 86 88 ь Бил чиновцын(57) Изобретение относится ые регистры 6 и 7 ановочным входом 9 я путем сокращения ПП 4 и 5. Это обес овкой такого режим ором считывание ин олько на время дей асящих импульсов.Изобретение относится к техникетелевидения и может быть использованодля формирования телевизионных синхросигналов.5Цель изобретения - упрощение устройства путем сокращения объема памяти блоков постоянной памяти.На фиг.1 представлена электрическая структурная схема предлагаемогосинхрогенератора; на фиг.2 - временные диаграммы, поясняищие его работу.Синхрогенератор (фиг.1)содержитзадаищий генератор 1, первый и втофрой счетчики 2 и 3, первый и второй 15блоки 4 и 5 постоянной памяти, первыйи второй буферные регистры 6 и 7,триггер 8, установочный вход 9,Синхрогенератор работает следуищим образом, 20Первый и второй блоки 4 и 5 постоянной памяти с органиэацией 2564бит содержат по дне области памяти. Впервом блоке 4 в первой области памяти хранится информация, соотаетствув 25щая режиму раэнертки строки (Фиг2 аг), а во второй - режиму развертки полустроки (фиг.2 д - э), В первом случае при считывании информации Формируится соответственно нременные иитерна,3 Олы, эквивапентные длительности строчного гасящего импульса (СГИ), строчного синхроимпульса (ССП), разверткистроки, а во втором случае Формируитсясоответственно временные интервалы,эквивалентные длительности уравнивающего импульса для образования врезок,развертки половины строки.Режим считывания содержимого перного блока 4 задается одним из выходОных сигналов первого буферного регистра 4, предварительно формируемым навыходе второго блока 5Этот сигналмодифицирует адрес первого блока 4памяти, обеспечивая доступ ко второму 45в области памяти.Во втором блоке 5 памяти имевтсядве области дпя четного (фиг.2 п в .н)и нечетного (фиг.2 о - с) полукадрон,Для каждого из полукадров на выходахвторого блока 7 при считывании инфор-.,мации Формируются соответственно нремениые интерналы для кодирования цветовой синхронизации, временные интервалы, эквивалентные длительности55уравнивалцих импульсов и врезок, кадрового синхроимпульса, а также импульс установки и "О" второго счетчика 3. Посредством импульса установки в"О" второго счетчика 3, формируемогона одном иэ выходов второго буферного регистра 7, осуществляется такжеизменение состояния триггера 8еслипо его установочному входу 9 разрешена чересстрочная развертка.Во втором блоке 5 памяти областичетного и нечетного полукадров хранятся соответственно в ячейках адреса 0-127 и 128-255; старшим разрядом Радреса можно обеспечить доступ к одному иэ них. Перекличение осущестнляется посредством изменения выходногосигналатриггера 8, являищегося Ттриггером. Изменение состояния триггера 8 и выбор поочередно четных инечетных полукадрон возможны толькотогда, когда по установочному входу9 триггера 8 разрешена чересстрочнаяразвертка, В противном случае т.е.когда по установочному входу 9 и триггера.8 задан режим прогрессивной развертки, состояние триггера 8 Фиксировано и не зависит от входных сигналон, поступаищих на счетный вход, Взависимости от значения фиксированного выходного напряжения триггера 8("О" или "1") в режиме прогрессивнойраэнертки формируится сннхросигналы,соответствуищие либо только четным,либо только нечетным полукадрам.Кадровые гасяшие импульсы (КГИ)генерирувтся на выходе старшего (9 горазряда) второго счетчика 3, Их воз" действие на вход второго блока 5обеспечивает такой режим работы, когда считывание информации возможнотолько на время действия ГКИ. Темсамым осуществляется экономия объемапамяти второго блока памяти.Первый счетчик является семиразрядным. Установка в "О" первого и второго счетчиков 2 и 3 происходит с по мощьи импульсов, поступающих с ныко да первого блока 4 постоянной памяти или с выхода первого буферного регист. ра 6 соответственно, Первый и второй буферный регистры 6 и 7 испольэуится с целью устранения динамических пог ревностей, обусловленных переходными процессами в первом и втором блоках б и 7 и временными задержками сиг налон в схеме. Запись информации с их выходов в первый и второй буферные регистры 6 и 7 производится по заднему фронту синхронизирущчих импульсон, в то время как счет н пер64При достижении вторым счетчиком 3 значения 322 на выходе второго блока 5 и соответствующем выходе второго буферного регистра 1 Формируется сигнал, устанавливающий в "О" второй счетчик 3. 3 142413 вом и втором счетчиках 2 и 3 осу ществляется по переднему Фронту соответствующих тактовых импульсов. Зядаищий генератор 1 с кварцевой стабили . зацией частоты вырабатывает импульсы с периодом, ие превннанщим минималь ный интервал, определяемым телевизионным стандартом. Тактовая частота задающего генератора 1 может быть выбрана кратной строчной, например 2 МГц.Тактовые импульсы с выхода эадаищего генератора 1 поступают на счетный вход семиразрядиого первого счет чика 2Первый счетчик 2 считывает содержимое первого блока 4. При отсутствии управлявщего сигнала с вы хода второго буферного регистра 7, что соответствует режнму развертки строки, на выходах первого блока 4 формируются временные интервапы, эквивалентные СГИ и ССИ, При этом на его соответствувщем выходе через временной интервал, соответствующий 25ительности строки (64 мкс), Формируется сигнал, устанавливавший первый счетчик 2 в исходное (нулевое) состояние. Последний адресует первому блоку 4 нулевой адрес и на его вьмоде вновь восстанавливается исходный 9 ровень. Сигнал с выхода первого блока 4 является одновременно тактовым импульсом для второго счетчика 3. Только после подсчета вторым счетчиком 3 первых 256 тактовых импульсов (четных или нечетных строк) на выхо-ю де старшего разряда Формируются КГИ, раэрешаищие считывание содержимого второго блока 5. Сгенерированный на 4 О его выходе сигнал обеспечивает доступ ко второй области памяти первого блока 4, т.е. разрешает формирование временных интервалов полустроки (уравнивавщих импульсов и врезок), На этоминтервале тактирование второго счетчика 3 происходит с периодом 32 мкс. Формула изобретенияСинхрогенератор, содержащий после довательно соединенные задающий генератор, первый счетчик, первый блок постоянной памяти и 11 ервый буферный регистр, первый, второй и третий вью ходы которого являится первыми выхода. ми синхрогенератора, последовательно соединенные второй счетчик, второй блок постоянной памяти и второй буФерный регистр, первый, второй и тре тий восходы которопо является вторыми выходами синхрогенератора, при этом второй выход второго буферного регистра соединен с вторым входом пер вого блока постоянной памяти, выход управления которого соединен с входом установки в "О" первого счетчика, а выход задающего генератора сое динен с входом управления первого буферного регистра, о т л и ч а в щ и й с я тем, чтос целью упроще ния устройства путем сокращения объе ма памяти блоков постоянной памяти, введен триггер, установочный вход ко торого является входом задания вида развертки, а счетный вход обьединен с входом установки в "О" второго счет чика и соединен с четвертым выходом второго буферного регистра, а выход соединен с вторым входом второго бло ка постоянной памяти, выход управле ния первого блока постоянной памяти соединен со счетным входом второго счетчика, второй выход которого яв ляется третьим выходом синхрогенера тора, с входом управления второго бу Ферного регистра и с третьим входом второго блока постоянной памяти.1424136 О 12 Ю 12 О 1у Р К 1 и Составитель Э,Бо Техред Л,Олийнык Фректор С.Шекмар Редактор Т.11 арфенов Зака оизводственно-полиграфическое предприятие, г, ужгород, ул. Проектная, 4 а Е Ю1 7 Тираж бб 0ВПИИПИ Государственного комитепо делам изобретений и откр 113035, Москва, Ж, Раушская на Подписноеа СССРтийд, 4/5

Смотреть

Заявка

4093600, 22.07.1986

ПРЕДПРИЯТИЕ ПЯ В-2403

ЛАЧИНОВ РУБЕН СУРЕНОВИЧ, БЕЛЯНИНА НАТАЛЬЯ ВАСИЛЬЕВНА, ТУПИЦЫН ДМИТРИЙ ДМИТРИЕВИЧ

МПК / Метки

МПК: H04N 5/04

Метки: синхрогенератор

Опубликовано: 15.09.1988

Код ссылки

<a href="https://patents.su/4-1424136-sinkhrogenerator.html" target="_blank" rel="follow" title="База патентов СССР">Синхрогенератор</a>

Похожие патенты