Преобразователь параллельного кода в последовательный
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1282337
Авторы: Акопян, Джанджулян, Маргарян, Чалахян
Текст
СООЭ СОВЕТСКИХСОЦИАЛИСТИЧРЕСПУБЛИК 82337 А с Н 03 М 9/00 ОПИСАНИЕ ИЗОБРЕТЕНИЯ АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(54) КОДА (57) тике жет ЛЬНОГ ПРЕОБРАЗОВАТЕЛЬ ПАРВ ПОСЛЕДОВАТЕЛЬНЬЙИзобретение относити вычислительной теыть использовано пр к автомаке и мо- остроении Ы иг ОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ 3945799/2421,08.8507,01,87Э,П,Чалахяаргарян и681.3(088Авторское9002, кл.торское св9165) кл. контроллеров периферийных устройств,мультиплексоров передачи данных,концентраторов . Преобразователь содержит регистр 1, счетчик 2, триггер 4запросов. Цель изобретения в упрощение преобразователя - достигается темчто он дополнительно содержит триггер 5 выдачи информации и элементИ-ИЛИ 3 с соответствующими связями.Преобразователь обеспечивает возможность выполнения параллельно-последовательного преобразования для кодов различной длины, причем длинакода задается программно или коммутируется электрически на входах преобразователя. 2 ил.Изобретение относится к автоматике и нычислительной технике и может быть использовано при построении контроллеров периферийных устройств,мультиплексорон передачи данных, концентраторов.Цель изобретения - упрощение пре. -образователя,Ня фиг.1 представлена схема преобразователя; на фиг.2 - временнаядия гоамма,Преобразователь содержит сдвиговый регистр 1, счетчик 2, элемент 10 И-ИЛИ. 3, триггер 4 запросов, триггер5 ВыдяЕи информацЕеи, вход б задания11 линь 1 кода информационные 7, строба 15 дяннь 1 х 8, т 1 ктовь 1 й 9, предустановки 1 О Вхолея езреобрдзователя выход при.знака выдачи информации преобразовател.т 11, информационный Выход 12 преЕб р:1 3 О В ятеллустройство работает следующим об 1 устанавливается едничый уровень, разрешающий приеле информации по иеформационным Входампреобразователя, нд выходах 11 и 12 преобразон яте. ИЕ устанавливаются единичные уровни, Единичный уровень на выходе 11 преобразователя означает, что устройство зяпря 11 еевает данные. Единичный40 уров,.;еь ня информационном выходе 12 преобразовяеля соо 1 ветстЕзует холостому с Ос тояпию па зпее 1 ии сВязи ,С приходом дяпных по входам 7 и 6 В сопрОВОждее 1 ии стробд. Данных по Вхо - ду 8, триггер 4 устанавливаетсяспадом 1.перепад с единичного уровня на нулевой тяктОВОГО си 1"нала поступяЮЕЕег 11 го тя 1:тоному входу 9 преобра - 3 О 1111. Еле 1) . С ус 1 янонкои триге"ерд 450 ня входе записи счетчика . 5 стан яВЛИ вается единичный уровень, и счетчик 2,пре"нян ипформдцию, поступившу 16 по входам 6 преобразователя, переходит в состояние счета. Сдвиговый регистрпрннземает информацепо, поступившую по В.одам ., преобразователя н момент переключения трпггера 4, перепадомепеее 1 е 11 еЕОго;ровня ня нулевой на раз оее.,Сигндлом предустановки по входу ,Й преобразователь приводится в ис - ходное состояние: сбрасывается триггер е, В результате чего сбрасывается также триггер 5, счетчик 2 уста- ЕЕЯВЛИВЯЕтСЯ В СОСТОЯНИЕ ПРИЕМа ИНфОР 30 мяции по входам б преобразователя,на Входе управления сдвигом сдвигового его нулевом выходе. На информационном выходе 12 преобразователя уста= навливается нулевой уровень, соответствующий маркеру слова на линии связи, так как триггер 4 установлен, а триггер 5 сброшен. На управляющем выходе 11 устанавливается нулевой уровень, указывающий на то, что преобразователь находится в состоянии выдачи информации.Спадом следующего тактового сигнала устананливается триггер 5, на нходе управления сдвигом сдвигового регистра 1 устанавливается нулевой уровень, разрешающий сдвиг информации, На информационном выхоце 12 преобразователя устанавливается уровень, соответствующий значению младшего разряда сдвигоного регистра.По спадам следующих тактовых сигналов производится сдвиг и передача разрядов данных из сдвигоного регистра на информационный выход 12 преобразователя, при этом на счетчике 2 производится подсчет переданных разрядов данных, включая разряд маркера слова, При передаче последнего разряда данных на выходе переноса счетчика в течение положительного полупериода тактового сигнала формируется сигнал переноса, поступающий на К-вход триггера.По спаду тактового сигнала триггер 4 сбрасывается, и преобразователь приводится в исходное состояние. С поступлением данных по Входам 7, информации длины кода по входам 6 в сопровождении строба данных по входу 8, работа устройства повторяется.На фиг.2 представлена временная диаграмма работы преобразователя для пятиразрядного кода. Числа слева - эпюры напряжений входов, выходов и элементов преобразователя. Значсиия счетчика 2 указаны при приеме и переда 1 е данных на выход 12 преобразователя. Счетчик 2 загружается обратными значениями кодов для слов в двоично-шестнадцатиричном представлении. Например, при пятиразрядном коде, счетчик загружается значением 1010, представляющим собой обратный код числа 5 в двоично-шестнадцатиричном представлении.При работе с кодами, разрядностью меньше восьми, линии данных должны подключаться к информационным входам 7 В 1 реобразонателя, начиная с младших разрядов сдвигоного регистра 1.Составитель Н,ШелобановаРедактор Н,Егорова Техред И,Ходанич Корректор Л.Пилипенко Заказ 7286/58 Тираж 899 ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий1 13035, Москва, Ж, Раушская наб., д.4/5 Производственно-полиграфическое предприятие, г.ужгород, ул,Проектная,4 Предлагаемое устройство обеспечивает возможность выполнения параллельно-последовательного преобразования для кодов различной длины, причем длину кода можно задавать программно или коммутировать электрически непосредственно на входах 6 преобразователя. Формула из о бре тен ия 10 Преобразователь параллельного кода в последовательный, содержащий регистр сдвига, разрядные входы которого соединены с информационными вхо дами преобразователя, счетчик импульсов, триггер запросов, о т л и ч а ющ и й с я тем, что, с целью упрощения, он содержит триггер выдачи инфор= мации и элемент И-ИЛИ, выход которо го является информационным выходом преобразователя первый вход элемента И-ИЛИ подключен к нулевому выходу триггера запросов, к входу записи сдвигового регистра и выходу признака выдачи информации преобразователя,второй вход элемента И-ИЛИ подключенк единичному выходу триггера выдачиинформации, третий вход - к выходусдвигового регистра, вход управлениясдвигом которого подключен к счетномувходу счетчика, синхровходам триггера запросов и триггера выдачи информации и тактовому входу преобразователя, вход строба данных и вход предустановки которого соединены соответственно с Л и К-входами триггеразапросов, К-вход которого подключенк выходу переноса счетчика, вход записи которого соединен с единичнымвыходом триггера запросов, с информационным П-входом и установочнымК-входом триггера выдачи информации,нулевой выход которого подключен квходу разрешения сдвига сдвиговогорегистра, разрядные входы счетчикасоединены с входами задания длиныкода преобразователя,
СмотретьЗаявка
3945799, 21.08.1985
ПРЕДПРИЯТИЕ ПЯ А-7390
ЧАЛАХЯН ЭДУАРД ПЛАТОНОВИЧ, ДЖАНДЖУЛЯН ЭДУАРД ЛЕВОНОВИЧ, МАРГАРЯН АМАЯК ГАРЕГИНОВИЧ, АКОПЯН ЭЛЬМИРА НИКОЛАЕВНА
МПК / Метки
МПК: H03M 9/00
Метки: кода, параллельного, последовательный
Опубликовано: 07.01.1987
Код ссылки
<a href="https://patents.su/3-1282337-preobrazovatel-parallelnogo-koda-v-posledovatelnyjj.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь параллельного кода в последовательный</a>
Предыдущий патент: Преобразователь дельта-модулированного сигнала в импульсно кодомодулированный сигнал
Следующий патент: Устройство для передачи и приема информации по двухпроводной линии связи
Случайный патент: Пробковый кран