Устройство для синхронизации импульсов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1215167
Автор: Канарейкин
Текст
(19) (11) ггр ЪОПИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СЮДЕТЕЛЬСТВУ ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССРГЮ ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ(56) Авторское свидетельство СССР В 853716, кл. Н 03 К 5/135, 1981.Авторское свидетельство СССР В 864527, кл. Н 03 К 5/13, 1979. (54) УСТРОЙСТВО ДЛЯ СИНХРОНИЭАЦИИ ,ИИПУЛЬСОВ(57) Изобретение относится к импульсной технике и может использоваться в устройствах преобразования длясинхронизации с тактовой частотой случайных последовательностей импульсов произвольной длительности, в устройствах обработки, накопления и пе, редачи информации, когда необходимо уменьшить вероятность потери полезной информации, заключенной во входном сигнале. Цель изобретения - по-.вышение надежности устройства - достигается исключением возможности пропуска входных импульсов при сохранении пропорциональности длительности выходных импульсов числу периодов следования тактовых импульсов, с которыми полностью или частично совпадает входной импульсУстройство содержит регистры 1 и 8 сдвига, формирователи 2 и 9 коротких импульсов, логический элемент ИЛИ 3 шины: тактовых импульсов 4 входную 5, выходную 6, логический "1" 7, логи"9 ческий коммутатор 10, выполненный на, логических элементах 11 и 12 и коммутирующем элементе 13. 2 ил.Изобретение относится к импульсной технике и может быть использова"но для осуществления синхронизации с тактовой частотой случайных последовательностей импульсов произволь-, 5 ной длительности в устройствах преоб разования, обработки, накопления и передачи информации, для которых необходимо минимизировать вероятность потери полезной информации, заключенной во входном сигнале. Целью изобретения является повышение надежности Функционирования путем исключения возможности пропуска входных импульсов при сохранении пропорциональности длительности выходных импульсов числу периодов следования тактовых импуль" сов, с которыми полностью или час тично совпадает входной импульс.На Фиг.1 приведена функциональная схема устройства для синхронизации импульсов; на фиг.2 - временные диаграммы его работы.25Устройство для синхронизации импульсов содержит регистр 1 сдвига, формирователь 2 коротких импульсов, элемент ИЛИ 3, шину 4 тактовых импульсов, входную шину 5 и вы ходную шину 6, шину 7 логической "1", второй регистр 8 сдвига, второй формирователь 9 коротких импульсов, логический коммутатор 1 О, выполненный на логических эдементах 11 и 12 и коммутирующем элементе 13.Выходы коммутатора 1 О соединены с тактовыми входами первых разрядов обоих регистров 1 и 8 сдвига, информационный вход соединен с входной ши ной, а вход управления подключен к выходу второго разряда первого регистра 1 сдвига, к входу первого формирователя 2 коротких импульсов и к первому входу элемента ИЛИ 3, выход которого соединен с выходной шиной 6, а второй вход - с входом второго формирователя 9 коротких импульсов и выходом второго разряда вто" рого регистра 8 сдвига, причем информационные входы обоих регистров 1 и 8 сдвига связаны с шиной 7 логической "1", тактовые входы всех разрядов регистров 1 и 8 сдвига, кроме первых, подключены к шине 4 тактовых импульсов, а входы обнуления первых разрядов первого и второго регистров 1 и 8 сдвига соединены с выходами соответственно первого и второго формирователей 2, 9 коротких импульсов.Устройство работает следующим об-разом.В исходном состоянии,при отсутствии входной информации (логический "О") на шине 5 устройства на выходах всех разрядов регистров сдвига сохраняется состояние логического "О" и данный потенциал через элемент ИЛИ 3 поступает на выходную шину 6 устройства. Низкий потенциал с выхода второго разряда регистра 1 сдвига, посту. пающий на управляющий вход логического коммутатора, закрывает схему И 11 и открывает схему И 12, обеспечивая передачу сигнала с входной шины 5Фиг.2 а) на тактовый вход первого разряда регистра. сдвига ( фиг .2 с).Передним фронтом импульса входной информации логическая "1", поступающая с шины 7 на информационный вход регистра 1 сдвига, записывается в пер" вый разряд, и на его выходе появляется логическая "1" фиг. 2 с). Передним фронтом ближайшего тактового импульса Фиг,2 Ь), поступающего через шину 4 на тактовый вход второго разряда регистра 1 сдвига, логическая "1" с выхода первого разряда переписывается на выход второго разряда регистра сдвига фиг.2 а) и через элемент ИЛИ 3 поступает на выходную шину 6 устройства 1,фиг.2 К). Одновременно высокий потенциал логической "1" с выхода второго разряда регистра 1 сдвига поступает на управляющий вход логического коммутатора 10, где открывает схему И 11 и закрывает схему И .12, а также через формирователь 2 коротких импульсов фиг.2 Г сбрасывает в исходное состояние первый разряд регистра 1 сдвига (Фиг.2 с).Если в момент переключения логического коммутатора 10 и в последующее время, большее периода следования тактовых импульсов, на входной шийе 5 устройства отсутствует высокийпотенциал, то триггер первого разряда регистра 8 сдвига не изменяет своего состояния, а во второй разряд регистра 1 сдвига очередным тактовым импульсом записывается логический "О" с выхода первого разряда этого же регистра, в резуль121567 О 5 20 МПри необходимости получения одновременно с синхронизацией задержки выходной импульсной последовательности 55 на 1 периодов следования актовыхимпульсов, необходимо входы элемента ИЛИ 3 подключить к выходам 0+2 разрядов регистров сдвига. тате в логическом коммутаторе 10 . вновь закрывается схема И 1, открывается схема И 12, и все устройство приходит в исходное состояние.Если в момент переключения второго 5 разряда регистра 1 сдвига из состояния логического "0" в состояние логической "1" на входной шине 5 присутствует высокий потенциал или же этот потенциал поступает на вход после переключения второго разряда регистра 1 сдвига, но ранее прихода очередного тактового импульса, на тактовый вход первого разряда регистра 8 сдвига через схему И 11 поступает положительный перепадъ (фиг.2),. который записьвает в этот разряд логическую "1", присутствующую на шине логической "1". Очередным тактовым импульсом логическая 1 1 111 с выхода первого разряда регис тра 8 сдвига (фиг.2 И) записьвается во второй разрядэтого регистра сдвигаЛиг.3; ) и через элемент ИЛИ 3 поступает на выход устройства, а че рез формирователь коротких импульсов 9 (фиг.2) устанавливает в исходное состояние первый разряд регистра 8 сдвига.Одновременно на выход второго раз- З 0 ряда регистра 1 сдвига с выхода первого разряда этого же регистра переписывается логический "0", который к этому моменту времени установлен на выходе этого разряда сигналов с выхода формирователя 2 коротких импульсов, Низкий потенциал, поступающий на управляющий вход логического коммутатора 10 с выхода второго разряда регистрасдвига, снова 40 закрывает схему И 11 и открьвает схему И 12 логического коммутатора 10.Если в этот момент времени на входной шине 5 присутствует высокий 45 потенциал, то на тактовом входе первого разряда регистра 1 сдвига снова возникает положительный перепад и на выходе этого разряда устанавливается логическая "1", которая очередным тактовым импульсом переписьвается во второй разряд этого регистра сдвига и через элемент ИЛИ 3 поступает на выход устройства, а также снова переключает логический коммутатор 10.Для обеспечения записи логичес 11кой 1 в первые разряды регистров в момент переключения логического коммутатора 10 сигнал обнуления на выходах формирователей коротких импульсов должен заканчиваться раньше, чем произойдет переключение логического коммутатора.Такм образом, при поступлении на шину 5 протяженных импульсных сигналов, совпадающих во времени полностью или частично с двумя и более периодами повторения тактовых импульсов, имеет место поочередная запись информации в регистры сдвига и на выходе устройства в течение соответствующего количества периодов повторения тактовых импульсов поддерживается высокий потенциал .до тех пор, пока на шину 5 не поступит низкий потенциал, совпадающий во времени не менее, чем с двумя передними фронтами следующих подряд тактовых импульсов, после чего устройство приходит в исходное состояние.Предложенное устройство обеспечивает синхронизацию с тактовыми импульсами случайных последовательностей импульсов произвольной длительности, поступающих на вход устройства в произвольные моменты времени, так как с помощью логического коммутатора входной сигнал всегда подается на вход того регистра сдвига, который в данный момент времени не занят обработкой информации.Выходной сигнал устройства представляет последовательность импульсов, синхронизированную с тактовыми импульсами, причем наличие высокого уровня произвольной длительности на входе устройства в любом периоде повторения тактовых импульсов приводит к формированию высокого уровня на выходе устройства во всем следующем периоде повторения тактовых импульсов. Ошибка синхронизации не превышает периода повторения такто вых импульсов, т.е. периода дискретизации.1215167 Составитель О.АндроновТехред О.Неце Редактор М.Келемеш Корректор В.Бутяга Подписное Заказ 911/59 Тираж 818ВНИИПИ Государственного комитета СССРпо делам изобретений и открытий113035, Москва, Ж"35, Раушская наб., д. 4/5 Филиал ПБП "Патент", г,ужгород, ул.Проектная, 4 Формула изобретения Устройство для синхронизации импульсов, содержащее первый регистр сдвига, первый формирователь коротких импульсов, элемент ИЛИ, шину тактовых импульсов, входную и выходную вины, о т л и ч а ю щ е е с я тем,. что, с целью повышения надежности функционирования устройства, в него введены шина логической "1", второй регистр сдвига, второй формирователь коротких импульсов и логический коммутатор, выходй которого соеВдинены с тактовыми входами первых разрядов обоих регистров сдвига,информационный вход логического коммутатора соединен с вход шиной, а вход управления логического коммутатора подключен к выходу второго разряда первого регистра сдвига, к входу первого формирователя коротких импульсов и к первому входу элемента ИЛИ, выход которого соединен с выходной шиной, а второй вход - с входом второго формирователя коротких импульсов и выходом второго раз" 1 ц ряда регистра сдвига, причем информационные входы обоих регистров сдвига соединены с шиной логической "1", тактовые входы старших разрядов регистров сдвига подключены к ши не тактовых импульсов, а входы обнуления первых разрядов первого и второго регистров сдвига соединены с выходами соответственно первого и второго формирователей коротких импульсов,
СмотретьЗаявка
3757210, 22.06.1984
ПРЕДПРИЯТИЕ ПЯ А-7162
КАНАРЕЙКИН ВЛАДИСЛАВ ВИКТОРОВИЧ
МПК / Метки
МПК: H03K 5/153
Метки: импульсов, синхронизации
Опубликовано: 28.02.1986
Код ссылки
<a href="https://patents.su/4-1215167-ustrojjstvo-dlya-sinkhronizacii-impulsov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для синхронизации импульсов</a>
Предыдущий патент: Устройство задержки сигналов
Следующий патент: Цифровой накопитель импульсных сигналов
Случайный патент: Смесь для изготовления литейных разовых форм методом вакуумно-пленочной формовки