Номер патента: 942151

Авторы: Стоянов, Сухоруков, Хорошунов

ZIP архив

Текст

О П И С А Н И Е)942151ИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз СоветскикСоциапистическиаРеспублик(51) М. Кл. С 11 С 11/40 1 ааударстееиай камитет СССР иа фалам изобретений и открытий(53) УДК 681. 327, .66(088.8) Дата опубликования описания 07,07,82(72) Авторы изобретени И. Стоянов, В. С, Хорошунов и 71) Заявитель 5 Й МАТРИЧНЫЙ НАКОПИТЕЛЬ н Изобретение относится к вычислительной технике и предназначено для использования в качестве устройства.памяти оперативных запоминающий устройств микро-ЭВМ и микропроцессоров, в частности, с системой автодиагностики.Известен матричный накопитель МДП запоминающего устройства с произвольной выборкой информации, выполненный на однотранзисторных запоминающих элементах ( МОП ЗУПВ емкостью 1096 бит на однотранзисторных запоминающих элементах), в котором первые выводы запоминающих конденсаторов подключены к истокам соответствующих адресных транзисторов а вторые выводы соединены с шиной ну левого потенциала 1 1.Информация, считанная непосредственно после включения источника питания, соответствует логическому нулю для всех запоминающих элементов матричного накопителя. Это связано с тем, что в исходном состоянии ( е посредственно после включения питания) запоминающие конденсаторы разряжены. Поэтому недостатком известного устройства является ограниченная область применения, обусловленная невозможностью считывания заранее запрограммированной информации, т.е. матричный накопитель может быть использован только в оперативных запоминающих устройствах, где считыванию информации предшествует цикл обязательной ее записи.Наиболее близким по техническойсущности к предлагаемому является матричный накопитель МДП-запоминающего устройства с произвольной выборкой динамического типа, выполнен ный на однотранзисторных запомина ющих элементах 2 .Матричный накопитель содержит накаждом пересечении адресных и разрядных шин адресный транзистор и запоминающий конденсатор, при этом94215 стоки адресных транзисторов соединены с соответствующими разрядными шинами, истоки - с первыми выводами запоминающих конденсаторов, затворыс соответствующими адресными шинами, а вторые выводы запоминающих конденсаторов подключены к шине питания.Конструктивное исполнение матричного накопителя также предполагает цикл предварительной записи информации перед ее считыванием, так как при считывании информации непосредственно после включения источника питания будет считана логическая единица со всех запоминающих элементов накопителя, Поэтому матричный накопитель может использоваться только в оперативных запоминающих устройствах 315 На чертеже изображен матричный накопитель ИДП-запоминающего устройства.В однотранзисторных ячейках памяти, находящихся на пересечении ад-ресных 1 и разрядных 2 шин, стоки адресных транзисторов 3 соединены с соответствующими разрядными шинами 2, истоки их - с первыми выводами запо 50 минающих конденсаторов 4. а затворы - с соответствующими адресными шинами 1, Вторые выводы запоминающих конденсаторов 4 ячеек, в которых после включения питания должна устанавливаться информация логической единицы, подключены к шине 5 питания, и тех ячеек, в которых после включения питания должна быть установлена информагоНедостатком известного устройства является низкая надежность при использовании матричного накопителя в ЗУ,Цель изобретения - повышение на- г 5 дежности матричного накопителя.Поставленная цель достигается тем, что матричный накопитель для запоминающего устройства, содержащий элементы памяти, каждый из которых зо состоит из транзистора и конденсатора, причем затвор транзистора подключен к адресной шине, сток транзистора - к разрядной шине, а исток соединен с первым выводом конденсато- з 5 ра, элементы памяти разбиты на группы, причем вторые выводы конденсаторов элементов памяти первой и второй групп подключены соответственно к первой и второй шинам питания.4 о 1 4ция логического нуля, - к шине 6 нулевого потенциала.Непосредственно после включенияисточника питания на первых выводахзапоминающих конденсаторов 4 первойгруппы (вторые выводы конденсаторовподключены к шине 5 питания)уста навливается высокий уровень напряжения логическая единица), На первыхвыводах запоминающих конденсаторов 4второй группы (вторые выводы подключены к шине 6 нулевого потенциала) сохраняется низкий уровень напряжения(логический нуль).При считывании информации на выбранную адресную шину 1 подается высокий уровень напряжения и соответствующие адресные транзисторы 3 открываются, подключая первые выводы запоминающих конденсаторов 4 к разрядным шинам матричного накопителя 2,Если на первом выводе запоминающего конденсатора 4 установлен высокий уровень напряжения, потенциал наразрядной шине 2 получает положительное приращение и считывается информация, соответствующая логической единице. Если на первом выводе запоминающего конденсатора 4 установлен низкий уровень напряжения, потенциал наразрядной шине 2 получает отрицательное приращение и считывается информация, соответствующая логическомунулю,Таким образом, подключение второго вывода запоминающего конденсаторак шине 5 питания обеспечивает непосредственно после включения питания считывание с данной ячейки информации логической единицы, а подключение второго вывода конденсатора 4 к шине нулевого потенциала 6 считывание с данной ячейки информации логического нуля.Следовательно, при соответствующем подключении вторых выводов запоминающих конденсаторов 4 к шине 5 питания и к шине 6 нулевого потенциала матричный накопитель МДП-запоминающего устройства приобретает качественно новые функции - функции подьстоянного запоминающего устройствас заранее запрограммированной информацией. Роль постоянно запоминающегоустройства сохраняется до тех пор,пока в запоминающие ячейки не запишется новая информация, После записи новой информации матричный накопи5 9421 тель выполняет функции оперативного запоминающего устройства.Запрограммированная информация в накопителе после включения питания может соответствовать программам диагностической проверки БИС микропроцессора и микро-ЭВМ. Это приводит к повышению надежности микропроцессорной системы или системы микро- ЭВМ, построенных с применением пред лагаемого матричного накопителя,1.нЭлектроникафф, М "Мир", 1973, И 19, с. 43-51.И формула изобретения Заказ 4853/46 ИИП Подписно иал ППП 4 нПатентфф, г. Ужгород, ул. ная Матричный накопитель для запоминающего устройства, содержащий элементы памяти, каждый из которых состоит из транзйстора и конденсатора, причем затвор транзистора подключен к адресной шине, сток транзистора - к разрядной шине, а исток соединен с первым выводом конденсатора,5 6о т л и ч а ю щ и й с я тем, что,с целью повышения надежности матричного накопителя, элементы памяти разбиты на группы, причем вторые выво"ды конденсаторов элементов памятипервой и второй групп подключены соответственно к первой и второй шинампитания.Источники информациипринятые во внимание при экспертизе 2. Боллард Проектирование сверх- надежных микропроцессорных систем.-нЭлектроникафф, М., "Мир", 1979, й 1, с. 73-79.3. Рао, .Хьюкин Высококачественные ЗУПВ емкостью 64 К с одним источником питания. -"Электроника", М., "Мир", 1978, Н 20, с. 25-34 (прототип),

Смотреть

Заявка

3002681, 05.11.1980

ПРЕДПРИЯТИЕ ПЯ Р-6644

СТОЯНОВ АНАТОЛИЙ ИВАНОВИЧ, ХОРОШУНОВ ВАСИЛИЙ СЕРГЕЕВИЧ, СУХОРУКОВ ВЛАДИМИР АЛЕКСЕЕВИЧ

МПК / Метки

МПК: G11C 11/40

Метки: матричный, накопитель

Опубликовано: 07.07.1982

Код ссылки

<a href="https://patents.su/3-942151-matrichnyjj-nakopitel.html" target="_blank" rel="follow" title="База патентов СССР">Матричный накопитель</a>

Похожие патенты