Цифровой корректор сигналов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 862366
Авторы: Израильсон, Стукалов
Текст
ОПИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВХ Союз СоветскикСоцмалмстическикРестгублик ш) 862366Опубликовано 07.09.81, Бюллетень33Дата опубликования описания 17,09.81 па делам изобретеиий и открытий(54) ЦИФРОВОЙ КОРРЕКТОР СИГНАЛОВ Изобретение относится к электросвязи и может использоваться для коррекции межсимвольной интерференции в модулированных сигналах.Известен цифровой корректор сигналов, содержащий аналого-цифровой преобразователь, выходы которого подключены к первым входам блока памяти и программного блока, причем первый выход последнего подключен ко второму входу блока памяти, первым входам блока памяти коэффициентов и арифметического блока, выход которого является выходом устройства, а второй вход через блок памяти коэффициентов пддключен к выходу блока корреляции, второй выход блока памяти соединен с третьим входом арифметического блока, второй выход которого подключен к третьему входу блока памяти 11.Однако у известного устройства наличие постоянной составляющей в сигнале на выходе корректора существенно снижает помехоустойчивость передачи.Цель изобретения - повышение помехоустойчивости.Для этого в известный цифровой корректор сигналов, содержащий аналого-цифровой преобразователь, выходы которого подключены к первым входам блока памяти и программного блока, первый выход последнего подключен ко второму входу блока памяти, первым входам блока памяти коэффициентов и арифметического блока, выход которого является выходом устройства, а второй вход через блок памяти коэффициентов подключен к выходу блока корреляции, второй выход блока памяти соединен с третьим входом арифметического блока, втот 0 рой выход которого подключен к третьемувходу блока памяти, введен блок управления. При этом выходы блока управления подключены к входам управления блока памяти, блока корреляции и программного блока соответственно. Первый выход последне го подключен к третьему входу блока корреляции, а второй выход - к входу блока управления.На чертеже представлена структурнаяэлектрическая схема предложенного устройства.Цифровой корректор сигналов содержитприемник 1, цифровой корректор 2, аналогоцифровой преобразователь 3, блок 4 памяти, программный блок 5, блок 6 корреля 862366ции, блок 7 памяти коэффициентов, арифметический блок 8 и блок 9 управления.Устройство работает следующим образом.Аналоговые сигналы с выходов демодуляторов приемника 1 поступают на аналого-цифровой преобразователь 3, где производятся стробирование этих сигналов в отсчетные моменты времени, запоминание и хранение амплитуд полученных напряжений выборок и преобразование этих напряжений в п-разрядные кодовые числа.Преобразование производится так, что сначала преобразуется сигнал с выхода первого демодулятора а-, а затем - сигнал с выхода второго демодулятора Ю; приемника 1. В такой же очередности производится запись в блок 4 памяти двух и-разрядных чисел выборок, полученных в результате преобразования. В тот же блок с выхода арифметического блока 8 записываются данные1 Юо полярности сигналов а; и а; на выходах цифрового коректора 2/Язепа,-, Язепа;"/ и сигналы Ядп 1; и Ядп 1;, отабражаюшие знак отклонения откорректированных сиг% Вналов а. и а от нормированного значения.юНа основании анализа этих сигналов, выводимых из блока 4 памяти по командам программного блока 5, и в соответствии с выбранным алгоритмом работы цифрового корректора 2 в блоке 6 корреляции вырабатываются сигналы о направлении изменения коэффициента передачи соответствующего отвода корректора 2, которые в виде и-разрядных чисел хранятся в блоке 7 памяти коэффициентов, В каждом такте работы программного блока 5 из блоков 4 и 7 в блок умножения арифметического блока 8 поступают два п-разрядных кодовых чисела, соответствуюшие модулям и полярностям кодов коэффициента передачи и выборки для соответствуюшего отвода корректора 2.При этом сначала в арифметический блок 8 поступает код выборки первого демодулятора а;, а затем - код выборки второго демодулятора а; приемника 1 для умножения на один и тот же код коэффициента передачи регулятора. Полученные произведения двух пар чисел записываются по командам, поступающим из программного блока 5 в один из двух сумматоров арифметического блока 8 с целью сложения произведений раздельно для выборок сигнала с выходов двух демодуляторов.В следуюшем такте работы программного блока 5 из блоков 4 и 7 на входы блока 8 будут поданы кодовые числа, соответствуюшие следующему отводу корректора 2,Полученные произведения алгебраическискладываются в соответствующих сумматорах блока 8 с числами, хранящимися в нем от предыдущего такта работы блока 5 для предшествующего отвода корректора 2.Этот процесс будет продолжаться до тех пор, пока в сумматорах блока 8 не будут записаны суммы, полученные в результате сложения произведений кодов выборки и коэффициентов передачи для всех отводов корректора 2.В процессе настройки корректора 2 вблоке 7 записываются такие числа коэффи циентов передачи для регуляторов отводов,при которых величина межсимвольных интервалов минимальна.Таким образом, за счет введения блокауправления в цифровой корректор компенсируется постоянная составляющая в сигналах, что повышает помехоустойчивость передачи сигналов данных,Формула изобретения25Цифровой корректор сигналов, содержаший аналого-цифровой преобразователь, выходы которого подключены к первым входам блока памяти и программного блока, ЗО первый выход последнего подключен ко второму входу блока памяти, первым входом блока памяти коэффициентов и арифметического блока, выход которого является выходом устройства, а второй вход через блок памяти коэффициентов подключен к выходу блока корреляции, второй выход блока памяти соединен с третьим входом арифметического блока, второй выход которого подключен к третьему входу блока памяти, ат.личцющийся тем, что, с целью повышения 40 помехоустойчивости, введен блок управления, при этом выходы блока управления подключены к входам управления блока памяти, блока корреляции и программного блока соответственно, первый выход последнего подключен к третьему входу блока корреля ции, а второй выход - к входу блока управления.Источники информации,принятые во внимание при экспертизе1, Патент США3633105, кл. 325-42,1970 (прототип).Составитель Е Смирнова Редактор Б. Федотов Техред А. Бойкас Корректор М. Шароши Заказ 6634/53 а Тираж 698 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений н открытий 113035, Москва, Ж - 35, Раушская наб., д. 4/5 Филиал ППП Патент, . г. Ужгород, ул. Проектная, 4
СмотретьЗаявка
2739358, 14.03.1979
ПРЕДПРИЯТИЕ ПЯ Р-6609
СТУКАЛОВ СТАНИСЛАВ ВАСИЛЬЕВИЧ, ИЗРАИЛЬСОН ЛЕОНИД ГРИГОРЬЕВИЧ
МПК / Метки
МПК: H04B 3/04
Метки: корректор, сигналов, цифровой
Опубликовано: 07.09.1981
Код ссылки
<a href="https://patents.su/3-862366-cifrovojj-korrektor-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Цифровой корректор сигналов</a>
Предыдущий патент: Устройство для подавления помех
Следующий патент: Автоматический корректор полосовых несинхронных каналов
Случайный патент: Загрузочное устройство